Objetivo: A familiarização com o instrumental do laboratório, CI´s, tabela verdade, desenvolver a habilidade no projeto de circuitos digitais.
Material Necessário: Protoboard Circuitos integrados TTL Fonte de Alimentação +5Vdc 01 LED
Um verificador de paridade é um circuito capaz de identificar a ocorrencia de erros uma dada
entrada após esta passar por um gerador de paridade. Para isso, dada uma entrada transmitida junto a um bit de patidade, o circuito verifica a quantidade de 1’s, sabendo que o bit de paridade faz com que a quantidade total de 1’s seja par, o sistema alerta o erro caso a quantidade de 1’s seja ímpar. Seu trabalho é projetar um circuito verificador de paridade para 3 bits de dado + 1 bit de paridade.
Procedimentos:
1) Encontre a tabela verdade que descreve o problema
2) Encontre a expressão lógica simplificada equivalente a tabela verdade construída.
3) Implemente o seu circuito lógico utilizando as portas lógicas necessárias.