Documente Academic
Documente Profesional
Documente Cultură
analógicos y digitales
Laboratorio N°13
II Ciclo
Lima – 2019
TECSUP
1
Objetivos
Al finalizar este laboratorio, Ud. Habrá aprendido a
Utilizar los Dispositivos digitales secuenciales básicos como son, los Flip Flops, para realizar
registros de desplazamiento, así como circuitos contadores binarios.
Introducción Teórica
Un biestable (flip-flop), es un multivibrador capaz de permanecer en uno de dos
estados posibles durante un tiempo indefinido en ausencia de perturbaciones. Esta
característica es ampliamente utilizada en electrónica digital para memorizar
información. El paso de un estado a otro se realiza variando sus entradas.
Dependiendo del tipo de dichas entradas los biestables se dividen en:
Flip Flop: dispositivo biestable, puede memorizar un bit requiere de una señal
periódica externa, denominada señal de reloj (clk), puede tener una o más entradas
para datos. El cambio de estado es en sincronismo con la señal de reloj.
La entrada de sincronismo puede ser activada por nivel (alto o bajo) o por flanco (de
subida o de bajada). Dentro de los biestables síncronos activados por nivel están los
Flip Flop RS, JK, T y D.
2
Preparación
El estudiante deberá estudiar el capítulo XIII de su texto referente al diseño circuitos
digitales contadores, así como revisar los ejemplos desarrollados. También se
recomienda visitar la siguiente dirección web.
http://logica-digital.blogspot.pe/2007/11/el-flip-flop-j-k-contadores.html
Equipos y materiales
Multímetro
Módulo de circuitos digitales
Fuente de alimentación DC 5V.
Cables de conexión
PROCEDIMIENTO
Cada circuito debe ser simulado y realizado con el panel de circuitos digitales
2.1 Registro de desplazamiento con acceso paralelo
Implementar el siguiente circuito (Ver Fig. 1) Que corresponde a un registro con carga
de datos en paralelo y salida en paralelo.
Fig. 1
3
Completar la siguiente tabla del registro anterior
CLK CM A B C D QA QB QC QD
Π 0 0 0 1 1
Π 1 0 0 1 1
Π 1 0 0 1 1
Π 1 0 0 1 1
Π 1 0 0 1 1
Tabla 1.
CLK CM A B C D QA QB QC QD
Π 0 1 0 0 1
Π 1 1 0 0 1
Π 1 1 0 0 1
Π 1 1 0 0 1
Π 1 1 0 0 1
Tabla 2.
CLK CM A B C D QA QB QC QD
Π 0 0 0 1 1
Π 1 0 0 1 1
Π 1 0 0 1 1
Π 1 0 0 1 1
Π 1 0 0 1 1
Tabla 3.
CLK CM A B C D QA QB QC QD
Π 0 0 1 1 1
Π 1 0 1 1 1
Π 1 0 1 1 1
Π 1 0 1 1 1
Π 1 0 1 1 1
Tabla 4.
4
2.2 Contador en anillo
Implementar el siguiente circuito (Ver Fig.2) y conectar las entradas RESET y CLOCK al
programador lógico y las salidas a los indicadores de estado. Aplicando pulso con la
entrada CLOCK y reseteando el contador a nivel L.
Fig. 2
5
Obtener la siguiente tabla de verdad:
A B C D
1
2
3
4
5
6
7
8
Tabla 5.
Fig. 3
A B C D
1
2
3
4
5
6
7
8
Tabla 6.
6
2.4. Contador Binario Síncrono
Implementar el siguiente circuito (Ver Fig.4) conectar las salidas al indicador de
estados, el RESET al programador y el CLOCK a un generador de reloj.
Fig. 4
Completar la siguiente Tabla de Verdad:
A B C D Número
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
Aplicación
1.- Simular un circuito contador binario de 4 bits
2.- Simular un circuito contador BCD, donde la cuenta se visualice en un display
7
RÚBRICA DE EVALUACIÓN
Curso: Grupo:
N° de laboratorio: N° de mesa:
Tema: Fecha:
1.
2.
3.
MUY REQUIERE NO
CRITERIOS A EVALUAR BUENO
BUENO
MEJORA ACEPTABLE
PUNTAJE
Informe y sustentación
PUNTAJE ALCANZADO:
1
2
3
8
(MODELO DE CARÁTULA)
Laboratorio N°13
Integrantes:
Apellidos y Nombres Sección Grupo
Profesor:
Fecha de realización :
Fecha de entrega :
Lima – 2019
TECSUP
9