Documente Academic
Documente Profesional
Documente Cultură
0
PROGRAMA DE INGENIERÍA MECATRÓNICA
Periodo 2018-2
1
N
iveles lógicos:
El rango de tensiones utilizadas para representar el valor alto
(1) o el valor bajo (0), se conocen como niveles lógicos, estos
dependen del tipo de circuito digital en el que se está
trabajando, por ejemplo, en CMOS los valores entre 0 – 0.8 v
corresponden a un nivel bajo y los valores entre 2.5 – 5 v
corresponden a un nivel alto, de esta manera, si por ejemplo se
aplica una tensión de 2,5 V, el circuito lo aceptará como un
nivel alto, es decir, un 1 binario. Si se aplica una tensión de
0,5 V, el circuito lo aceptará como un nivel bajo, es decir, un 0 Fig. 2. Circuito de activación en alto
binario. En este tipo de circuito, las tensiones comprendidas
entre 0,8 V y 2 V no son aceptables. (Floyd, 2006).
b) A
ctivación en bajo
1
INFORME DE PRÁCTICA DE LABORATORIO Versión 1.0
PROGRAMA DE INGENIERÍA MECATRÓNICA
Periodo 2018-2
0 1 0
1 0 0
1 1 0
3) AND
Esta compuerta corresponde a la multiplicación dada por dos
variables binarias:
A B Out
Fig. 3. Circuito de activación en bajo
0 0 0
Este circuito ilustra la activación de un circuito en bajo, es
decir, cuando el switch se encuentra apagado, las salidas D0, 0 1 0
D1, D2, D3 se encontrarán en un ‘1’ lógico y el momento de
prenderlo, cada salida se pondrá en un ‘0’ lógico 1 0 0
respectivamente.
1 1 1
Una observación clara sobre estos circuitos es que podemos
observar un conteo binario, en el caso de la activación en alto, Tabla 3. Tabla de verdad compuerta AND
el conteo es de 0-15 (binario), por el contrario, en la activación
en bajo el conteo es de 15-0 (binario).
4) Velocidad de conmutación
c) Compuertas Lógicas Los CMOS, al igual que N-MOS y P-MOS, tiene que conducir
Según el criterio propuesto por la guía de laboratorio, las capacitancias de carga relativamente grandes, su velocidad de
compuertas lógicas correspondientes a estudiar son: NOT, conmutación es más rápida debido a su baja resistencia de
NOR, AND salida en cada estado.
Mientras más grande sea el voltaje de entrada se producirá una
1) NOT mayor disipación de potencia. Una compuerta NAND de las
Esta compuerta representa la negación: series 74HC o 7411CT tiene un tpd promedio alrededor de 8ns
cuando funciona con un VDD = 5V. Esta velocidad es
comparable con la de la serie 74LS.
In out
5) Diferencias entre las familias CMOS y TTL
0 1
Las diferencias más importantes entre ambas familias son: a)
1 0 En la fabricación de los circuitos integrados se usan
transistores bipolares par el TTL y transistores MOSFET para
Tabla 1. Tabla de verdad compuerta NOT la tecnología CMOS b) Los CMOS requieren de mucho menos
espacio debido a lo compacto de los transistores MOSFET.
Esta compuerta es la negada de la compuerta OR, es decir que La principal diferencia entre las compuertas LS y HC es:
su tabla de verdad corresponde a:
La compuerta 74LS utiliza lógica transistor a transistor.
A B out Utiliza un tipo especial de transistor llamado Shottky
Schottky, es un dispositivo semiconductor que proporciona
conmutaciones muy rápidas entre los estados de conducción
0 0 1
directa e inversa y muy bajas tensiones umbral
INFORME DE PRÁCTICA DE LABORATORIO Versión 1.0
PROGRAMA DE INGENIERÍA MECATRÓNICA
Periodo 2018-2
Desarrollo de la Práctica
El desarrollo del laboratorio contempla los siguientes
pasos:
INFORME DE PRÁCTICA DE LABORATORIO Versión 1.0
PROGRAMA DE INGENIERÍA MECATRÓNICA
Periodo 2018-2
Resultados
Proceso de Desarrollo
Para el desarrollo de la práctica se realizó un circuito
implementando amplificadores operacionales con el integrado
LM324N, donde teníamos que tener dos estados digitales,
donde tenemos dos partes del circuito, para el pasa-bajos
utilizamos una configuración de amplificador donde es
restador, donde miramos la diferencia de voltaje y
comparamos que esa diferencia sea mayor 4.2V para que el
nivel bajo es de 0.8, entonces la resta nos tiene que dar 5-0.8
se compara la entrada a 5V y se vuelve a comparar a 2V.
Teniendo una condición que si está dentro de esos dos valores
se prende un led por que el circuito está en alto y si esta mas
arriba de esos valores se apaga la led por que no cumple la
condición.
Marco teórico
Niveles Lógicos
En un circuito digital las señales serán de tipo cuadrada, es
decir que una señal digital tendrá solo 2 niveles, que serán sus
niveles lógicos.
Cada compuerta tiene lo que se define como una tabla de Práctica 4: Introducción a la coolrunner
verdad, la cual de acuerdo a la operación evaluada en los Se nos pide diseñar un software en lenguaje VHDL de tal
terminales de entrada de cada compuerta da como resultado un forma que implementando una CPLD decodifique un número
nivel alto o bajo de 4 bits el cual prenderá una led si los numeros puestos
coinciden con unos números específicos diseñados para que
Lógica Combinacional prenda.
Se denomina sistema combinacional o lógica combinacional Por otro lado se implementó la CoolRunner II
a todo sistema digital en el que sus salidas son función
exclusiva del valor de sus entradas en un momento dado, sin
Fig.10:Simulación Circuito.
CONCLUSIONES
● Los niveles lógicos hacen referencia al sistema
numérico principal con el que trabajan los circuitos
lógicos digitales, que es el sistema binario.
● Las compuertas lógicas poseen un pequeño tiempo de
retraso que depende de su tipo, además el uso de
compuertas en cascada aumenta este retraso.
● Hay diferentes tipos de compuerta, algunas hechas
con transistores bjt y otras con tecnología Mosfet.
● Se busco en la punta lógica hacerla de forma
INFORME DE PRÁCTICA DE LABORATORIO Versión 1.0
PROGRAMA DE INGENIERÍA MECATRÓNICA
Periodo 2018-2