Sunteți pe pagina 1din 10

DEPTO.

DE ELECTRÓNICA Y COMPUTACIÓN
ÁREA DIGITALES - PLAN 2003

TÉCNICAS Y DISPOSITIVOS DIGITALES II

TP Nº 2: Tecnología de Circuitos Integrados

1) Dos circuitos lógicos diferentes A y B pertenecen a subfamilias experimentales TTL que han sido
ensayadas en laboratorio. Se obtuvieron las siguientes características:
a) Calcule cuál de ellos posee mejor inmunidad al
A B A B ruido DC en estado BAJO y cuál en estado
Vcc 6v 5v Voh 2,2 v 2,5 v ALTO.
Vih 1,6 v 1,8 v Vol 0,4 v 0,3 v
Vil 0,9 v 0,7 v Tplh 10 ns 18 ns b) ¿Cuál circuito puede operar a frecuencias más
Iih 50 µA 40 µA Tphl 8 ns 14 ns altas? ¿Por qué?
Iil 1,8mA 1,5mA Pd* 16mW 10mW
(*) por CI de 4 compuertas c) Calcule cuál circuito consume más corriente de
la fuente.

2) Indique en cuál estado (ALTO o BAJO) una salida TTL absorbe corriente.

3) Describa las ventajas y desventajas de una salida tipo TOTEM-POLE.

4) ¿Cuál de las subfamilias 7400 posee menor disipación de Potencia Pd?. Bajo condiciones normales,
indique cuál es la mayor tensión de estado bajo que debería aparecer en la salida de cualquier circuito de
la Serie 7400 estándar.

5) Determine cuál es la máxima disipación de potencia Pd que puede tener una sola compuerta NAND 7400
(Cuad x 2) cuando todas sus entradas están en BAJO. Determine y compare los promedios Pd y tpd para los
CI 7404,74H04 y 74S04.

6) A partir de la hoja de datos de una compuerta TTL de la serie Shotcky (74LS00) que posee un FAN-OUT de
20. Determine cuál es la mayor corriente que puede suministrar a otro circuito lógico en Estado ALTO y
cuánta corriente puede absorber en estado BAJO.

7) Cuando una puerta NAND TTL estándar excita cinco entradas TTL, ¿cuánta corriente entrega la salida del
excitador y cuánta absorbe?

8) Para la Figura 1, determine si el FAN-OUT de la 74LS86 está siendo excedido. En caso afirmativo, explique
las causas y proponga una solución. En caso negativo, justifique su respuesta. Determine cuánto, en el
peor caso, se deberá esperar para que un cambio de la entrada A se vea reflejado en la Salida W. Asuma
B=1.

9) Una puerta TTL tiene los siguiente valores de nivel de tensión: VIH(mín) = 2,25 V, VIL(máx) = 0,65 V.
Suponer que la está excitando una puerta con VOH(mín) = 2,4 V y VOL(máx) = 0,4 V, ¿cuáles son los
márgenes de ruido para los niveles ALTO y BAJO? ¿Cuál es la máxima amplitud de los picos de ruido que se
puede tolerar en las entradas de la puerta para el estado ALTO y el estado BAJO?

1
74LS86
A 74LS20

B X
C
D
Y
E
F
G Z

H R
I

W
J
Figura 1.

10) Suponga que utiliza una única resistencia conectada a +Vcc = 5 Volts para proporcionar un “1” lógico
constante a 15 entradas 74LS00. ¿Cuál es el valor máximo de R? ¿Cuál es el margen de ruido DC en estado
ALTO? IinL=-0,4mA; IinH=20uA; IoL=8mA; IoH=-400uA; VinL=0,8V; VinH=2V; VoutL=0,5V; VoutH=2,7V.

11) Indique y justifique cuáles son las maneras aceptables de manejar entradas no empleadas de las
compuertas TTL NAND y AND.
a) desconectadas; d) conectadas a +Vcc directamente;
b) conectadas a masa directamente; e) conectadas a +Vcc por medio de una R=1KΩ;
c) conectadas a una entrada usada; f) conectadas a masa por medio de una R=10KΩ.
12) Indique qué consecuencias tiene formar la conexión AND-Cableada con compuertas convencionales TTL
NAND tales como la cuádruple NAND 7400.

13) Indique una ventaja y una desventaja de realizar la conexión AND-Cableada con compuertas de colector
abierto.

14) En el circuito de la figura 2.


a) Determine la expresión lógica de la salida “X”.
b)Determine el valor de Rc de la Figura 2, si la salida X maneja todas las entradas CLEAR de un 74LS73.
c)Calcule el tiempo, en el peor caso, que se debe esperar desde que se cambia de 0 a 1 la entrada C
hasta que se establece el valor correcto de la salida. Suponga que las entradas D=1 A=B=E=F=0 han
sido establecidas con anterioridad. Luego calcule el tiempo mínimo, con las mismas consideraciones.

Figura 2.

15) Diga si es posible implementar la función X de la Figura 2,


empleando un solo integrado de la serie 7400. Justifique su
respuesta.

16) La Figura 3 muestra un compuerta BUFFER TRI-STATE manejando una NAND convencional.
a) determine la salida Z para c/u de las 4 condiciones de la Tabla anterior.
TSL b) determine cuánto tiempo se debe esperar, en el peor caso,
desde que se habilita la compuerta TSL hasta que la salida Z
llega a su valor final. Suponga que la entrada A está estable
A Y Z 1 mseg. antes de que se habilite la compuerta TSL.
c) determine cuánto tiempo se debe esperar, en el peor caso,
desde que se varía la entrada A de 0 a 1 hasta que la salida Z
TTL llega a su estado final, suponiendo que la compuerta TSL
C está habilitada desde hace 5 mseg.
Figura 3

17) Indique la razón que Ud. considera más importante para que la lógica ECL sea más rápida que la TTL.
a) Explicite la función que cumplen los seguidores de emisor en un circuito ECL.
b) Fundamente el uso de Vcc=0 y Ve<0 para la lógica ECL.

18) Cuando la frecuencia de la señal de entrada a una puerta CMOS aumenta, la disipación media de
potencia:
a) decrece c) no cambia
b) aumenta d) decrece exponencialmente
19) Los dispositivos CMOS son más fiables que los TTL en un entorno de alto ruido debido a su:
a) menor margen de ruido c) mayor margen de ruido
b) capacitancia de entrada d) menor disipación de potencia

20) Indique cuáles entre las siguientes, son las ventajas de ECL frente a TTL:
a) se caracteriza por una menor disipación de d) presenta mayor inmunidad al ruido;
potencia; e) tiene salidas complementarias;
b) su tpd es menor; f) no genera picos de corriente de alimentación
c) tiene mayor FAN-OUT; durante la conmutación.
21) Indique cuáles entre las siguientes son ventajas que la lógica CMOS tiene sobre la TTL:
a) permite mayor densidad de integración; h) su proceso de fabricación es más simple;
b) presenta mayor velocidad de operación; i) tiene más funciones SSI y MSI;
c) tiene mayor FAN-OUT; j) usa una menor tensión de fuente;
d) es más apropiada para LSI; k) tiene menor capacidad de entrada;
e) se caracteriza por una menor Pd; l) usa transistores como únicos elementos de
f) tiene salidas complementarias; entrada.
g) presenta mayor inmunidad al ruido;
22) Realice una tabla ordenada en forma descendente para las siguientes condiciones de operación de la
probable Pd promedio para un sistema de lógica CMOS.
a) Vdd=10v, Frecuencia de operación = 1 Mhz.
b) Vdd=5v, Frecuencia de operación = 10 Khz.
c) Vdd=10v, Frecuencia de Operación = 10 Khz.
23) Para el integrado CMOS 4009, indique cuántas cargas 7400 estándar puede manejar, si Vdd=5v. Repita el
ejercicio para cargas 74L00.
24) Para el circuito de la Figura 4, trate de encontrar por lo menos siete errores de diseño, ya que las
especificaciones y las características de los CI no han sido usadas apropiadamente. Atención: el circuito es
correcto desde el punto de vista lógico. Luego, modifique el circuito del problema anterior, de modo tal
de solucionar los errores de diseño.

Figura 4

EJERCICIOS PROPUESTOS

25) El chip 74LS01 contiene cuatro puertas NAND de colector abierto. Se alimenta con VCC= 5V:
a) Si su característica IOL=f(VOL) es como la de la figura 5, calcule la resistencia de limitación necesaria
para que una puerta active un LED con una corriente de 7 mA. El diodo tiene una tensión umbral
Vγ= 2 V.

b) Si con las cuatro salidas del 74LS01 interconectadas se activa el LED del apartado anterior, calcule la
resistencia de limitación necesaria para que circule por el diodo una corriente de al menos 8 mA
manteniendo el nivel bajo de tensión en la salida.

26) Se necesita excitar un relé (SRD estándar de 12V tensión nominal) utilizando una puerta TTL 74LS04. Dado
que la tensión de salida de la compuerta no es lo suficiente para activar el relé se agrega un transistor
BC548 (trabajando en Corte y Saturación), según el circuito de la figura. ¿Este circuito funcionará?¿Por
qué?

NOTA1: El diodo en paralelo con la bobina del relé cumple la función


de absorber las tensiones que se generan en todos los circuitos
inductivos.

NOTA2: Para asegurar que el transistor trabaja en saturación la


corriente de base debe ser aproximadamente 20 veces menor a la de
colector.

Link para descarga de hojas de datos:

CI 74LS04: http://pdf1.alldatasheet.com/datasheet-pdf/view/5638/MOTOROLA/74LS04.html

RELE: : http://pdf1.alldatasheet.es/datasheet-pdf/view/1132639/SONGLERELAY/SRD-05VDC-SL-C.html

Transistor: https://html.alldatasheet.com/html-pdf/11552/ONSEMI/BC548/731/4/BC548.html

27) En el circuito del problema anterior se reemplaza la compuerta TTL 74LS04 por una compuerta 74LS01.
Calcule la/las resistencias necesarias para asegurar el correcto funcionamiento. ¿Qué se debe tener en
cuenta?

Link descarga74LS01: http://pdf1.alldatasheet.com/datasheet-pdf/view/5635/MOTOROLA/74LS01.html

28) Se necesita excitar un relé (con una resistencia del núcleo de 100Ω y una tensión de activación nominal
de 5 V). Dado que la tensión de salida de la compuerta no es lo suficiente para activar el relé se agrega un
transistor, según el circuito de la figura.

a) ¿Qué tipo de compuerta utilizaría? ¿Qué problemas surgen? ¿Cómo se le ocurre que lo puede
solucionar?
Esta configuración no permite aumentar la tensión a la salida, pero si manejar corrientes mas altas.

Problemas que surgen: la tensión de salida de la compuerta no puede ser menor a la alimentación del
transistor. De lo contrario conduce siempre. La corriente en la base cuando está conduciendo la corriente
debe ser entre 10 0 20 veces menor (dependiendo del transistor) que la corriente de colector para que
se encuentre en saturación. La compuerta debe ser capaz de soportar esta corriente en estado bajo.

Una solución posible puede ser conectar un buffer open colector y adaptar las tensiones. Otra posible
solución sería utilizar un transistor Darlington en conjunto con una compuerta CMOS.

b) Suponiendo que decide colocar entra la lógica digital y el transistor un buffer 7407. Calcule la/las
resistencias que debe llevar el circuito y las tensiones. Suponga un transistor BC548.

Link hoja de datos: https://html.alldatasheet.es/html-pdf/50893/FAIRCHILD/7407/811/2/7407.html

Datasheet para el laboratorio


https://www.onsemi.com/pub/Collateral/P2N2222A-D.PDF

http://pdf1.alldatasheet.es/datasheet-pdf/view/1132639/SONGLERELAY/SRD-05VDC-SL-C.html
Funcionamiento del Relé
Su funcionamiento se basa en el fenómeno electromagnético. Cuando la corriente atraviesa la bobina,
produce un campo magnético que magnetiza un núcleo de hierro dulce (ferrita). Este atrae al inducido que
fuerza a los contactos a tocarse. Cuando la corriente se desconecta vuelven a separarse.
Si el electroimán está activo jala el brazo (armadura) y conecta los puntos C y D. Si el electroimán se
desactiva, conecta los puntos D y E. De esta manera se puede conectar un dispositivo, cuando el electroimán
está activo, y otro diferente, cuando está inactivo.

Es importante saber cual es la resistencia (impedancia) del bobinado del


electro-imán (lo que está entre los terminales A y B) que activa el relé y con
cuanto voltaje éste se activa. Este voltaje y esta resistencia nos informan que
magnitud debe de tener la señal que activará el relé y cuanta corriente se debe
suministrar a éste. I

El Relé permite el control de un dispositivo a distancia. No se necesita estar


cerca del dispositivo para hacerlo funcionar.

El Relé es activado con poca corriente, sin embargo puede activar grandes
máquinas que consumen gran cantidad de corriente.

El modo mas simple para activar un relé es con un transistor, generalmente del tipo NPN. La corriente de
excitación de un relé depende del tipo de relé. Generalmente, cuando mas grande es el relé, mas corriente
necesita. El otro elemento que influye es la tensión de excitación (Vab).

Es bastante fácil saber la corriente de excitación porque en las


hojas técnicas de los relé se indica claramente la resistencia de la
bobina y con ella por ley de Ohm =Vab/R

Por ejemplo, si tenemos un relé de 12V DC con una resistencia de


la bobina de 100 ohms podemos calcular la corriente de
excitación: I = 12V / 100 ohms = 12 mA. Una corriente de 12 mA
es demasiado elevada para conectar directamente un dispositivo
lógico (CMOS o TTL) y también para una salida de un
microprocesador. Por lo tanto es necesario agregar un transistor
que pueda manejar la corriente que el relé necesita.

Si el transistor es del tipo NPN tenemos la ventaja de poder usar relé de cualquier tensión ya que el transistor
sirve también para adaptar lo niveles de tensión. En cambio si el transistor es de tipo PNP sólo podremos
aumentar la corriente.

S-ar putea să vă placă și