Sunteți pe pagina 1din 8

Escuela Colombiana Julio Garavito. Ospina Juan, Rodriguez Andriceth,Vageon Karen . Laboratorio 1.

LABORATORIO 1
Ospina Juan Camilo, Rodriguez Andriceth, Vageon Karen.
{juan.ospina-s, andriceth.rodriguez, karen.vageon}@mail.escuelaing.edu.co
Escuela Colombiana de Ingeniería Julio Garavito


III. MARCO TEÓRICO
Resumen— En el presente informe se muestra la
implementación de las compuertas lógicas básicas utilizadas A. Compuertas lógicas
en circuitos integrados, haciendo uso de un dipswitch que
simula las entradas en alto y bajo de un sensor. Se utilizaron Circuitos lógicos de conmutación que a partir de
dos tipos de configuraciones diferentes para las resistencias y interruptores booleanos cumplen una condición
asi obtener los valores lógicos deseados. También se logró particular. Son esencialmente Circuitos de
obtener todas las puertas usando únicamente las de tipo conmutación integrados en un Chip. Las
NAND.
compuertas son bloques del Hardware que
producen señales en binario 1 ó 0 cuando se
Índice de Términos—Compuertas lógicas, circuitos satisfacen los requisitos de entrada lógica [1].
integrados, dipswitch, tabla de verdad.

Las diversas compuertas lógicas se encuentran


I. OBJETIVOS comúnmente en sistemas de computadoras
digitales. Cada compuerta tiene un símbolo
• Identificar
y entender el manejo del Dipswitch
gráfico diferente y su operación puede describirse
• Implementar las compuertas lógicas básicas
por medio de una función algebraica. Las
usando únicamente compuertas NAND
relaciones entrada - salida de las variables binarias
• Implementar circuitos lógicos y verificar su tabla
para cada compuerta pueden representarse en
de verdad.
forma tabular en una tabla de la verdad [1].
• Familiarizarse con los circuitos integrados básicos
y sus manuales.
B. Algunos tipos de circuitos integrados
II. INTRODUCCIÓN
Con el paso del tiempo, la tecnología ha avanzado  Compuerta NOT:
notablemente en relación a los componentes El inversor (circuito NOT) realiza la operación
electrónicos evidenciándose en la minimización de denominada inversión o complementación. El
tamaño y en el mejoramiento eficacia. Por lo tanto, inversor cambia un nivel lógico al nivel opuesto.
actualmente es posible desarrollar circuitos En términos de bits, cambia un 1 por un 0, y un
integrados con facilidad haciendo uso de 0 por 1.
compuertas lógicas.  Compuerta AND:
En el presente informe se trabajó con las La puerta AND es una de las puertas básicas con
compuertas de las familias lógicas TTL y CMOS, la que se construyen todas las funciones lógicas.
las cuales incluye NOT, NOR, XOR Y NAND, que Una puerta AND puede tener dos o más entradas
se implementaron en menor cantidad en el circuito y realiza la operación que se conoce como
con el fin de entender el manejo del dipswitch y multiplicación lógica.
 Compuerta OR:
probarlo por medio del funcionamiento de un led.
La puerta OR es otra de las puertas básicas con
las que se construyen todas las funciones
lógicas. Una puerta OR puede tener dos o más
entradas y realiza la operación que se conoce
como suma lógica. Puede tener cualquier
 número de entradas mayor o igual que dos.
Escuela Colombiana Julio Garavito. Ospina Juan, Rodriguez Andriceth,Vageon Karen . Laboratorio 1. 2

 Compuerta NAND:
La puerta NAND es un elemento lógico popular,
debido a que se puede utilizar como una puerta
universal, es decir, las puertas NAND se pueden
combinar para implementar las operaciones de
las puertas AND, OR y del inversor. El término
NAND es una contracción de NOT−AND, e
implica una función AND con la salida
complementada (negada).
 Compuerta NOR:
La puerta NOR, al igual que la puerta NAND,
es un útil elemento lógico porque también se
puede emplear como una puerta universal; es
decir, las puertas NOR se pueden usar en
combinación para implementar las operaciones
AND, OR y del inversor. El término NOR es
una contracción de NOT−OR e implica una
función OR con la salida invertida
(complementada).
 Compuerta XOR y NOR:
Las puertas OR−exclusiva y NOR−exclusiva se
forman mediante la combinación de otras
puertas que ya hemos tratado. Sin embargo,
debido a su importancia fundamental en muchas
aplicaciones, estas puertas se tratan como
elementos lógicos básicos con su propio
símbolo exclusivo [2].

C. Dipswitch
El Dip Switch se trata de un conjunto de micro-
interruptores eléctricos que se presenta en un Fig 1. Tipos de compuertas lógicas. Imagen modificada de [4]
formato encapsulado (que se denomina Dual In –
D. Resistencias pull up y pul down
Line Package – DIP), la totalidad del paquete de
interruptores se puede también referir como En la configuración pull down, cuando el circuito
interruptor DIP en singular, pueden contener está en reposo como se muestra en la Fig #, la
1,2,3,4, 6, 8 hasta 9 micro-interruptores. Es esta caída de tensión en la resistencia es prácticamente
característica lo que diferencia a estos micro- 0V (LOW), en cambio sí pulsamos el dipswitch,
interruptores del resto [3]. dejará pasar la corriente y tendremos una
diferencia de potencial de 5V (HIGH). Este es el
uso normal del estado LOW y HIGH.

Por el contrario, en la configuración pull up,


cuando el circuito está en reposo, el dipswitch sin
pulsar, la caída de tensión es de 5V (HIGH), en
cambio cuando pulsamos P1 se deriva toda la
corriente a masa y la caída de tensión es 0V
(LOW).
Escuela Colombiana Julio Garavito. Ospina Juan, Rodriguez Andriceth,Vageon Karen . Laboratorio 1. 3

generaban 1 cuando se bajaba el swicth. A


continuación, se presenta el esquemático con
resistencias de 1K Ω conectadas a una fuente DC de
5 V.

Fig. 2. (a) Configuración pull up y (b) Configuración pull


down. [5]

IV. ESQUEMÁTICO

Para implementar adecuadamente la expresión se Fig.4. Diseño dip swicth ABC


necesitan de 4 compuertas. Primero, una operación Las siguientes imágenes muestran el diseño de
XOR (CI 74086) a las variables B y C. También se
necesita negar la variable B con la operación NOT todas las compuertas lógicas haciendo uso de la
(CI 7404), seguido de esto se debe aplicar la compuerta NAND:
operación NOR (CI 7486) a la variable A y B
negado anteriormente. Finalmente, las dos
expresiones generadas se deben multiplicar y negar
con la operación NAND (CI 7400). A continuación,
se presenta el esquemático del diseño de la
expresión lógica con sus debidas compuertas. Fig. 5. Esquemático de la compuerta NOT mediante
compuerta NAND
(1)

Fig. 6. Esquemático de la compuerta AND mediante


compuertas NAND

Fig. 7. Esquemático de la compuerta NAND


Fig. 3. Esquemático de la expresión

Para generar los valores lógicos de A B C, se usó un


dip swicth en modo pull down, es decir, se
Escuela Colombiana Julio Garavito. Ospina Juan, Rodriguez Andriceth,Vageon Karen . Laboratorio 1. 4

Fig. 8. Esquemático de la compuerta OR mediante


compuertas NAND

Fig. 12. Circuito correspondiente a la compuerta XOR


mendiante compuertas NAND.

Fig. 9. Esquemático de la compuerta NOT mediante


compuertas NAND

Fig. 13. Circuito correspondiente a la compuerta OR


mendiante compuertas NAND.

Fig. 10. Esquemático de la compuerta XOR mediante


compuertas NAND

Fig. 14. Circuito correspondiente a la compuerta NOR


mendiante compuertas NAND.

Fig. 11. Esquemático de la compuerta XNOR mediante


compuertas NAND

V. DESCRIPCIÓN DEL MONTAJE

Las figuras 12-14 presentan los montajes de algunas Fig. 15. Circuito correspondiente a la segunda parte de la
compuertas lógicas diseñadas solamente con guía.
compuertas NAND:
Escuela Colombiana Julio Garavito. Ospina Juan, Rodriguez Andriceth,Vageon Karen . Laboratorio 1. 5

Haciendo uso del montaje en donde se implementó


el dipswitch se obtuvo el circuito de la Fig. 15.
Inicialmente se obtuvo la tabla de verdad de la
expresión (1) , se llevó a la práctica con la adecuada
cantidad de compuertas lógicas en el circuito
integrado y por último se verificó la tabla obtenida.
Se usaron 4 compuertas: XOR, NAND, NOR y
NOT, que realizan las operaciones lógicas binarias;
un dipswitch que modifica el comportamiento
hadware del circuito.

VI. RESULTADOS Y ANÁLISIS

Fig.17. Swicth Activado (Pull down)


Para hechos experimentales y de pruebas de
protoboard de circuitos lógicos, es necesario utilizar Si se tiene en cuenta las leyes de Kirchhoff, es
un dip siwtch que simule las entradas en bajo o alto posible analizar que en este caso el voltaje entre los
de algún sensor, motor u otros elementos a analizar. nodos A y GND el voltaje es 0 V. Es decir, todo el
Primero se realizó la conexión pull down del dip voltaje cae sobre la resistencia (5 V). Para confirmar
switch teniendo en cuenta el siguiente diseño. este hecho, se tomó el multímetro y se midieron los
siguientes voltajes.

Puntos de medición Voltaje (v)


VA,+5 5.05
VA,GND 0.354
Tabla 1. Mediciones Pull down activado

Esto indica que al conectar el nodo A en alguna


entrada de una compuerta lógica (integrado) este lo
interpretará como un 0, ya que la lectura de este
valor está entre el rango de 0 V a 0,8 V. Es
importante resaltar que la suma de voltajes en este
caso da mayor a los 5 V que teóricamente está
entregando la fuente, esto se debe a que la fuente no
es ideal y está entregando un valor un poco mayor.
El valor medido entre los nodos A y GND debería
Fig.16. Dip swicth (Pull down) ser de 0 V, sin embargo, se observan 354 mV. esto
se debe a que el cable de conexión y el mismo
La idea principal del diseño previamente mostrado swicth tienen una resistencia interna que es
es tener el valor lógico en el nodo A. Esto se logra despreciable, pero aun así producen una caída de
generando una diferencia de potencial de 5 V entre voltaje.
el nodo A y tierra para el valor de 1. Por otro lado, En el momento de colocar el swicth abajo, pasa lo
para tener un valor lógico de 0 se debe tener un siguiente en el circuito equivalente.
voltaje entre los mismos nodos de 0 V. A
continuación, se presenta el circuito equivalente
cuando el switch se encuentra hacia arriba.
Escuela Colombiana Julio Garavito. Ospina Juan, Rodriguez Andriceth,Vageon Karen . Laboratorio 1. 6

abajo. El siguiente circuito equivalente muestra la


relación cuando se coloca arriba.

Fig.18. Swicth desactivado (Pull down)

En este caso al seguir las leyes de Kirchhoff, es Fig.20. Swicth Activado (Pull Up)
viable tomar el valor entre los nodos A y GND
como 5 V y la caída de voltaje sobre la resistencia En este caso, al aplicar las leyes de Kirchhoff se
como 0 V. Las mediciones con el multímetro fueron obtiene una diferencia de potencial sobre los nodos
las siguientes. A y GND de 5 V que será el valor que recibirá el
integrado al que se conecte. Se obtuvieron las
Puntos de medición Voltaje (v) siguientes mediciones.
Va,+5 0V Puntos de medición Voltaje (v)
Va,GND 5.08 V Va,+5 0.32 V
Tabla 2. Mediciones Pull down desactivado Va,GND 5.03 V
Tabla 3. Mediciones pull up activado
En este caso se aprecia que el voltaje sobre los
nodos A y GND es todo el voltaje que está
entregando la fuente. Que es un poco superior al Nuevamente, en este caso el voltaje total es mayor a
teórico, pero es un efecto normal de la fuente. 5 V debido a la fuente, y el voltaje entre +5 y A no
Como segundo caso, se montó el diseño pull up. es completamente 0 V debido a la resistencia del
cable y el swicth. El siguiente diagrama muestra
cómo actúa el circuito al poner el swicth hacia
abajo.

Fig.19. Dip swicth (Pull up)

Este montaje produce un valor alto cuando el swicth Fig. 21. Swicth desactivado (Pull Up)
se encuentra arriba y un valor bajo cuando está
Escuela Colombiana Julio Garavito. Ospina Juan, Rodriguez Andriceth,Vageon Karen . Laboratorio 1. 7

En este caso, el voltaje entre los nodos A y GND


deberá ser 0 V por suma de voltajes o simplemente Nodos Voltaje con f = 1 Voltaje con f = 0
porque no pasa corriente por la resistencia entonces VF,GND 4.92 V 352 mV
no habrá caída de voltaje. Se tomaron las siguientes VF,LED0 2.77 V 102 mV
medidas. Tabla 6. Mediciones salida de F

Puntos de medición Voltaje (v) Como se puede observar la salida F es de 4.92 V


Va,+5 5.09 V (un valor de voltaje alto) cuando la salida debe ser 5
Va,GND 0V V. No es exactamente 5, debido a que los integrados
Tabla 4. Mediciones pull up desactivado operan u consumen una muy baja cantidad de
voltaje y trabajan sin problema con este tipo de
En la segunda parte del laboratorio se tenia l valores cercanos a 5 V. Además es muy difícil
expresión (1) a analizar. producir chips que logren perfectamente el valor de
Como se tienen 3 variables, es posible formar 8 5 V. Al medir el voltaje sobre la resistencia, se
combinaciones distintas de valores lógicos. Los observó que es mucho menor a 5V, esto se debe a
cuales fueron operados y se aprecian en la siguiente que el led emisor de luz consumió parte del voltaje
tabla. aplicado para poder emitir la luz. (como se utilizó
verde, consume 2.2 V aproximadamente por sus
(A+BB propiedades de dopaje de los materiales
A B C ) C⨁B semiconductores P y N). Por otro lado, también
0 0 0 1 0 1 cabe aclarar que los voltajes en bajo tampoco se
0 0 1 1 1 1 manejan en exactamente 0 V, ya que los integrados
0 1 0 0 1 0 manejan rangos entre 0 V y 0.8 V para valores bajos
0 1 1 0 0 1 y por eso se aprecian aproximadamente 400 mV en
1 0 0 1 0 1 este caso en la salida cuando se tiene un valor
1 0 1 1 1 1 lógico de 0.
1 1 0 1 1 1
1 1 1 1 0 1
Tabla 5. Correspondiente a la tabla de verdad expresión F
VII. CONCLUSIONES
Teniendo en cuenta el diseño planteado (Fig. 3) se Es posible construir las compuertas lógicas básicas
conectó la salida de toda la expresión F a una utlizando únicamente la compuerta NAND debido a
resistencia y un led para observar que sucedía con que esta es una compuerta universal, cambiando en
los valores altos (1) y bajos (0). efecto la relación de las entradas respetando
siempre las operaciones lógicas que se realicen en
cada caso.

De las compuertas básicas se llegan a obtener


distintos tipos de funciones lógicas, las
combinaciones de las compuertas básicas AND y
OR son las que más se utilizan hoy en día en la
implementación de electrónica digital.

Se lograron todos los objetivos planteados con


respecto a la familiarización, manejo y
Se observó que cuando la operación daba como caracteristicas de diversos componentes de los
resultado 1 (valor alto) se encendía el led. En los sistemas electrónicos.
demás valores 0 (valor bajo) el led permanecía
apagado. Se tomaron las siguientes mediciones.
Escuela Colombiana Julio Garavito. Ospina Juan, Rodriguez Andriceth,Vageon Karen . Laboratorio 1. 8

Finalmente, se consiguió diferenciar la


configuración pull down y pull up de un circuito.

REFERENCIAS
[1] "Compuertas Lógicas", EcuRed. [Online]. Available:
https://www.ecured.cu/Compuertas_L%C3%B3gicas.
[Accessed: 27- Aug- 2019].
[2] T. Floyd, Fundamentos de sistemas digitales, 9th ed.
Madrid: Pearson Educación de México, S.A. de C.V., 2006,
pp. 122-151.
[3] "Dip Switch 4 Posiciones Rojo", Geekbot Electronics.
[Online]. Available:
http://www.geekbotelectronics.com/producto/dip-switch-4-
posiciones-rojo/. [Accessed: 27- Aug- 2019].
[4] J. Miron, "Electrónica Digital y Compuertas Lógicas",
Mecatronica Industrial, 2015.
[5] J. Arevalo, "Guia de laboratorio 1", Sistemas Electrónicos
Digitales 1. Escuela Colombiana de Ingenieria Julio Garavito.

S-ar putea să vă placă și