Sunteți pe pagina 1din 45

ACTIVIDADES COMPLEMENTARIAS

Unidad 1. Circuitos secuenciales básicos

Una vez finalizadas las dos actividades complementarias de esta unidad, comprima el
archivo en formato zip o rar, dando clic derecho al archivo, Enviar a, Carpeta
comprimida. Luego envíelas a su facilitador a través del medio utilizado para tal fin en
el curso.
Actividad complementaria 1
Llenar las siguientes tablas correspondientes al funcionamiento de cada uno de los
siguientes circuitos secuenciales. Tenga en cuenta los simuladores que se encuentran
en los contenidos de la unidad 1, allí encontrará la manera de realizar la verificación
de circuito combinacional, tabla de verdad y diagrama de tiempos de cada circuito
secuencial.

Funcionamiento de latch SR con entrada activa en nivel alto


Circuito Ubica las entradas R y S y las salidas Q y Q (escribiendo en las
combinacional casillas en blanco) en el siguiente diagrama.
0

1
1
Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas
Entradas salidas Comentario de funcionamiento
S R Q Q
0 0 Nc Nc Permanece en el mismo estado (sc)
0 1 0 1 Hace recet (r )
1 0 1 0 Set (s)
1 1 0 0 Estado prohibido (p)
Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla de
tiempos verdad. Ejemplo de cómo llenar la cuadricula del diagrama de
tiempos
S
R
Q sc p s sc s s p
Q
Funcionamiento de latch SR con entrada activa en nivel Bajo
Circuito Ubica las entradas R y S y las salidas Q y Q (escribiendo en las
combinacional casillas en blanco) en el siguiente diagrama.
0 1

1 0
Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas
Entradas salidas Comentario de funcionamiento
S R Q Q
0 0 x x Condición no valida, no funciona.
0 1 1 0 Set
1 0 0 1 Reset
1 1 Nc Nc Permanece en el mismo estado
Diagrama de Raye el cronograma de acuerdo con el comportamiento de la
tiempos tabla de verdad. Ejemplo de cómo llenar la cuadricula del
diagrama de tiempos
S
R
Q
Q

Funcionamiento de latch SR con entrada activa de validación


Circuito Ubica las entradas E, R y S y las salidas Q y Q (escribiendo en las
combinacional casillas en blanco) en el siguiente diagrama.
Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas
Entradas salidas Comentario de funcionamiento
E S R Q Q
1 0 0
1 0 1
1 1 0
0 1 1
Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla
tiempos de verdad. Ejemplo de cómo llenar la cuadricula del diagrama
de tiempos
E
S
R
Q
Q
Actividad complementaria 2
Llenar las siguientes tablas correspondientes al funcionamiento de cada uno de los
siguientes circuitos secuenciales. Tenga en cuenta los simuladores que se
encuentran en los contenidos de la unidad 1, allí encontrará la manera de realizar la
verificación de circuito combinacional, tabla de verdad y diagrama de tiempos de
cada circuito secuencial.
Funcionamiento de latch D
Circuito Ubica las entradas E y D y las salidas Q y Q (escribiendo en las
combinacional casillas en blanco) en el siguiente diagrama.
Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas
Entradas salidas Comentario de funcionamiento
E D Q Q
1 0
1 1
0 X
Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla
tiempos de verdad. Ejemplo de cómo llenar la cuadricula del diagrama
de tiempos
E
D
Q
Q
Funcionamiento de Flip-Flop SR
Circuito Ubica las entradas CLK, S y R y las salidas Q y Q (escribiendo en
combinacional las casillas en blanco) en el siguiente diagrama.
Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas
Entradas salidas Comentario de funcionamiento
S R CLK Q Q
0 0 X
0 1 ↑
1 0 ↑
1 1 ↑
Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla
tiempos de verdad. Ejemplo de cómo llenar la cuadricula del diagrama
de tiempos
CLK
S
R

Q
Funcionamiento de Flip-Flop Jk
Circuito Ubica las entradas CLK, J y K y las salidas Q y Q (escribiendo en
combinacional las casillas en blanco) en el siguiente diagrama.
Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las
entradas
Entradas salidas Comentario de funcionamiento
J K CLK Q Q
0 0 ↑
0 1 ↑
1 0 ↑
1 1 ↑
Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla
tiempos de verdad. Ejemplo de cómo llenar la cuadricula del diagrama
de tiempos
CLK
J
K
Q
Q
Actividad complementaria 3
Realice una lista de aplicaciones donde estén implícitos los flip-flop tipo D, T y
maestro-esclavo.

Aplicaciones de Flip-Flop

Flip-Flop Aplicaciones
Tipo D
Su aplicación, se pueden guardar señales sincrónicas, en las
cuales se leen por el número en bits ingresado, y
almacenando, en núcleos, memorias Ram antiguas, disques,
registros, contadores, etc…

Tipo T
Su aplicación, es en sistemas inversores sincrónicos, y en
procedimientos donde se necesite una entrada tipo Toogle, y
cuando se necesite minimizar el número de flip-flops JK.
(Contadores)

Maestro-esclavo Su aplicación, es cuando necesitamos unir, o sincronizar en


las memorias o transmisiones de datos el tiempo, la cual
determina el tiempo en guardar un numero de bits y activar
entradas o salidas en sincronía. (Transferencia de datos)

S-ar putea să vă placă și