Documente Academic
Documente Profesional
Documente Cultură
Discusión preliminar
Como su nombre indica, la clave de cambio de fase de cuadratura (QPSK) es una variación de la
clave de desplazamiento de fase binaria (BPSK). Recuerde que BPSK es básicamente un esquema de
modulación DSBSC con información digital para el mensaje. Sin embargo, es importante destacar
que la información digital se envía un poco a la vez. QPSK es un esquema de modulación DSBSC
también, pero envía dos bits de información digital por vez (sin el uso de otra frecuencia portadora).
Como QPSK envía dos bits de datos a la vez, es tentador pensar que QPSK es el doble de rápido que
BPSK, pero esto no es así. La conversión de los datos digitales de una serie de bits individuales a una
serie de pares de bits necesariamente reduce a la mitad la velocidad de bits de los datos. Esto cancela
la ventaja de velocidad de enviar dos bits a la vez.
Entonces, ¿por qué molestarse con QPSK? Bueno, reducir a la mitad la velocidad binaria de datos
tiene una ventaja significativa. La cantidad del espectro de radiofrecuencia requerido para transmitir
QPSK confiablemente es la mitad de la requerida para las señales BPSK. Esto a su vez hace espacio
para más usuarios en el canal.
La figura 1 a continuación muestra el diagrama de bloques de la implementación matemática de
QPSK.
En la entrada del modulador, los bits uniformes de los datos digitales (es decir, los bits 0, 2, 4 y así
sucesivamente) se despojan de la secuencia de datos por un "bit-splitter" y se multiplican con un
portador para generar una señal BPSK (llamada PSK). Al mismo tiempo, los bits impares de los datos
(es decir, los bits 1, 3, 5 y así sucesivamente) se despojan de la secuencia de datos y se multiplican
con la misma portadora para generar una segunda señal BPSK (llamada PSKQ). Sin embargo, el
portador de la señal PSKQ se desplaza por fases 90o antes de ser modulado. Este es el secreto de la
operación QPSK.
Las dos señales BP SK se agregan simplemente juntas para la transmisión y, como tienen la misma
frecuencia portadora, ocupan la misma porción del espectro de radiofrecuencia. Si bien esto sugiere
que los dos conjuntos de señales serían irremediablemente mezclados, los 90o necesarios de
separación de fase entre los portadores permiten separar las bandas laterales por el receptor mediante
la discriminación de fase introducida en el Experimento 8).
La figura 2 a continuación muestra el diagrama de bloques de la implementación matemática de la
demodulación QPSK.
Observe que la disposición utiliza dos detectores de productos para demodular simultáneamente las
dos señales BPSK. Esto recupera simultáneamente los pares de bits en los datos originales. Las dos
señales se limpian utilizando un comparador o algún otro acondicionador de señal y, a continuación,
los bits se vuelven a poner en orden mediante un convertidor paralelo a serie de 2 bits.
Para entender cómo cada detector selecciona sólo una de las señales BPSK y no ambas, recuerde que
la detección de productos de señales DSBSC es "sensible a la fase". Es decir, la recuperación del
mensaje es óptima si las portadoras transmitidas y locales están en fase entre sí. Pero el mensaje
recuperado se atenúa si los dos portadores no están exactamente en fase. Es importante destacar que
si el error de fase es de 90o, la amplitud del mensaje recuperado es cero. En otras palabras, el mensaje
se rechaza por completo (este tema se discute en la Parte E del Experimento 9).
El demodulador QPSK aprovecha este hecho. Observe que los detectores de productos de la Figura 2
comparten el portador, pero uno de ellos es de fase desplazado 90o. Así las cosas, una vez que la fase
del portador local para uno de los detectores de productos coincide con la fase del portador de
transmisión para una de las señales BPSK, se produce automáticamente un error de fase de 90o entre
el portador local de dicho detector y la transmisión portadora de la otra señal BPSK. Por lo tanto, el
detector recupera los datos en la señal BPSK que se corresponde con y rechaza la otra señal BPSK.
El experimento
Para este experimento usará el DATEx de Emona para generar una señal QPSK mediante la
implementación del modelo matemático de QPSK. Una vez generada, examinará la señal QPSK
utilizando el ámbito. A continuación, examinará cómo se puede utilizar la discriminación de fase
mediante un detector de productos para seleccionar los datos de una señal BPSK u otra.
Debería tomarte aproximadamente 1 hora completar este experimento.
Equipo
28. Inicie el panel frontal suave (SFP) de DATEx y compruebe que tiene control suave sobre la
placa DATEx.
29. Desconecte el cable de que va a la entrada A del módulo Adder.
Nota: Esto quita la señal BPSKI de la señal en la salida del módulo Adder.
30. Localice el módulo Adder en el DATEX SFP y ajuste su control soft g para obtener una salida
4Vp-p
31. Vuelva a conectar el cable a la entrada A del módulo Adder
32. Desconecte el cable que va a la entrada B del módulo Adder.
Nota: Esto quita la señal BPSKQ de la señal en la salida del módulo Del Adder.
33. Ajuste el control G suave del módulo Adder para obtener una salida 4Vp-p.
34. Vuelva a conectar el cable a la entrada B del módulo Adder.
Pregunta #4
Según la teoría, ¿qué tipo de transmisión de señal digital está presente ahora en la salida del
módulo Adder?
QPSK u OQPSK: ¿Cuál es la diferencia?
La modulación QPSK se genera normalmente a partir de un único flujo de datos convertido en dos
flujos de datos paralelos. En este experimento en particular, el convertidor serial/paralelo genera las
secuencias paralelas de modo que los bits se desfasen entre sí por un período de reloj. Por lo tanto, en
este experimento estamos implementando una forma de QPSK conocida como Offset QPSK
(OQPSK).
Parte B - Observaciones del ancho de banda QPSK en el dominio de frecuencia
Una de las ventajas de QPSK sobre BPSK es su velocidad de datos más alta para el mismo ancho de
banda. La siguiente parte del experimento le permite ver esto por sí mismo utilizando el analizador
de señal dinámica NI ELVIS II.
35. Desconecte el cable que va a la entrada A del módulo Adder.
Nota: Esto quita el BPSK, la señal de la señal en la salida del módulo Del Adder, convirtiendo
efectivamente la señal en BPSK simple.
36. Suspenda el funcionamiento del ámbito VI haciendo clic en su control Stop una vez.
Nota: Esto debería congelar la pantalla.
37. Inicie y ejecute NI ELVIS II Dynamic Signal Analyzer VI.
38. Ajuste los controles del analizador de señales de la siguiente manera:
Ajustes de entrada
Canal de origen a CH 1 Rango de voltaje a +10V
Ajustes FFT Promedio.
Intervalo de frecuencia a Modo a RMS
200.000 Hz. Ponderación a exponencial.
Resolución a 400 Numero de Promedios a 3
Ventana a 7 Term B-Harris
Configuración del disparador
Tipo: a Edge
Visualización de frecuencia
Unidades a dB.
Modo a RMS
Escala a Automático
Cursores en la casilla desactivada (por ahora).
39. Vuelva a conectar el cable a la entrada A del módulo Adder mientras observa la señal
expuesta con cuidado.
Nota: Esto convierte el sistema de nuevo en un modulador QPSK y por lo tanto duplica la
velocidad de datos.
Pregunta #5
¿Qué efecto tuvo duplicar la velocidad de datos en el ancho de banda de la señal?
Pregunta #6
¿La adición de la señal BPSKI tuvo algún efecto en la salida del módulo Adder? Si es así, ¿qué?
Parte C - Uso de la discriminación de fase para elegir una de las señales BPSK de la señal QPSK
No es posible implementar un modulador QPSK y un demodulador completo con un solo módulo
DATEx Emona. Sin embargo, es posible demostrar cómo la discriminación de fase es utilizada por
un demodulador QPSK para recoger una u otra de las dos señales BPSK que componen la señal
QPSK. La siguiente parte del experimento le permite hacer esto.
40. Cierre el analizador de señales.
41. Localice el módulo Phase Shifter en el SFP de DATEX y establezca su control de cambio de
fase suave en la posición de 0°.
42. Localice el módulo Filtro de paso bajo sintonizable en el SFP DATEX y establezca su control
de ganancia suave en aproximadamente el medio de su recorrido.
43. Gire el control de ajuste de frecuencia suave del módulo de filtro de paso bajo sintonizable
completamente en el sentido de las agujas del reloj
44. Modifique la configuración como se muestra en la figura 11 a continuación.
Nota: Como hay muchas conexiones, es posible que le resulte útil marcarlas a medida que
las agrega.
Las adiciones a la configuración en la Figura 11 se pueden representar mediante el diagrama
de bloques en la Figura 12 a continuación. Si compara el diagrama de bloques con la Figura
2 de la discusión preliminar, observará que implementa la mayor parte de un brazo de un
demodulador QPSK (I o Q).
Conclusiones y recomendaciones:
Bibliografía:
Emona DATEx Lab Manual Volume 1, Barry Duncan