Sunteți pe pagina 1din 28

Capítulo 3

Exercícios Verdadeiro/Falso

1. A aplicação do teorema de DeMorgan em uma expressão Booleana com


inversões duplas ou simples produz uma expressão resultante que
contém apenas sinais de inversão simples sobre variáveis simples.

VERDADEIRO
FALSO

2. Numa expressão que contém apenas operações AND e OR, as


operações AND são realizadas primeiro.

X VERDADEIRO
FALSO

3. Os níveis lógicos de saída para certas condições de entrada de um


circuito lógico podem ser determinados muitas vezes usando a expressão
Booleana.

X VERDADEIRO
FALSO

4. A saída de uma porta NAND é o inverso da saída de uma porta AND para
todas as combinações possíveis de entrada.

X VERDADEIRO
FALSO

5. Seria necessário um mínimo de três portas universais do tipo NOR para


realizar a operação lógica de uma porta AND de duas entradas.

VERDADEIRO
FALSO
6. Um nível lógico BAIXO em uma entrada de um inversor produz uma
saída de nível ALTO.

Digite o texto aqui


VERDADEIRO
FALSO

7. O símbolo mostrado na Figura 3-1 é o de uma porta AND.

VERDADEIRO
FALSO

8. As entradas de uma porta AND são: A = 1; B = 0; C = 1. A saída será


nível BAIXO.

VERDADEIRO
FALSO

9. A porta OR realiza uma função lógica equivalente a duas chaves em


série.

VERDADEIRO
FALSO

10 . Uma porta NAND consiste de uma porta AND e uma porta OR


conectadas em série.

VERDADEIRO
FALSO
11 . O diagrama de tempo para uma porta NAND de duas entradas é
mostrado na Figura 3-2. A porta está operando corretamente.

VERDADEIRO
FALSO

12 . A tabela-verdade mostrada na Figura 3-3 descreve a operação de uma


porta NOR.

VERDADEIRO
FALSO

13 . A álgebra Booleana foi primeira aplicada na análise de circuitos digitais


por Claude Shannon na Universidade de Stanford.

VERDADEIRO
FALSO

14 . A multiplicação Booleana é simbolizada por A + B.

VERDADEIRO
FALSO

15 . As expressões são equivalentes.


VERDADEIRO
FALSO

16 . Em álgebra Booleana, 1 · 0 = 0.

VERDADEIRO
FALSO

17 . O complemento de 1 é 0.

VERDADEIRO
FALSO

18 . A expressão Booleana para uma porta AND de três entradas é X = ABC.

VERDADEIRO
FALSO

19 . Uma porta NAND de duas entradas tem os níveis 1 e 0 nas entradas; a


saída é 0.

VERDADEIRO
FALSO

20 . A propriedade comutativa da adição Booleana diz que A + B = A . B.

VERDADEIRO
FALSO

21 . A Figura 3-4 mostra a implementação lógica correta da propriedade


distributiva.
VERDADEIRO
FALSO

22 . A porta NAND é um exemplo de lógica combinacional.

VERDADEIRO
FALSO

23 . A Figura 3-5 é um exemplo da implementação da lógica AND-OR-


INVERSOR.

VERDADEIRO
FALSO

24 . O efeito de uma saída invertida conectada a uma entrada invertida de


uma outra porta elimina efetivamente uma das inversões, resultando em
uma inversão simples apenas.

VERDADEIRO
FALSO

25 . As portas NOR podem ser usadas para construir portas AND.

VERDADEIRO
FALSO
Exercícios Múltipla Escolha

1. O formato usado para apresentar a saída lógica relativa às diversas


combinações de entradas lógicas de uma porta é denominado:

constante Booleana.
função lógica de entrada.
variável Booleana.
tabela-verdade.

2. A porta lógica que apresenta um nível ALTO ou “1” em sua saída quando
qualquer de suas entrada for nível ALTO é:

uma porta NOR


uma porta AND
um inversor (NOT)
uma porta OR

3. Qual das equações a seguir descreve com precisão uma porta OR de 4


entradas quando A = 1, B = 1, C = 0 e D = 0?

1+1+0+0=1
1 + 1 + 0 + 0 = 00
1+1+0+0=0
1 + 1 + 0 + 0 = 01

4. Uma porta NAND tem:

entradas ativas em nível alto e saída ativa em nível alto.


entradas ativas em nível baixo e saída ativa em nível baixo.
entradas ativas em nível baixo e saída ativa em nível alto.
entradas ativas em nível alto e saída ativa em nível baixo.

5. O pequeno círculo na saída de uma porta lógica é usado para


representar:

a operação de comparação.
a operação NOT.
a operação AND.
a operação OR.

6. Qual dos diagramas de tempo mostrados na Figura 3-1 está correto para
um inversor?

a
b
c
d

7. Qual dos símbolos mostrados na Figura 3-2 representa uma porta AND?

a
b
c
d

8. Para uma porta AND de três entradas, com as formas de onda de


entrada mostradas nas Figura 3-3, qual forma de onda de saída está
correta?
a
b
c
d

9. Qual dos desenhos na Figura 3-4 representa uma porta OR?

a
b
c
d

10 . Para uma porta OR de três entradas, com as formas de onda mostradas


na Figura 3-5, qual forma de onda de saída está correta?
a
b
c
d

11 . Qual dos desenhos na Figura 3-6 representa uma porta AND?

a
b
c
d

12 . Para uma porta NAND de três entradas, com as formas de onda


mostradas na Figura 3-7, qual forma de onda de saída está correta?

a
b
c
d

13 . Qual dos desenhos na Figura 3-8 representa uma porta NOR?


a
b
c
d

14 . Para uma porta NOR de três entradas, com as formas de onda


mostradas na Figura 3-9, qual forma de onda de saída está correta?

a
b
c
d

15 . Qual dos exemplos a seguir expressa a lei associativa da adição?

A + (B + C) = (A + B) + C
ABC = A + B + C
A(BC) = (AB) + C
A + (B + C) = A + (BC)

16 . Qual dos exemplos a seguir expressa a lei distributiva?

(A + B) + C = A + (B + C)
A(BC) = (AB) + C
A + (B + C) = AB + AC
A(B + C) = AB + AC

17 . Qual dos exemplos a seguir está baseado no teorema de DeMorgan?

18 . Qual das figuras (a – d) é o equivalente DeMorgan da Figura 3-10(e)?

a
b
c
d

19 . A simplificação da expressão usando o teorema de DeMorgan,


resulta em:

(A + B)C

20 . A equação Booleana para a função NOR é:


21 . Uma porta NOR com uma entrada em nível ALTO e uma entrada em
nível BAIXO:

não funciona
terá uma saída em nível BAIXO
terá uma saída em nível ALTO
funciona como uma porta AND

22 . Qual porta lógica é descrita pela tabela-verdade a seguir?

OR
NOR
NAND
AND

23 . Em qual passo do processo de simplificação a seguir o teorema de


DeMorgan está sendo aplicado?

PASSO 3
PASSO 2
PASSO 4

PASSO 1

24 . Uma porta OR com as entradas invertidas funciona como:


uma NOR.
uma NAND.
uma AND.
um inversor.

25 . Qual das figuras (a – d) na Figura 3-11 é equivalente à Figura 3-11(e)?

a
b
c
d
Capítulo 4
Exercícios Verdadeiro/Falso

1. Um circuito lógico combinacional tem características de memória que o


permite “lembrar” dos sinais de entrada após terem sido removidos.

VERDADEIRO
FALSO

2. Em expressões genuinamente na forma de soma-de-produtos, os sinais


de inversão não podem estar sobrepostos a mais do que uma variável
em um termo.

VERDADEIRO
FALSO

3. Agrupamentos de três é uma técnica comum de simplificação em um


mapa de Karnaugh.

VERDADEIRO
FALSO

4. Uma boa regra prática para determinar os números dos pinos de CIs com
encapsulamento DIP seria colocar o chanfro à sua direita e o pino 1
estará sempre no canto inferior direito.

VERDADEIRO
FALSO

5. Um quadro na linha superior em um mapa K é considerado adjacente ao


quadro correspondente na linha inferior.

VERDADEIRO
FALSO
6. A porta EX-OR produz uma saída de nível ALTO se apenas uma das
entradas for nível ALTO.

VERDADEIRO
FALSO

7. TTL significa lógica transistor-transistor.

VERDADEIRO
FALSO

8. O prefixo 54 nos CIs indica uma ampla faixa de temperatura de operação,


geralmente destinada para uso militar.

VERDADEIRO
FALSO

9. O mapa K fornece um método do tipo “receita de bolo” para simplificar


expressões Booleanas.

VERDADEIRO
FALSO

10 . é uma expressão na forma de soma-de-produtos.

VERDADEIRO
FALSO

11 . O mapa K visto na Figura a seguir, mostra a implementação correta da


expressão
VERDADEIRO
FALSO

12 . A abreviação para uma porta exclusive-OR é EX-OR

VERDADEIRO
FALSO

13 . A forma simplificada de

VERDADEIRO
FALSO

14 . A forma simplificada de é X = A.

VERDADEIRO
FALSO

15 . A expressão a seguir é um exemplo de uma expressão na forma de


produto-de-somas:

VERDADEIRO
FALSO

16 . A equação Booleana é obtida a partir do mapa de


Karnaugh a seguir:

VERDADEIRO
FALSO
17 . A equação Booleana é obtida a partir do mapa
de Karnaugh a seguir:

VERDADEIRO
FALSO

18 . A equação Booleana da função EX-NOR é

VERDADEIRO
FALSO

19 . No sistema de paridade par, o bit de paridade é ajustado para tornar par


o número de bits 1.

VERDADEIRO
FALSO

20 . No sistema de paridade par, o dado a seguir produz um bi de paridade =


1. Dado = 1010011

VERDADEIRO
FALSO

21 . Um verificador de paridade ímpar indicaria a ausência de erro de


paridade para dado + paridade.

VERDADEIRO
FALSO

22 . O bit de paridade, correspondente ao dado mostrado, está correto para


um sistema de transmissão de dados que usa paridade par.
Dado = 100111100; paridade = 0

VERDADEIRO
FALSO

23 . O bit de paridade, correspondente ao dado mostrado a seguir, está


correto para um sis-tema de transmissão de dados que usa paridade
ímpar.
Dado = 011011100; paridade = 0

VERDADEIRO
FALSO

24 . O circuito visto na Figura 4-2 implementa a equação

VERDADEIRO
FALSO

25 . Uma porta EX-OR inverte o sinal em uma de suas entradas caso a outra
entrada seja mantida em nível ALTO.

VERDADEIRO
FALSO
Capítulo 4
Exercícios Múltipla Escolha

1. A implementação de expressões simplificadas na forma de soma-de-


produtos podem ser facilmente implementadas em um circuito real
usando apenas a porta universal do tipo ______________ com um
pequeno, ou ainda nenhum, aumento na complexidade do circuito.
(Escolha o item que complete o espaço em branco da MELHOR forma
para que a sentença seja verdadeira.)

NOR
AND/OR
NAND
OR/AND

2. Cada “1” inserido no mapa de Karnaugh representa:

um nível ALTO para cada condição de entrada na tabela-verdade que


gera um nível ALTO na saída.
uma condição irrelevante (DON’T CARE) para todas as combinações
possíveis de entrada na tabela-verdade.
uma saída em nível BAIXO para todas as combinações possíveis de
entrada em nível AlTO.
uma saída em nível ALTO na tabela-verdade para todas as
combinações de nível BAIXO das entradas.

3. Qual dos itens a seguir representa com precisão os dois MELHORES


métodos de simplificação de circuitos lógicos?

Mapa de Karnaugh e análise das forma de onda do circuito

Álgebra Booleana e avaliação de tentativa e erro em um circuito real

Avaliação de tentativa e erro em um circuito real e análise de forma


de onda
Álgebra Booleana e mapa de Karnaugh

4. Os agrupamentos em um mapa K sempre resultam em eliminação de:


variáveis internas ao grupo que aparecem apenas na sua forma
complementada.
variáveis internas ao grupo que aparecem tanto na forma
complementada quanto não-complementada.
variáveis internas ao grupo que aparecem apenas na forma não-
complementada.
variáveis que se mantêm inalteradas dentro do grupo.

5. Na qualidade de técnico você se depara com uma placa de circuito TTL


contendo dezenas de CIs. Você tem que fazer diversas leituras em vários
CIs, mas as leituras se mostram duvidosas em função da natureza
inconstante das medidas. Dentre os possíveis defeitos apresentados
abaixo, selecione o mais provável que pode estar provocando o
problema.

Um CI defeituoso que está drenando corrente excessiva da fonte de


alimentação.
Uma ponte de solda nas entradas do primeiro CI da placa.

Um defeito na saída do CI que tem uma conexão aberta para Vcc.

Uma conexão aberta entre as entradas do primeiro CI da placa.

6. Qual das expressões a seguir está na forma de soma-de-produtos?

AB(CD)
(A + B)(C + D)
AB + CD
(AB)(CD)

7. Qual dos itens a seguir é uma característica importante das expressões


representadas na forma de soma-de-produtos?

O número máximo de portas que qualquer sinal tem que passar é


reduzido à metade.
Todos os circuitos lógicos são simplificados fazendo uso apenas de
portas AND e OR.
Todos os circuitos lógicos são simplificados fazendo uso apenas de
portas AND e OR.
Nenhum sinal precisa passar por mais do que duas portas, sem
incluir os inversores.
8. Qual das expressões a seguir está na forma de produto-de-somas?

AB + CD
AB(CD)
(AB)(CD)
(A + B)(C + D)

9. Determinando a equação para a saída X do circuito mostrado na Figura


4-1 obtemos:

((A + B)C) + D
(AC + BC)D
D(A + B + C)
A + BC + D

10 . Uma ponta de prova lógica é colocada na saída de uma porta e o


indicador se mostra apagado. Um pulsador é usado em cada um dos
terminais de entrada, mas a indicação da saída não se altera. Qual o
problema?

O indicador apagado é o resultado de uma conexão ruim com GND na


ponta de prova.
A porta deve ser um dispositivo tristate.

A saída da porta parece estar aberta.

O indicador apagado na ponta de prova indica que a fonte de


alimentação está provavelmente com a tensão baixa.

11 . Para uma porta EX-NOR de duas entradas, tendo as formas de onda de


entrada con-forme mostra a Figura 4-2, qual forma de onda de saída é
correta?
a
b
c
d

12 . Qual dos desenhos mostrados na Figura 4-3 representa a porta EX-


NOR?

a
b
c
d

13 . Qual das sentenças a seguir descreve melhor o mapa de Karnaugh?

Um mapa de Karnaugh pode ser usado para substituir regras


Booleanas.
Variáreis complementadas podem ser eliminadas usando mapas de
Karnaugh.
O mapa de Karnaugh elimina a necessidade do uso de portas NAND
e NOR.
Os mapas de Karnaugh constituem em um método do tipo “receita de
bolo” para simplificações Booleanas.
14 . Qual dos circuitos mostrados na Figura 4-4 (a – d) é equivalente ao da
Figura 4-4(e)?

a
b
c
d

15 . Qual dos mapas K vistos na Figura 4-5 representa a expressão X = AC +


B?

a
b
c
d
16 . A equação mais simples obtida da leitura do mapa K mostrado na Figura
4-6 é:

17 . Qual dos diagramas mostrados na Figura 4-7 (a – d) é equivalente ao da


Figura 4-7(e)?

a
b
c
d

18 . Qual das seguintes expressões lógicas representa o diagrama lógico


mostrado na Figura 4-8?)?
19 . Que tipo de circuito lógico é representado pela Figura mostrada na
Questão 18?

EX-NAND
EX-OR
EX-NOR
EX-AND

20 . Qual dos seguintes agrupamentos não podem ser feitos em um mapa K?

Os cantos de uma mesma coluna


Sobreposição de grupos
Os cantos na diagonal
Os cantos de uma mesma linha

21 . Qual dos circuitos da Figura 4-9(a – d) é a implementação na forma de


soma-de-produtos do circuito mostrado na Figura 4-9(e)?

c
b
a
d
22 . De acordo com as indicações da ponta de prova A na Figura 4-10, qual o
problema, caso exista, com o circuito?

A ponta de prova lógica é capaz de determinar o estado do circuito


neste ponto e está piscando para alertar o técnico do problema.
A saída parece estar em nível BAIXO, mas está pulsando por causa
do pulsador.
A saída parece estar em curto-circuito com Vcc, mas está pulsando
por causa do pulsador.
Aparentemente nada está errado neste ponto.

23 . Qual é a indicação de que há um curto-circuito para GND na saída de


uma porta acio-nadora?

Existe perda de sinal em todas as portas acionadas.


O nó pode estar fixo no estado ALTO ou no estado BAIXO.
O nó afetado estará fixo no estado ALTO.
Apenas a saída da porta com defeito é afetada.

24 . Qual a indicação de que há um curto-circuito na entrada de uma porta


acionada?

Apenas a saída da porta com defeito é afetada.


Existe uma perda de sinal em todas as portas do nó.
O nó afetado permanecerá no estado BAIXO.

O segundo e o terceiro item estão corretos.

25 . A saída de uma porta está conectada a quatro entradas de portas; o


circuito não funciona. Testes iniciais com um DMM (multímetro) indicam
que existe tensão de alimentação; testes com um osciloscópio mostram
que a entrada principal da porta tem um sinal pulsante, enquanto que o
nó não apresenta sinal. As quatro portas acionadas estão em diferentes
CIs. Qual seria o melhor instrumento que ajudaria a identificar o
problema?

Ponta de prova lógica


Osciloscópio
Analisador lógico
Rastreador de corrente

S-ar putea să vă placă și