Sunteți pe pagina 1din 6

Laboratorio I Circuitos Digitales

Nicolás Esteves, Yessid Daza


Bogotá (Cund.)
Fundación Universitaria San Mateo
Cra 17 # 25 - 25
Enicolas@sanmateo.edu.co wydaza@sanmateo.edu.co

Resumen- El objetivo de la práctica número 1 de laboratorio


de circuitos digitales, es comprender el funcionamiento de octave:1> a=1
compuertas lógicas dentro de un circuito e independientemente octave:2> b=1
de los diferentes componentes dentro del mismo y su
comportamiento visto como datasheet. De igual forma también octave:3> not(and(a,b))
se dan a conocer diferentes actividades para lograr el objetivo
con material en plataformas virtuales para entender el En realización de la actividad y al sustituir valores
funcionamiento de las mismas, operaciones lógicas, simbología indicados para lograr la salida pertinente, se obtienen los
programada actividad de circuito en línea actividad de siguientes resultados
entradas y salidas de compuertas lógicas según corresponda. El
manejo físico del circuito físico también es un paso importante
de esta práctica por tanto se agregan componentes físicos para
realización de un circuito de compuertas lógicas indicado sus
salidas por un diodo led
Palabras Clave- compuertas lógicas, circuito, plataformas
virtuales, simbología.

I. TABLAS DE VERDAD
La primera actividad, corresponde a la elaboración de
tablas de verdad correspondientes a la compuerta NOT,
compuesta por una compuerta NOT y una compuerta OR,
dado así el siguiente resultado:

FIG. 3 Indicación tabla de verdadOctave line

FIG. 1 compuerta NOT OR NOT AND

II. OPERACIÓNES EN SOFTWARE MATEMATICO FIG 4 programacion compuerta AND

Se realizará la tabla de verdad correspondiente a la


compuerta NAND de dos entradas mediante los operadores
NOT - AND, a continuación un ejemplo para una línea de la
tabla de verdad.
FIG 4 Compuerta OR

FIG 6 Realizar circuito propuesto


III. SIMULACION CON TRANSISTORES
Mediante la plataforma virtual multisim.com se realizará el
circuito indicado en la guía, con el objetivo de apreciar
señales obtenidas mediante el método de graper, con la
finalidad de que estas señales sean exportadas a formato
.CVS y observarlo gráficamente en excel.

FIG 5 , Circuito propuesto

FIG 7 observar las gráficas dadas en plataforma

FIG 6, ingresar, registrarse y realizar el circuito

FIG 8 observar las gráficas dadas en plataforma


FIG 1.2 Montaje físico

b. Utilice los mismos valores de componentes del


esquemático de la simulación.
FIG 9 observar las gráficas dadas en plataforma

NO SE REALIZA EXPORTAR A EXCEL A PETICION DEL


PROFESOR DEBIDO A QUE EL PROCESO ES MUY
EXTENSO

FIG 8 exportar archivo a .CVS para observarlo en Excel


FIG 2.1 Montaje virtual

IV. MONTAJE CON TRANSISTORES

a. Se hace el montaje de la compuerta NOR con


transistores, se puede utilizar un tablero de
prototipos (protoboard) para el soporte físico de los
elementos y su interconexión, de manera alternativa
se recomienda el uso de circuitos impresos o por el
montaje interconexión directa de los terminales. FIG 2.2 Montaje físico
Para la obtención de los valores a la salida de la
compuerta se recomienda usar un voltímetro DC.
Para ingresar los valores se recomienda usar c. Tome las medidas de tensión mediante voltímetro,
interruptores modulares. marcadas con puntas de prueba para todas las
combinaciones.

FIG 1.1 Montaje virtual


FIG 3.1 Montaje virtual
i. Haga el montaje de la compuerta NOR con los integrados
NAND - NOT, se puede utilizar un tablero de prototipos
(protoboard) para el soporte físico de los elementos y su
interconexión, de manera alternativa se recomienda el uso de
circuitos impresos. Para la obtención de los valores a la
salida de la compuerta se recomienda usar un LED. Para
ingresar los valores se recomienda usar interruptores
modulares. Se recomienda emplear LEDs a las entradas para
mostrar los niveles lógicos que se ingresan o en su defecto un
voltímetro. Revise las tensiones máximas de operación del
componente y respételas tanto para la fuente de señal (si la
FIG 3.2 Montaje físico
usa) como para la fuente de tensión del circuito
j. Saque una foto clara del montaje realizado por cada estado
d. Se completa la siguiente tabla
de la tabla de verdad, mostrando el estado de las entradas y la
TABLA COMPARATIVA salida.
k. Tome nota de las tensiones a entradas y salida

Tensión Tensión a Tensión a Tensión a Tensión a Tensión a


a la la entrada 2 la salida la entrada la entrada 2 la salida del V. SIMULACION CON COMPUERTAS
entrada 1 del del 1 del del montaje montaje Se realiza el ingreso al link https://creately.com/lp/logic-
del simulador simulado montaje (Vp-p) (Vp-p)
simulado (Vp-p) r (Vp-p) (Vp-p) gates-software, validando si es necesario o ya posee flash en
r (Vp-p) el dispositivo donde va a realizar la actividad, posteriormente
se realiza el registro, ingresando al modo clásico e
5 5 5 5.3 0 4.11 ingresando la. Librería logic Gates para la elaboración del
5 5 4.12 5.3 0 2.69
circuito
5 0 0 5.3 0 0

Montaje con compuerta NOR

f. Haga el montaje de la compuerta NOR con el integrado


NOR, se puede utilizar un tablero de prototipos (protoboard)
para el soporte físico de los elementos y su interconexión, de
manera alternativa se recomienda el uso de circuitos
impresos. Para la obtención de los valores a la salida de la
compuerta se recomienda usar un LED.Para ingresar los Circuito Propuesto en la guía de laboratorio 1
valores se recomienda usar interruptores modulares.Se
recomienda emplear LEDs a las entradas para mostrar los
niveles lógicos que se ingresan o en su defecto un voltímetro. Se realizan cambios en los parámetros para obtener la salida
Revise las tensiones máximas de operación del componente y deseada, de la siguiente manera y obteniendo los siguientes
respételas tanto para la fuente de señal (si la usa) como para resultados:
la fuente de tensión del circuito
g. Saque una foto clara del montaje realizado por cada estado
de la tabla de verdad, mostrando el estado de las entradas y la
salida.
h. Tome nota de las tensiones a entradas y salida
Montaje con compuerta NAND – NOT
FIG 10 observar las gráficas dadas en plataforma
FIG 13 observar las gráficas dadas en plataforma

VI. Numeración, pies y encabezados de páginas


No aplique ningún elemento de numeración, pie o
encabezado de página. Estos elementos se añadirán en el
proceso final de confección de las actas. Por favor, deje la
numeración tal como está en el documento modelo.
FIG 11 observar las gráficas dadas en plataforma VII. Referencias
Las referencias serán numeradas en orden de aparición
[1]. El formato de referencias será el estándar del IEEE. Se
muestra algún ejemplo en el apartado correspondiente.
VIII. Nombre y filiación de los autores
Según el número de autores, adapte la zona
correspondiente al nombre y filiación de manera oportuna.
Intente no variar de manera notable el aspecto y tamaño de
la zona.

IX. CONCLUSIONES
El seguimiento de las normas indicadas permitirá que su
trabajo resulte visualmente atractivo. Esta misma plantilla se
puede encontrar en formato LÁTEX, en la dirección web
oficial de las jornadas (http://www.jitel.org).

FIG 12 observar las gráficas dadas en plataforma


Fig. 1. Detalle del logotipo de JITEL 2013.

AGRADECIMIENTOS
Los agradecimientos deberán ubicarse al final del
trabajo, justo antes de las referencias, en una sección sin
numerar.

REFERENCIAS
[1] J. Díaz-Verdejo, "Ejemplo de bibliografía", En Actas de las XI
Jornadas de Ingeniería Telemática, vol. 1, n. 1, pp. 1-5, 2013.

S-ar putea să vă placă și