Sunteți pe pagina 1din 3

Parcial 3 del curso de Electrónica Digital 1

Programa de Bioingeniería
2019-2

Fecha:
Nombre y apellidos:
Documento:
Instrucciones: Lea cuidadosamente y resuelva

1. Diseñe el circuito secuencial representado por el diagrama de estados de la Figura 1


realizando y considerando las siguientes actividades y restricciones:

Nota: Tenga en cuenta que Y es una entrada de control externa al circuito de un solo bit.

1.1. Realice la tabla de estado siguiente (8%)


1.2. Realice la tabla de transición considerando solo el uso de flip-flops tipo S-R (8%)
1.3. Realice todos los Mapas de Karnaugh (8%)
1.4. Obtenga las expresiones lógicas optimas considerando el formato definido en la Tabla
1 y dibuje el circuito secuencial resultante (8%)
1.5. Dibuje el circuito secuencial anterior aplicando un truncamiento, en el que si el valor
del estado iguala o supera a N debe pasarse al estado correspondiente al valor 0. N es
una entrada de control externa al circuito correspondiente a un número de 3 bits, cuyo
valor está definido de acuerdo con lo descrito en la Tabla 2 (18%)

Tabla 1. Formato de las expresiones lógicas del punto 1.4.


Último número del documento de identidad Formato
Menor a 5 Producto de sumas
Mayor a 5 Suma de productos

Tabla 2. Valor de la entrada de control N relacionada con punto 1.5.


Entrada de control Valor
Suma de los dos últimos dígitos del documento de identidad
dividida por 2.6 y aproximada al entero por encima
N
Ejemplo: Para un documento terminado en 46 el resultado es
N = 4 ≈ 3.846 = (4+6)/2.6
Figura 1. Diagrama de estados relacionado con el punto 1.

2. Con respecto a registros de desplazamiento realice las siguientes actividades


2.1. Dibuje el diseño de un registro de desplazamiento de 7 bits con las siguientes
características (20%):
• Debe funcionar con flanco de subida.
• Debe ser de desplazamiento bidireccional, cuyo sentido depende de una entrada
externa de control X como se describe en la Tabla 3.
• Debe ser de entrada en paralelo y salida en serie, correspondiendo esta última a la
salida del flip-flop más a la derecha del circuito.
• La selección de entrada o desplazamiento de datos depende de una entrada
externa de control Y como se describe en la Tabla 3.
• Debe borrarse cuando el valor almacenado supere al numero representado por los
2 dígitos de mayor magnitud de su número de documento de identidad.
2.2. Dibuje el diseño de un circuito capaz de generar una señal de reloj para el registro de
desplazamiento con las siguientes características (20%):
• Ciclo de dureza de 60%.
• Frecuencia de Z kHz, donde Z equivale al número representado por los dos últimos
dígitos de su documento de identidad. (Ejemplo: la frecuencia es de 12 kHz si los
dos últimos dígitos del documento son 12).
2.3. Responda las siguientes preguntas considerando el diagrama de tiempos presentado
en la Figura 2 y como entrada del registro de desplazamiento el número ABCDEF2
(siendo A el bit menos significativo y F el más significativo):
a) ¿Cuál es el diagrama de tiempos de la salida del registro suponiendo que el código
de entrada es 0010112?(5%).
b) ¿Cuánto tiempo se requiere para que la salida del registro sea igual al bit más
significativo del código de entrada suponiendo que ninguna combinación de sus
bits supera al código de borrado del registro? (5%).
Figura 2. señales CLK, X y Y relacionadas con el punto 2.

Tabla 3. Entradas externas de control relacionadas con el punto 2.


Entrada de control/Valor 0 1
X Desplazamiento a la derecha Desplazamiento a la izquierda
Y Desplazamiento Carga

S-ar putea să vă placă și