Sunteți pe pagina 1din 16

Universidad ECCI Sistemas Digitales l Semestre lV

LABORATORIO N° 6
SECUENCIADOR
Haver Arley Peña Manrique, Cód.: 77077
arleype2000@gmail.com
María Paula Velásquez Méndez, Cód.:77649
paulis0507@hotmail.com

RESUMEN: El desarrollo de este laboratorio consta de hacer un circuito secuenciador de 4 bits


que contara de 0 a 15 haciendo uso del flip-flop JK, mostrando los números mediante dos displays
para representar unidades y decenas. Se realizo con dos modos de uso mediante un multiplexor la
primera mediante una secuencia de pulsos y la segunda mediante una secuencia con reloj
utilizando un temporizador 555 a cierta frecuencia.

PALABRAS CLAVE: Flip-flop, multiplexor

1. INTRODUCCIÓN

En el presente informe se hizo la implementación de un circuito secuencial sincrónico, reforzando


los conocimientos, análisis y diseño de circuitos contadores, el principio de este circuito es un
oscilador de configuración astable un reloj que emite una serie continua de pulsos que hace alusión
al sistema automático y con un pulsador al sistema manual.
2. OBJETIVOS

2.1 OBJETIVO GENERAL

Diseñar e implementar un circuito secuenciador de 0 a 15 y realizar la simulación del circuito


aplicativo en MULTISIM.

2.2 OBJETIVO ESPECIFICO

 Determinar mediante un pulso que el contador aumente de valor.

 Comprender el comportamiento del flip-flop JK en su configuración como secuenciador.

 Conocer los elementos electrónicos necesarios en la construcción de un secuenciador.

3. MARCO TEÓRICO

Multivibrador Astable con temporizador 555

La característica de trabajo de este tipo de multivibrador astable con temporizador 555 es generar
una forma de onda cuadrada o rectangular.

La señal de salida tiene un nivel alto en el tiempo T1 y un nivel bajo en el tiempo T2. La duración
de los niveles alto y bajo depende de los valores de las resistencias R1 y R2 y el condensador C.
[ CITATION Ele16 \l 3082 ]

1
Universidad ECCI Sistemas Digitales l Semestre lV
.

Ilustración 1. Circuito multivibrador astable

Sistemas secuenciales

Estos sistemas son aquellos que las salidas dependen de la entrada y de los estados en los que se
encuentre.

Flip-flop Jk

El flip-flop JK es un dispositivo secuencial, más usado en los circuitos digitales parte fundamental
en los contadores que tiene tres entradas (J, K, CLK(RELOJ)) y dos salidas (Q y Q́ ). Las entradas J,
K son entradas de control.

En la práctica se utilizó el flip-flop JK con flancos de bajada lo que significa que la señal se activa
cuando está en nivel bajo.[ CITATION Ele161 \l 3082 ]

Ilustración 2. Símbolo flip-flop JK

Multiplexor

Un multiplexor (MUX) es un circuito combinado con múltiples canales de datos de entrada y un


canal de salida. Solo un canal de la entrada alcanzará la salida, que será el canal seleccionado por la
señal de control.[ CITATION 1620 \l 3082 ]

2
Universidad ECCI Sistemas Digitales l Semestre lV
.

Ilustración 3. Símbolo del MUX

Máquinas de mealy y more

Esta máquina sirve para representar la lógica secuencial donde la salida depende de la entrada de
excitación y es realizada de acuerdo a la señal de reloj de manera sincrónica

Mealy: la salida depende del estado presente y las entradas.

More: Las salidas depende del estado presente solamente.[ CITATION 1120 \l 3082 ]

4. MATERIALES

TEMPORIZADOR 555:

El temporizador 555 es un circuito integrado (chip) que se utiliza en la generación de


temporizadores, pulsos y oscilaciones. El 555 puede ser utilizado para proporcionar retardos de
tiempo, como un oscilador, y como un circuito integrado flip-flop.[ CITATION Mar18 \l 3082 ]

Ilustración 4. Temporizador 555

Compuerta OR:

Cuando una entrada o ambas son altas, la salida será alta. De esta manera, es una suma lógica.

3
Universidad ECCI Sistemas Digitales l Semestre lV
.

Ilustración 5. Compuerta OR

Compuerta AND:

La salida será alta, solo cuando ambas entradas sean altas. Por lo tanto, podemos considerarlo como
una multiplicación binaria.

Ilustración 6. Compuerta NAND

Compuerta NOT:

Estado de salida inversa a la entrada.[CITATION DrH17 \l 3082 ]

Ilustración 7. Compuerta NOT


Sumador

Un sumador es un circuito que realiza la suma de dos palabras binarias. Es distinta de la operación
OR. La operación suma de números binarios tiene la misma mecánica que la de números decimales.[
CITATION dem20 \l 3082 ]

Ilustración 8. Integrado sumador

5. PROCEDIMIENTO Y RESULTADOS

4
Universidad ECCI Sistemas Digitales l Semestre lV
.

Como bien se sabe, el laboratorio consta de realizar un contador y secuenciador numérico decimal
desde 0 a 15, mediante el uso de Flip Flops JK, con dos modalidades de uso, una mediante pulsos y
otra mediante un reloj a cierta frecuencia, haciendo alusión a un sistema automático y manual.
El primer paso a seguir, es generar un sistema secuencial, por lo que se usaran ciertas
combinaciones de entradas y salidas en el Flip Flop JK, esto se representará mediante un diagrama
de Estados.

Ilustración 9. Diagrama de estados


Donde se representa una secuencia binaria, desde el 0 binario hasta el 15 binario, se usan estados de
excitación dQe valores de 0 y 1, el de 0 es para mantener la salida que se requiera, y cuando el
estado está en 1, se continua la secuencia dependiendo de un reloj, donde dicha secuencia esta
sincrónica a la frecuencia que maneja dicho reloj.
Después de ello, se mira la salida presente con el estado que se encuentre, y se realiza la tabla de la
verdad para mirar la salida siguiente.

5
Universidad ECCI Sistemas Digitales l Semestre lV
.

Q1 Q2 Q3 Q4 E Q1(T+1) Q2(T+1) Q3(T+1) Q4(T+1)


0 0 0 0 0 0 0 0 0
0 0 0 0 1 0 0 0 1
0 0 0 1 0 0 0 0 1
0 0 0 1 1 0 0 1 0
0 0 1 0 0 0 0 1 0
0 0 1 0 1 0 0 1 1
0 0 1 1 0 0 0 1 1
0 0 1 1 1 0 1 0 0
0 1 0 0 0 0 1 0 0
0 1 0 0 1 0 1 0 1
0 1 0 1 0 0 1 0 1
0 1 0 1 1 0 1 1 0
0 1 1 0 0 0 1 1 0
0 1 1 0 1 0 1 1 1
0 1 1 1 0 0 1 1 1
0 1 1 1 1 1 0 0 0
1 0 0 0 0 1 0 0 0
1 0 0 0 1 1 0 0 1
1 0 0 1 0 1 0 0 1
1 0 0 1 1 1 0 1 0
1 0 1 0 0 1 0 1 0
1 0 1 0 1 1 0 1 1
1 0 1 1 0 1 0 1 1
1 0 1 1 1 1 1 0 0
1 1 0 0 0 1 1 0 0
1 1 0 0 1 1 1 0 1
1 1 0 1 0 1 1 0 1
1 1 0 1 1 1 1 1 0
1 1 1 0 0 1 1 1 0
1 1 1 0 1 1 1 1 1
1 1 1 1 0 1 1 1 1
1 1 1 1 1 0 0 0 0
Ilustración 10. tabla de la verdad del diagrama de estados

Después de eso, lo que se procede a hacer, es mirar con ayuda de la tabla de verdad de un flip flop,
la elaboración de una tabla de verdad, en donde las salidas serán las mismas entradas, ejerciendo las
funciones que se requieran, es decir, las Q previas serán las J, y las Q(T+1) serán las K del Flip
Flop, la tabla a tener en cuenta es:

JK
J K Q(SALIDA)
0 1 0 (Limpieza)
0 0 Memoria
1 0 1 (Ajuste)
1 1 Complementario
Ilustración 11. Tabla de la verdad Flip Flop JK

Al hacer la comparación entre la tabla de la secuencia y el JK se obtiene como resultado la siguiente


tabla, la cual es la analizar para hacer los cálculos de la tabla de Karnaugh.

6
Universidad ECCI Sistemas Digitales l Semestre lV
.

J1 K1 J2 K2 J3 K3 J4 K4
Q1 Q1(T+1) Q2 Q2(T+1) Q3 Q3(T+1) Q4 Q4(T+1)
0 x 0 x 0 x 0 x
0 x 0 x 0 x 1 x
0 x 0 x 0 x x 0
0 x 0 x 1 x x 1
0 x 0 x x 0 0 x
0 x 0 x x 0 1 x
0 x 0 x x 0 x 0
0 x 1 x x 1 x 1
0 x x 0 0 x 0 x
0 x x 0 0 x 1 x
0 x x 0 0 x x 0
0 x x 0 1 x x 1
0 x x 0 x 0 0 x
0 x x 0 x 0 1 x
0 x x 0 x 0 x 0
1 x x 1 x 1 x 1
x 0 0 x 0 x 0 x
x 0 0 x 0 x 1 x
x 0 0 x 0 x x 0
x 0 0 x 1 x x 1
x 0 0 x x 0 0 x
x 0 0 x x 0 1 x
x 0 0 x x 0 x 0
x 0 1 x x 1 x 1
x 0 x 0 0 x 0 x
x 0 x 0 0 x 1 x
x 0 x 0 0 x x 0
x 0 x 0 1 x x 1
x 0 x 0 x 0 0 x
x 0 x 0 x 0 1 x
x 0 x 0 x 0 x 0
x 0 x 1 x 1 x 1
Ilustración 12. Tabla de la verdad de las entradas de los FF JK
Al ya tener las salidas y las entradas, se comienza a mirar las entradas de Q1 a Q4, y las salidas que
se cogen van a hacer el de las tablas anteriores, por lo que se procede a hacer un circuito para cada J
y cada K de los Flip Flop del circuito.

Circuito para J1

Para realizar este circuito, lo que se procede a hacer, es coger como entrada el valor de Q4, Q3, Q2,
Q1 y E. y como salida se va a coger los valores obtenidos en J1 de la tabla anterior, quedando la
siguiente tabla:

J1 Q1/Q2/Q3
Q4/E 0.0.0 0.0.1 0.1.1 0.10 110 111 101 100
0.0 0 0 0 0 x x x x
0.1 0 0 0 0 x x x x
11 0 0 1 0 x x x x
10 0 0 0 0 x x x x
Ilustración 13. Tabla de Karnaugh J1

Al tener solo ese uno, y no tener más opciones para agrupar, da como resultado la siguiente ecuación
para el circuito:

7
Universidad ECCI Sistemas Digitales l Semestre lV
.

J 1=Q´ 1Q 2 Q3 Q 4 E

Circuito para K1

Se realiza el mismo paso que en el punto anterior, pero en este caso la salida es K1, dando como
resultado la siguiente tabla:

K1 Q1/Q2/Q3
Q4/E 0.0.0 0.0.1 0.1.1 0.10 110 111 101 100
0.0 X X X X 0 0 0 0
0.1 X X X X 0 0 0 0
11 X X X X 0 1 0 0
10 X X X X 0 0 0 0
Ilustración 14. Tabla de Karnaugh K1

En este caso, el circuito es el mismo que en el anterior, con la diferencia que se coge la Q1 como
positiva, dando la siguiente ecuación:
K 1=Q 1Q 2 Q3 Q 4 E
Circuito para J2

Lo que se procede a hacer, es coger como entrada el valor de Q4, Q3, Q2, Q1 y E. y como salida se
va a coger los valores obtenidos en J2 de la tabla anterior, quedando la siguiente tabla:

J2 Q1/Q2/Q3
Q4/E 0.0.0 0.0.1 0.1.1 0.10 110 111 101 100
0.0 0 0 X X X x 0 0
0.1 0 0 X X X x 0 0
11 0 1 X X X x 1 0
10 0 0 X X x x 0 0
Ilustración 15. Tabla de Karnaugh J2

En este caso, las X, puede hacer alusión a un valor de un 1 o 0, y este valor se opta según las
agrupaciones, con el fin de agarrar la mayor cantidad de valores en una agrupación, dando como
resultado la siguiente ecuación:

J 2=Q´ 1Q 3 Q 4E+ Q1 Q 3Q 4 E

Pero dicha ecuación puede descomponerse más, donde se factorizan todos los valores iguales,
dejando a la Q y a su negación, para proceder a cancelar, quedando de la siguiente forma:

J 2=Q 3 Q 4 E( Q´ 1+Q 1)

Dando como resultado final:

J 2=Q 3 Q 4 E

Circuito para K2

8
Universidad ECCI Sistemas Digitales l Semestre lV
.

Para este caso, se hace lo mismo, se cogen las mismas entradas, con la salida de K2, al plantear la
tabla de Karnaugh, da como resultado la siguiente tabla:
K2 Q1/Q2/Q3
Q4/E 0.0.0 0.0.1 0.1.1 0.10 110 111 101 100
0.0 x x 0 0 0 0 x x
0.1 x x 0 0 0 0 x x
11 x x 1 0 0 1 x x
10 x x 0 0 0 0 x x
Ilustración 16. Tabla de Karnaugh K2
La tabla dio igual a la de J2, se cogieron las x encerradas, para poder agrupar al 1 y reducir la
expresión, dando la siguiente ecuación:

K 2=Q 3 Q 4 E

Circuito para J3

Se realiza básicamente el mismo procedimiento que en las demás J, se coge las mismas entradas, y
una salida que en este caso es J3. Dando la siguiente tabla:

J3 Q1/Q2/Q3
Q4/E 0.0.0 0.0.1 0.1.1 0.10 110 111 101 100
0.0 0 X X 0 x x x 0
0.1 0 X X 0 x x x 0
11 1 X X 1 1 x x 1
10 0 X X 0 x x x 0
Ilustración 17. Tabla de Karnaugh J3

En este caso, se cogió una hilera completa, ya que se puede coger 8 elementos en una agrupación,
por lo que todas las x, hacen alusión a un 1, dando la siguiente ecuación:

J 3=Q 4 E

Solo se cogen dichas entradas, debido a que son los únicos datos que se mantienen.

Circuito para K3

Se coge como salida la K3, se plantea de la misma forma la tabla de Karnaugh, dando como
resultado:

K3 Q1/Q2/Q3
Q4/E 0.0.0 0.0.1 0.1.1 0.10 110 111 101 100
0.0 x 0 0 x x 0 0 x
0.1 x 0 0 x x 0 0 x
11 x 1 1 x x 1 1 x
10 x 0 0 x x 0 0 x
Ilustración 18 Tabla de Karnaugh K3

Dando como resultado la misma ecuación que J3, por lo que se podría realizar solo un circuito para
ambas salidas. Se realizó la misma agrupación de 8. Se obtuvo la ecuación:

9
Universidad ECCI Sistemas Digitales l Semestre lV
.

K 3=Q 4 E

Circuito para J4

Para este circuito, se usan las mismas entradas, y la salida como J4, dando como resultado la
siguiente tabla de la verdad:
J4 Q1/Q2/Q3
Q4/E 0.0.0 0.0.1 0.1.1 0.10 110 111 101 100
0.0 0 0 0 0 0 0 0 0
0.1 1 1 1 1 1 1 1 1
11 X X X X x x x x
10 X X X X X X X x
Ilustración 19. Tabla de Karnaugh J4

Como bien se sabe, las agrupaciones se pueden hacer dependiendo si es un número que sea el
resultado de una potencia de 2, en este caso se hizo una agrupación de 16, para reducir el circuito de
una manera importante, dando la siguiente ecuación:

J 4=E

Donde se coge el estado excitador y se conecta directamente a J4.

Circuito para K4

Se coge como salida la K4, se plantea de la misma forma la tabla de Karnaugh, dando como
resultado:

K4 Q1/Q2/Q3
Q4/E 0.0.0 0.0.1 0.1.1 0.10 110 111 101 100
0.0 X X X X X X X X
0.1 X X X X X X X X
11 1 1 1 1 1 1 1 1
10 0 0 0 0 0 0 0 0
Ilustración 10 Tabla de Karnaugh K4

Se agrupa de la misma forma que J4, por ende, da como resultado la misma ecuación para K4 y J4.

J 4=E

Después de ello, al tener todas las entradas y salidas correspondientes, lo que se procede a hacer es
mirar de que forma se reutilizan los circuitos, ya que hay casos en donde la J y K salían con la
misma expresión, por ende, se puede usar el mismo circuito y fragmentar la salida. La mayoría de
compuertas que se deben de usar son las AND, con la diferencia que se usan diversas entradas para
una respectiva salida.

El circuito es:

10
Universidad ECCI Sistemas Digitales l Semestre lV
.

Ilustración 21 Circuito secuenciador de los Flip Flop JK

Al tener dicho circuito, se procede a ponerlos con los 4 Flip Flop Jk y se comienza a probar con el
fin de mirar si se esta dando una secuencia binaria.

La mejor opción, es colocar unos leds a la salida, y alimentar a los flip flops con una frecuencia no
tan alta para poder comprobar que el cambio se esta efectuando, el circuito queda de la siguiente
manera:

Ilustración 22 Circuito secuenciador binario

Por lo que él orden seria Q1 hasta Q4 para poder ver la secuencia en el orden correcto, después de
eso, se deberá de hacer la conversión de binaria a decimal, esto se consigue al coger dichas salidas y
sumarle un 6 binario, pero solo a los números binarios mayores a 10 y menos a 19. Esto con el fin
que, si se busca un 15 binario, al sumarlo, me arroje una salida de 5 en un display. De ahí se plantea
la siguiente tabla de la verdad:

11
Universidad ECCI Sistemas Digitales l Semestre lV
.

Q1 Q2 Q3 Q4 B4 B3 B2 B1
0 0 0 1 0 0 0 0
0 0 1 0 0 0 0 0
0 0 1 1 0 0 0 0
0 1 0 0 0 0 0 0
0 1 0 1 0 0 0 0
0 1 1 0 0 0 0 0
0 1 1 1 0 0 0 0
1 0 0 0 0 0 0 0
1 0 0 1 0 0 0 0
1 0 1 0 0 1 1 0
1 0 1 1 0 1 1 0
1 1 0 0 0 1 1 0
1 1 0 1 0 1 1 0
1 1 1 0 0 1 1 0
1 1 1 1 0 1 1 0
Ilustración 22 Tabla de la verdad para la suma de 0110 (6)

Se puede ver, que desde 1010 (10 binario) su salida correspondiente es 110 (6 binario). Esto con el
fin de coger las Q acomodarlas en las entradas ‘A’ y estas se sumarán con las entradas B que serán
dadas por la descomposición de la anterior tabla:

Q1/Q2
Q3/Q4 0.0 0.1 11 10
0.0 0 0 1 0
0.1 0 0 1 0
11 0 0 1 1
10 0 0 1 1
Ilustración 2 Tabla de Karnaugh de las B del sumador

De ahí, sale el siguiente circuito para B2 y B3, ya que tienen los mismos valores de salida

B 2=B3=Q 1Q 2+Q1 Q 3

En cambio, las salidas de B1 y B2, se dirigen directo a tierra por el simple motivo que no cambian
su valor y perduran en 0. Dando el siguiente circuito:

12
Universidad ECCI Sistemas Digitales l Semestre lV
.

Ilustración 24 Circuito de las B del sumador

Al ya tener este circuito y los cálculos adecuados, lo que se procede a hacer es conectar el circuito
de los Flip Flop con el sumador, de la siguiente manera:

Ilustración 25 Conexión salidas del FF y el sumador

Entonces al ya tener eso, se conecta con un decodificar de 7 segmentos, se conecta el B1 con la


entrada A del decodificar, y así sucesivamente. Del decodificador sale un display de 7 segmentos, en
donde se podrá visualizar las unidades de los números.

En el caso de las decenas, que bien sea es 0 o 1, se conecta la salida del circuito de las entradas B del
sumador, esto con el fin, de conectarlo en la entrada A del segundo decodificador, y me muestre en
la pantalla o un 0 o un 1, mostrando el uno en la pantalla cuando haya un valor decimal entre 10 y
15.

13
Universidad ECCI Sistemas Digitales l Semestre lV
.

Al final se puede dar por terminado el circuito de la siguiente forma:

Ilustración 26 Circuito del secuenciador

Al saber que sirve el circuito al comprobarlo con un reloj de fuente, se procede a mirar de que forma
se puede convertir de manual a automático. Por lo que se usará un multiplexor, que al ejecutar una
secuencia me varia la entrada para mostrarla en la salida.

Para la parte automática se empleará un circuito biestable, y se realizaron los siguientes cálculos:

Tlow
Tl=0,693∗RB∗Cx
0.8 mseg=0,693∗RB∗1 µF
0.8 mseg
=RB
0.693∗1 µF
1154,40 Ω=RB
Thigh
Th=0,693(RB+ RA)∗Cx
1.2 mseg=0,693 ( 49062,04 Ω+ RA )∗50 µF
1,2mseg
−1154,4 Ω=RA
0.693∗1 µF
577,20 Ω=R A

Al hacer esto, se obtiene un periodo de 2mseg, que, al realizarle su inversa, me da un valor de


500Hz.

Y para la parte automática, el flip flop al tener una entrada positiva, el reloj solo detecta los flancos
altos o de subida. Por lo que se puede colocar un pulsador o una entrada interactiva de 0 y 1,
entonces cuando se pulse o haya un valor de 1, el dato se va a cambiar según las veces que se pulse.

Después se mira que secuencia se requiere para ir variando la salida según la entrada que se quiera
activar. Entonces cuando haya 0 en A, estará en su modalidad manual, y cuando haya un valor de 1,
en la entrada A del multiplexor, pasará a hacer automático, el circuito quedará así:

14
Universidad ECCI Sistemas Digitales l Semestre lV
.

Ilustración 27 Circuito multiplexor, automático y manual


Después de eso, se conecta la salida del multiplexor a cada una de las entradas de reloj de los flip
flop, por lo que habrá la modalidad de que la secuencia numérica sea manipulada por uno mismo, o
a la frecuencia que se estipuló en el 555. Dando como resultado el circuito final:

Ilustración 28 Circuito final de secuenciador numérico de 0 a 15 FFJK

Por lo que el circuito total consta de, una entrada de reloj dada por un multiplexor para manejar el
secuenciador de forma manual o automática, consta de una serie de flip flop JK unidos y
realimentados, con el fin de botar cierta secuencia binaria

6. CONCLUSIONES

En conclusión, en este laboratorio se comprendió el funcionamiento del secuenciador de 0 a 15 en su


totalidad, el desarrollo de esta práctica fue de gran utilidad ya que con los conocimientos teóricos
llevamos a cabo el objetivo del circuito, tanto con el sistema manual y automático.

A lo largo de esta práctica aprendimos que los contadores son sistemas de memoria que "recuerdan"
cuántos pulsos de reloj han sido aplicados en la entrada. Los circuitos secuenciales dependen de un
tiempo que es lo que nos ayuda a desplegar en los displays simultáneamente los números.

También se logra analizar que al conectarse diferentes compuertas al flip-flop varias de ellas
permiten almacenar información.

15
Universidad ECCI Sistemas Digitales l Semestre lV
.

7. Bibliografía

[1] «Electronica unicrom,» 2016. [En línea]. Available: https://unicrom.com/multivibrador-astable-con-


temporizador-555/. [Último acceso: 04 04 2020].

[2] «Electrónica Unicrom,» 2016. [En línea]. Available: https://unicrom.com/biestable-flip-flop-jk-entradas-set-


clear-tabla-verdad/. [Último acceso: 04 04 2020].
[3] 2016. [En línea]. Available: https://unicrom.com/multiplexor-mux/. [Último acceso: 04 04 2020].
[4] 2011. [En línea]. Available: https://bloganalisis1.files.wordpress.com/2011/01/apuntesdsd10_mealy_moore.pdf.
[Último acceso: 04 04 2020].
[5] M. Monroy, «Medium,» 26 12 2018. [En línea]. Available: https://medium.com/@m.monroyc22/temporizador-
555-243abcb933a5. [Último acceso: 04 04 2020].
[6] D. H. Torres, «hetpro,» 22 08 2017. [En línea]. Available: https://hetpro-
store.com/TUTORIALES/compuertas-logicas/. [Último acceso: 04 04 2020].
[7] «demo e-ducativa catedu,» [En línea]. Available: http://e-
ducativa.catedu.es/44700165/aula/archivos/repositorio/4750/4923/html/7_sumadores.html. [Último acceso: 04
04 2020 ].
[8] «PCPaudios,» 12 05 2016. [En línea]. Available:
https://www.pcpaudio.com/pcpfiles/doc_altavoces/filtros_pasivos/filtrospasivos.html#filtros_filtro3.
[9] J. Wales, «Wikipedia,» 12 05 2001. [En línea]. Available: https://es.wikipedia.org/wiki/Filtro_electr
%C3%B3nico.
[10] R. Nuñez, «Electrónica Facil,» 25 03 2004. [En línea]. Available:
https://www.electronicafacil.net/tutoriales/Filtros-pasivos.php.
[11] j. D. C. Julio, «Ecured,» 12 03 2016. [En línea]. Available: https://www.ecured.cu/Filtro_electr
%C3%B3nico#La_frecuencia. [Último acceso: 19 05 20].

16

S-ar putea să vă placă și