Documente Academic
Documente Profesional
Documente Cultură
5.7. SUMATOARE
𝟏
𝟐𝜮
Ci Si
a. Schema bloc
Rezultatul
Ai Bi Si Ci
adunării
0 0 00 0 0
0 1 01 1 0
1 0 01 1 0
1 1 10 0 1
b. Tabelul de adevăr
Ai
S Si ̅̅̅̅̅̅̅( )
Bi
C Ci
c. Schema logică
Figura 5.7.1 Sumatorul elementar pentru bitul 0
119
CAPITOLUL 5. CIRCUITE LOGICE COMBINAŢIONALE
Ai
Si
Σ
Bi ⨁
Ci- Ci ( )
a. Schema bloc
Rezultatul
INTRĂRI IEŞIRI
adunării
Ai Bi Ci-1 SUMA Ci Si
0 0 0 00 0 0
0 0 1 01 0 1
0 1 0 01 0 1
0 1 1 10 1 0
1 0 0 01 0 1
1 0 1 10 1 0
1 1 0 10 1 0
1 1 1 11 1 1
b. Tabelul de adevăr
Ai
S
Bi
S Si
Ci-1
C
C Ci
C
Ai
S
Bi
S Si
Ci-1
C
C Ci
C
c. Scheme logice
Figura 5.7.2 Sumatorul elementar complet
120
AUXILIAR ELECTRONICĂ DIGITALĂ
3. Sumatorul pe 2 biţi
Sumatorul pe 2 biţi se obţine prin interconectarea a 2 sumatoare complete pe un bit.
În figura 5.7.3 este prezentată schema unei aplicaţii cu sumatorul integrat
74LS183N.
VCC
5V
R1 R2 R3 R4 R5
150Ω 150Ω 150Ω 150Ω 150Ω
A1
A2 U1A
1 A1 S1 6
3 B1 1CN1 5
4 CN1
B1
74LS183N
U2B
B2 13 A2 S2 8
12 B2 2CN1 10
11 CN2 2CN1 SUM2 SUM1
CN1
74LS183N
121
CAPITOLUL 5. CIRCUITE LOGICE COMBINAŢIONALE
+Vcc A3 B3 A2 B2 A1 B1 B0
A0
5 1 16 3 4 8 7 10 11
74LS83N
3 C2 C1 C0
2 1 0 13
C3 14
C-1
15 2 6 9 12
S3 S2 S1 S0
a. Schema bloc
A3 B3
S2 S3
A2 C3
B2 C-1
+V 0V
S1 B0
B1 A0
A1 S0
b. Configuraţia terminalelor
Figura 5.7.4 Sumatorul elementar complet pe 4 biţi
122