Documente Academic
Documente Profesional
Documente Cultură
Fontes Chaveadas
Prof. Dr. Sérgio Takeo Kofuji
,1752'8d2
)217(6)(5525(6621$17(6
)217(6/,1($5(6
- VCE + VCE
I3 IE
IC IS
VE VS R
- - Rcarga
VE Vs
+ Ia +
D)RQWH6pULH E)RQWH3DUDOHOD
)LJXUD7LSRVGH)RQWHV/LQHDUHV
Apesar de proverem excelente regulação, as fontes de tensão lineares vem sendo cada
vez menos utilizadas na prática, devido ao fato de apresentarem baixa eficiência. Em
fontes lineares é difícil evitar que uma apreciável parte da potência de entrada seja
dissipada pelo elemento de regulação, tornando difícil e onerosa sua construção para
elevadas potências. Além disso, as fontes lineares ocupam grandes dimensões físicas
devido à necessidade de dissipação de potência e provável utilização de um volumoso
transformador de entrada para isolação e transformação de tensão da entrada.
)217(6&+$9($'$6
As fontes chaveadas são idealmente não dissipativas e, assim como as fontes ferro-
ressonantes, provem elevada eficiência (70% ou mais).
A figura 2 mostra algumas configurações básicas de fonte chaveada. Neste tipo de
circuito, o elemento série funciona como chave. Utilizando-se um transistor bipolar
como elemento série, a idéia é que ele opere ora em corte (quando então a corrente IC é
quase nula), ora em saturação (quando então a tensão VCE é quase nula).
a) Buck
b) Boost
c) Buck-Boost
7LSRV%iVLFRVGH)RQWHV&KDYHDGDV
)217(%8&.
23(5$d2%È6,&$
(9 ( − 9 6 )7RQ 9H δ (1 − δ ) (1)
∆, / = , PJ ≅ =
/ /I
Quando o transistor é colocado em corte, para não haver interrupção na corrente pelo
circuito, o indutor força a condução do diodo (conhecido como diodo de retorno, pois
tem a função de prover caminho de corrente para o indutor durante o período de corte do
transistor), fazendo a tensão no ponto A ficar fixa em -0,6 Volt. Neste trecho a corrente
no indutor decresce fornecendo energia à carga de saída (corrente de desmagnetização).
A variação de corrente é dada por:
9 ( − 72)) 9 6 (1 − δ )
∆, / = , GPJ ≅ = (2)
/ /I
7
1
9 $ (W )GW
7 ∫0
96 = (3)
δ7 7
1 1
96 =
7 ∫ (9(
0
− 9&(VD W )GW −
7 δ∫7
9 ' GW (4)
&È/&8/2'2,1'8725
(9 (− 9 6 )7RQ 9 ( δ (1 − δ )
, PJ ≅ ≅
/ /I
9 7 9 (1 − δ )
, GPJ ≅ 6 2)) = 6
/ /I
δ (1 − δ )9 (
, 6 min = (7)
2 /I
Para evitar que a corrente de saída caia abaixo de ISmin ; em geral é colocado um
resistor “shunt” interno à fonte, em paralelo com o capacitor.
δ (1 − δ )9 (
∆9& = (9)
8 /&I 2
Esta expressão permite, para um dado valor de ∆Vc, calcular o valor do capacitor a
ser colocado em paralelo com a carga:
∆9 (65 = , PJ .(65 (9 S S )
−
(11)
A subtensão AVS1 e a sobretensão AVS2 podem ser calculadas a partir das seguintes
expressões:
δ max /∆, 62
∆9 61 = (13)
(1 − δ max )&9 6
/∆, 62
∆96 2 = (14)
&96
a) tensão VCEmáxima
b) Corrente IC
c) Potência
W6
37&+ (RQ ) = 9 ( , 6
27
Temos:
WT
37&+ (RII ) = 9 ( , 6
27
Finalmente, temos:
(W V + W T )
37&+ = 9 ( , 6 (19)
27
Na figura 6, considera-se:
W V + W T ≤ 27ψ (20)
37&+
ψ=
Onde ψ 36
WV
W UU ≤ (21)
3
A tensão máxima reversa do diodo deve ser maior do que a máxima tensão de
entrada. Uma margem de segurança de 20 % é aceitável.
O diodo deve ser especificado de forma a que a máxima corrente direta seja pelo
menos o dobro da corrente máxima de
, ) ≥ 2 , 6 (max ) (23)
Solução:
a) Cálculo de δmin e δmax
9 6 = δ (9 ( − 9&(VDW ) − 9 ' (1 − δ )
9 ( max = 309 ⇒ δ min = 0,42
9 ( min = 209 ⇒ δ max = 0,64
b) Cálculo de indutância
c) Cálculo do Capacitor
C = 61,7 µF
δmax= 0,64
L = 370 µH
∆IS= 5A
C= 680 µF
Aplicando a equação [13], obtemos o novo valor de capacitor, que é C = 2284 µF. O
valor comercial é 2200 µF.
L= 370 µH
∆IS= 5A
C= 2200 µF
VS= 12 V
obtemos AVS = 0,35 Volts
e) Cálculo da ondulação
IF > 10 A
Vr > 36 Volts
h) Especificação do transistor
37&+
WV + WT ≤ .27
36
ICmax > 1OA
BVCEO > 36 Volts
supondo PTCH = 1W e sendo T = 50 µs, temos
ts + tq ≤ 1,67 µs
Até agora vimos que para manter a tensão de saída estável, basta que se varie à largura
de pulso AT para compensar variações da tensão de entrada. O circuito que gera os
pulsos de controle do transistor é conhecido como circuito de controle da fonte
chaveada.
O circuito de controle é basicamente um oscilador tipo PWM (Pulse Widht
Modulator), no qual a largura dos pulsos de saída é controlada por um sinal de controle.
Este sinal é gerado por um amplificador de erro a partir da diferença entre uma tensão
de referência constante e uma amostra da tensão de saída. Há portanto um processo de
realimentação negativa que faz com que variações na tensão de saída sejam
compensados através da variação da largura de pulso do sinal de controle do transistor.
Na figura 8 temos o diagrama de blocos de um circuito de controle PWM. A parcela
da tensão de saída αVs é comparada com a tensão de referência VREF para obter o sinal
de erro Verro que por sua vez controla a largura de pulsos δT do oscilador PWM. No
caso da tensão de saída desejada ser igual à tensão VREF, α é igual a 1.
)LJXUD'LDJUDPDGH%ORFRVGHXPD)RQWH%XFN
'(6&5,d2'27/
26&,/$'25'(17('(6(55$
1,1
I 26& = (24)
57 & 7
&21752/('(6$Ë'$
O pino de controle OC de saída permite que sejam gerados sinais de controle para
transistores operando em configuração push-pull, ou seja, sinais não superpostos no
tempo e em oposição de fase. Se o pino estiver aterrado, isso gerados sinais para
operação com um único transistor de chaveamento (single-ended).
*(5$'25'(7(03202572
Para possibilitar que o(s) transistor(es) tenham tempo suficiente para cortar e saturar, o
ciclo útil (duty cycle) é limitado através da inserção de um tempo morto (dead time). O
tempo morto é aproximadamente 3 a 5% se o controle de tempo morto estiver aterrado.
Podemos variar o tempo morto ajustando a tensão do terminal de controle de tempo
morto.
(;(03/2'(,5&,5&8,72%8&.&2027/
A figura 10 ilustra um típico circuito Buck com o TL494, onde 96 = 9UHI = 5YROW
$ILJXUDFLUFXLWR%XFNFRP7/
5 5
9& = 1 2 9 6 − 2 9 UHI (25)
51 51
5
[
9& = 2 9 6 − 9 UHI
51
] (26)
O circuito pode ser representado através da oscilação de 3 blocos, como mostra a figura
abaixo:
B1 B2 B3
vref
vc δ vs
F1 F2 F3
2EORFR%pRDPSOLILFDGRUGHHUURVHQG&VXDVDOGDGDGDSRU
52
9& ≅ (96 − 9UHI )
51
9&
(1 − δ ) =
9&0
96 = δ9(
96 = δ9(
9
96 = 9( 1 + &
9&0
5 1
96 = 9( 1 − 2 (96 − 9UHI )
51 9&0
9 5 9UHI 52
96 = 1 + ( 2 = 9( 1 +
9&0 51 9&0 51