Sunteți pe pagina 1din 4

2o Ingenier de Telecomunicacin.

Primer Cuatrimestre a o

ELECTRONICA DIGITAL PRACTICA 0 Instrumentacin y Principios Bsicos o a

Material necesario: Resistencias:

Normalizadas

1.

Introduccin o

En el laboratorio de electrnica, el alumno aprender a utilizar circuitos analgicos y o a o digitales integrados reales con el n de entender su funcionamiento e interconexin. Los o circuitos integrados que se utilizarnseran tanto analgicos (741 y 356) como digitales de a o lgica Transistor-Transistor (TTL) y metal-oxido-semiconductor complementario CMOS. o El objetivo de esta primera practica consiste en que el alumno tome contacto con la instrumentacin y otros elementos del laboratorio que utilizar a lo largo del curso. o a

2.

Normas de conexin para circuitos integrados o

En el conjunto de prcticas hay a disposicin del alumno hojas de caracter a o sticas de los componentes a utilizar, entre ellos las del A741, LM351 y 555 que son los amplicadores operacionales y temporizador, respectivamente, que utilizaremos en las prcticas. Slo a o hacer notar que para los amplicadores operacionales las tensiones de alimentacion son de + 15 y - 15 V. La familia de integrados que se utilizar ms frecuentemente durante las prcticas a a a digitales corresponden a la familia TTL. La numeracin de cualquier circuito integrado o (CI) de esta familia comienza con los n meros 74 (serie comercial) 54 (serie militar, con u o especicaciones ms exigentes). Como normas generales de funcionamiento se puede decir a que para la familia TTL: No se puede conectar directamente dos salidas (slo en open collector ). o La tensin de alimentacin debe ser constante de 5 V (+/- 0.5V), excepto para los o o casos de familias de baja potencia por los cuales la tensin de alimentacin puede o o ser por debajo de los 3.3 V.

No se debe dejar sin conectar ninguna entrada. Una entrada al aire no tiene referencia de tensin, por lo tanto, la conmutacin depender de los niveles de tensin o o a o internos de la puerta. La mayor parte de los problemas de funcionamiento son debidos a estos fallos de conexin. o Para una mayor inmunidad frente al ruido, velocidad de conmutacin y menor cono sumo, el fabricante recomienda conectar las entradas que no se utilizan a nivel lgico o 1. Deben evitarse conexiones largas entre circuitos. Los cables podr actuar de anan tenas y generar un funcionamiento incorrecto. Los niveles t picos de tensin asociados a los niveles lgicos de las entradas y salidas o o son los que se muestran en el Cuadro 1. Cualquier tensin entre 0 y 0.8V a la entrada o
Nivel Lgico o 0 (bajo) 1 (alto) Rango de Tensiones 0,00,8 2,05,0

Cuadro 1: Rango de tensiones para niveles lgicos en LS-TTL o de una puerta LS-TTL ser interpretada como un 0 lgico, y cualquier tensin entre a o o 2 y 5 V ser interpretada como un 1 lgico. Estos datos son proporcionados por el a o fabricante en unas tablas como la de la gura siguiente: Como se puede observar en el Cuadro 2, los niveles de salida se encuentran dentro de los mrgenes admitidos por los de las entradas de la misma familia, de forma que a siempre se pueden interconectar en cascada varias puertas. Para la familia LS-TTL, la tensin de salida mxima garantizada para el 0 lgico es de 0.5 V (inferior en o a o 0.3 V al mximo permitido para el 0 de entrada), mientras que la tensin de salida a o m nima para el 1 lgico es de 2.7 V (superior en 0.7 V al m o nimo permitido para la entrada).
Familias TTL Militar (-55 a 125o C) VIL TTL HTTL LSTTL ALSTTL FASTTTL ABT TTL estndar,54/74 a High Speed TTL,54/74H Low Power Schottky,54/74LS Advanced LS TTL,54/74ALS Advanced S TTL Advanced BICMOS 0.8 0.8 0.7 0.8 0.8 0.7 VIH 2.0 2.0 2.0 2.0 2.0 2.0 VOL 0.4 0.4 0.4 0.4 0.5 0.4 VOH 2.4 2.4 2.5 2.5 2.5 2.5 Comercial (0 a 70o C) VIL 0.8 0.8 0.8 0.8 0.8 0.8 VIH 2.0 2.0 2.0 2.0 2.0 2.0 VOL 0.4 0.4 0.5 0.5 0.5 0.5 VOH 2.4 2.4 2.7 2.5 2.5 2.7 U. V V V V V V

Cuadro 2: Niveles lgicos en la familias TTL o Utilizar al menos un condensador de desacoplo (valores entre 10 nF y 100 nF) para cada grupo de 5 a 10 puertas, uno por cada 2 a 5 subsistema combinacional o secuencial (registro y contadores), y uno por cada monoestable. Los condensadores de desacoplo neutralizan los impulsos elctricos que tienen lugar cuando una salida e 2

TTL cambia de estado y protegen frente a variaciones de tensin de alimentacin. o o Los terminales han de ser cortos y conectarse desde +VCC (+5 V) a masa lo ms a cerca posible de los CI. Las consideraciones generales de conexin mencionadas anteriormente para circuitos o de la familia TTL son tambin aplicables a los circuitos de la familia CMOS. Estos tipos e de circuitos se caracterizan por: Bajo consumo en reposo y reducido tama o, lo que permite una alta integracin de n o funciones. La alimentacin puede oscilar entre 3 V y 15 V. Valores entre 9 V y 12 V proporo cionan rendimientos ptimos para la familia 4000. o La tensin de entrada a las puertas no debe nunca exceder la tensin de alimentacin o o o (excepto en buers). Deben evitarse, en lo posible, ancos de subida y/o de bajada excesivamente lentos de la se al de entrada ya que ello repercute en un excesivo consumo. Se consideran n tiempos ptimos aquellos menores de 15 s. o Todas las entradas no utilizadas deben conectarse a alimentacin o masa. En caso o contrario se producir un funcionamiento incorrecto o un alto consumo. a Nunca se debe conectar una se al de entrada a un circuito CMOS si no est conecn a tada la alimentacin. o Las razones que explican el porqu se debe tener tan especial cuidado en el manejo de e circuitos CMOS hay que buscarlas en la propia estructura interna de estos circuitos. El transistor bsico CMOS est basado en una capa delgada de SiO2 que separa y a a a el metal de la puerta del substrato de silicio (Si). Al ser esta capa una pel sla cula muy delgada, el CI CMOS queda virtualmente sin carga ante una se al de entrada, n siendo muy susceptible de perforarse por electricidad esttica. a

3.

Conexiones de los Circuitos Integrados

Los CI pueden contener ms de una puerta lgica. El fabricante proporciona esquemas a o de las conexiones. Por ejemplo, la Figura 1 corresponde al esquema de conexiones del CI 74XX00 (XX= LS, ALS, etc). Se observan las entradas y salidas de cada una de las cuatro puertas NAND que contiene. La alimentacin es com n a todas las puertas. o u Todos los Cis numeran las conexiones (pines) tomando como referencia la muesca.o marca de fbrica situado en uno de los extremos del circuito integrado y se comienza en a sentido contrario al de las agujas del reloj. Atencin a la hora de conectar las conexiones de alimentacin (VCC) y masa (GND), o o puesto que una incorrecta conexin signica en la mayor de los casos la destruccin del o a o CI.

14

13

12

11

10

Figura 1: Esquema de conexiones del CI 74LS00.

4.

Medidas bsicas, generacin y visualizacin de se ales. a o o n

El osciloscopio, generador de funciones, las fuentes de alimentacin y el multimetro se o utilizarn en las prcticas posteriores para visualizar/medir/generar una se al de entrada a a n y/o medir caracter sticas dinmicas de las se ales de salida de los circuitos implementados. a n El generador de funciones proporcionar se ales digitales, conectando ste en la funcin de a n e o onda senoidal, cuadrada o triangular y actuando sobre los controles de amplitud, ganancia y OFFSET. De ese modo, se obtiene se ales de entrada a nuestros circuitos.. n 1. Visualizar mediante el osciloscopio una se al TTL por el canal 1 de 10 KHz. n 2. Visualizar la misma se al por el canal 2. n 3. Visualizar utilizando el oset una se al TTL de 50 KHz. Localize los valores unos n y ceros. 4. Visualizar una se al de -2 a 5 V a 1000 Hz. Aumentar la frecuencia y comentar n posibles malformaciones de la onda. 5. Visualizar una onda triangular de 0 a 9 V a 20 KHz. Comprobar lo que ocurre con el acople de continua y de alterna. Usar la tecla GD del osciloscopio para comprobar la correcta lectura de la se al. n 6. Visualizar una onda senoidal de 0 +200 mV a 10 KHz. 7. Visualizar una onda cuadrada de -200 mV a -600 mV a 5 KHz. 8. Visualice la onda senoidal ms peque a posible en amplitud. a n 9. Mediante el mult metro compruebe la continuidad de pistas en la protoboard y la ausencia de cortocircuitos. 10. Dise e un divisor de tensin seg n resistencias normalizadas para obtener en la n o u misma rama 4.5 V y 3 V.

S-ar putea să vă placă și