Sunteți pe pagina 1din 5

Misturador Monoltico a 2.4GHz em Tecnologia CMOS 0.

35m usando Clula de Gilbert


Ricardo Barreto, Vtor Fialho, Fernando Fortes ISEL-DEETC Rua Conselheiro Emdio Navarro, 1949-014 Lisboa Telefone: +351 218 317 228 rjbarreto@alunos.isel.ipl.pt; {vfialho, ffortes}@deetc.isel.ipl.pt

Resumo
Esta comunicao visa apresentar um misturador duplamente equilibrado monoltico, para operar a 2.4 GHz, em tecnologia CMOS de 0.35m usando como topologia bsica a clula de Gilbert. O misturador apresentado destina-se a funcionar como detector de fase numa Malha de Captura de Fase (PLL). O circuito utiliza transstores MOS e foi inicialmente projectado como misturador de dois sinais sinusoidais, analisandose o ganho como misturador e a rejeio de esprias na sada para verificar o funcionamento como circuito equilibrado. Seguidamente foi testado como detector de fase, apresentando na sua sada um sinal de erro proporcional diferena de fase entre os dois sinais de entrada. No desenho e simulao de desempenho do circuito utilizou-se o ambiente CADENCE, uma ferramenta de desenvolvimento de circuitos integrados bastante verstil, e o design-kit da Austria Micro Systems. A tecnologia utilizada a CMOS standard de 0.35m (C35B4) com 4 metais e 2 polys.

Introduo
No projecto e concepo de sistemas de Rdio Frequncia (RF) para comunicaes mveis, como telemveis, sistemas de satlite, entre outros, h uma forte tendncia para reduzir o mais possvel os custos, as dimenses, a potncia consumida e o nmero de componentes externos e obter melhores desempenhos desses sistemas. Estas exigncias tm motivado o desenvolvimento e aperfeioamento das tecnologias de Circuitos Integrados (CI), com o objectivo de integrar o maior nmero possvel de componentes e funes num espao cada vez menor. Os misturadores so dispositivos frequentemente utilizados em sistemas de RF e realizam uma translao na frequncia atravs da multiplicao de dois sinais (e possivelmente das suas harmnicas). Os misturadores usados em recepo possuem duas entradas distintas, denominadas de entrada de RF e entrada de Oscilador Local (OL). Na entrada de RF aplicado o sinal a ser convertido, enquanto que a entrada de OL se aplica a forma de onda peridica gerada pelo oscilador local [1]. Possuem tambm uma sada, designada por Frequncia Intermdia (FI), na qual se pode obter a diferena entre as frequncias de RF e OL, no caso de ser usado em recepo, ou a soma, caso seja usado em emisso. Em PLLs analgicas so frequentemente usados circuitos misturadores como detectores de fase. Estes

circuitos misturam o sinal de entrada com o sinal do Oscilador Comandado por Tenso (VCO). Esta mistura corresponde na realidade a uma multiplicao analgica, sendo o sinal de sada do circuito funo das amplitudes, frequncias e fases do sinal de RF e do sinal do VCO [2]. O exemplo mais simples de um detector de fase do tipo misturador, que frequentemente utilizado, o multiplicador analgico da Figura 1, que corresponde basicamente a um misturador duplamente equilibrado (ou um multiplicador de quatro quadrantes).
RF
VRF(t) K VRF(t) VOL(t)

FI

VOL(t)

OL

Figura 1 Misturador Ideal

Clula de Gilbert
O misturador apresentado destina-se a funcionar como detector de fase numa PLL. usada a clula de Gilbert composta somente por transstores MOS de canal n e carga resistiva por proporcionar ganho elevado, e uma estrutura duplamente equilibrada por permitir um melhor isolamento entre os portos de entrada e sada. O esquema do circuito apresentado na Figura 2. A polarizao do circuito feita atravs de uma corrente externa que aplicada num espelho de corrente. Na clula de Gilbert todos os transstores funcionam na regio de saturao de corrente. Esta regio de funcionamento oferece o maior ganho e alm disso torna a corrente menos susceptvel s variaes na tenso atravs dos transstores.
VDD

VFI

VFI
M3 M4

VOL

VOL f

M5

M6

VOL

VRF f

M1

M2

VRF

bias
Mb M0

Figura 2 Clula de Gilbert Esquema do circuito implementado As entradas de RF e OL da clula de Gilbert so diferenciais. No entanto, para efeitos de teste experimental, necessrio converter o sinal unipolar do equipamento de medida para sinal diferencial. Os filtros RC a sombreado foram introduzidos para efectuar essa converso de forma simples. Na PLL, apenas foi

implementado, o filtro na entrada de RF, uma vez que para a entrada de OL existe um sinal diferencial fornecido pelo VCO. Operao como Detector de Fase O misturador apresentado, juntamente com o VCO apresentado em [3], formam uma PLL a operar a 2.4GHz. No houve necessidade de implementar um filtro de malha, usado para remover os termos de ordem superior resultantes da converso, uma vez que as resistncias de carga da clula em conjunto com as capacidades parasitas dos dispositivos apresentam uma caracterstica passa-baixo. Com este misturador a funcionar como detector de fase, apenas interessa a componente DC do sinal de sada, que ser usada como tenso de comando para o VCO. A tenso diferencial na sada FI depende da multiplicao das entradas OL e RF, da forma:

VFI = R K M 1 K M 3 (VRF VOL )


em que R a resistncia de carga e K o parmetro de transcondutncia dos transstores, este ltimo dado por:

K Mx = n Cox
onde
n

Wx Lx

Cox um parmetro da tecnologia, W a largura de canal do MOS e L o seu comprimento. Para manter

o factor de forma do layout do circuito, os transstores M3 M4 M5 e M6 tem metade da largura W dos transstores M1 e M2. Ento, pode dizer-se que K M 1 = 2 K M 3 e assim, a tenso diferencial de sada do
circuito dada por:

VFI = 2 RK M 3 (VRFVOL )
Admitindo sinais sinusoidais para VRF e VOL ( vRF = VRF cos(0t ) e vOL = VOL cos(0t + ) ) com a mesma frequncia e fases diferentes, vem:

VFI = 2 RK M 3 (VRF cos(0t )VOL cos(0t + ))


desenvolvendo a expresso obtm-se um termo DC e outro em 2
0.

O termo DC dado por:

VFI = RK M 3VRFVOL cos


onde se observa a dependncia da tenso VFI com as amplitudes de RF e OL e tambm com a diferena de fase destas.

Layout do circuito
Na Tabela 1, encontram-se as dimenses de cada um dos transstores MOS que compe o circuito da Figura 2. Esta relao de comprimento dos transstores com o nmero de gate fingers, permite que o layout do circuito possa der feito numa nica rgua de transstores com 15m. O layout da clula de Gilbert apresentado na Figura 3 e do circuito completo para teste, incluindo bond pads, na Figura 4. A rea total do circuito de 485 m 395.5 m.

Transstores Gate Fingers L (m) M3; M4; M5; M6 60 4 M1; M2 120 8 Mb; M0 240 16 Tabela 1 Dimenses dos MOSFETs
485 m

GND

VFI

VFI+

GND

395.5 m

VOL

VRF

GND

bias

VDD

GND

Figura 3 Layout da Clula de Gilbert

Figura 4 Layout do Circuito misturador

Resultados de Simulao
As simulaes do circuito foram efectuadas no simulador SPECTRE. Todas as simulaes aqui apresentadas so ao nvel do layout, ou seja, incluem as capacidades parasitas. Apresentam-se trs tipos de simulao: na Figura 5, com frequncias RF e OL iguais, para verificar o funcionamento do circuito como comparador de fase, gerando uma componente DC na sada; na Figura 6, com as frequncias diferentes, para averiguar o ganho de converso da clula; nas Figura 7 e Figura 8 com frequncias iguais e diferena de fase varivel para caracterizar o comportamento da tenso de sada do circuito em funo dessa diferena de fase. Pelo facto de se usarem filtros para converter os sinais unipolares em diferenciais, no se obtem uma sada diferencial perfeita, por conseguinte, a rejeio da componente a 2.4GHz no to elevada como esperado, como se pode ver na Figura 5. Na Figura 6 pode ver-se o espectro do sinal de sada que se obtm injectando dois sinais espaados de 200MHz. Aparece uma risca de grande amplitude nos 200MHz e outra bem pronunciada nos 4.8GHz.
Espectro de Saida do Misturador f 0.045 0.04 0.035 0.03 0.05 0.025 0.02 0.015 0.01 0.005 0.04 0.03 0.02 0.01
OL

=f =2.4GHz
RF

Espectro de Saida do Misturador f 0.08 0.07 0.06

OL

=2.3GHz f =2.5GHz
RF

5 Frequencia [GHz]

10

15

5 Frequencia [GHz]

10

15

Figura 5 Espectro de sada com fOL = fRF = 2.4GHz e fase=180

Figura 6 Espectro de sada com fOL = 2.3GHz e fRF = 2.5GHz

A Figura 7 mostra a resposta do circuito misturador com sinais RF e OL diferenciais e na Figura 8, pode ver-se a resposta do circuito com filtros passa baixo nas entradas para efeitos de teste. Em ambas as situaes, verifica-se uma variao da tenso de sada entre 1.72V e 1.81V, para uma diferena de fase de -118 e 61, ou seja uma variao de 89mV, quando as amplitudes de RF e OL so 100mV e 200 mV respectivamente. Para alm das simulaes do misturador isolado, testou-se o seu funcionamento na PLL. Simulando a PLL, verifica-se que a gama de frequncias dentro da qual conseguida a captura do sinal de entrada vai de 2.25GHz at 2.39GHz, correspondendo estas frequncias a tenses de sada do detector de fase (tenses de controlo) de 1.70V e 1.81V respectivamente. Esta maior variao de tenso foi conseguida porque a tenso do VCO superior tenso considerada no teste do detector de fase isolado.

Figura 7 Circuito a implementar na PLL

Figura 8 Circuito para teste isolado

Concluses
Os resultados apresentados das simulaes permitem concluir que possivel implementar um circuito misturador duplamente equilibrado a 2.4GHz em tecnologia CMOS de 0.35 m e utiliza-lo como detector de fase numa PLL. As simulaes indicam uma variao de 89mV na tenso de sada para uma variao na diferena de fase de aproximadamente 180 com tenses RF e OL de 100mV e 200 mV, respectivamente. O circuito detector de fase ocupa uma rea de 485 m 395.5 m.

Referncias
[1] B. Razavi. RF Microelectronics. Prentice Hall, 1998. [2] An overview of the phase-locked-loop (PLL). Application Note AN177, Philips Semiconductors, Dec 1988. [3] V. Fialho. Oscilador LC Monoltico Comandado por Tenso a 2,4GHz. 2005 , ISEL 2005

S-ar putea să vă placă și