Sunteți pe pagina 1din 19

SERVIO PBLICO FEDERAL UNIVERSIDADE FEDERAL DO PAR CAMPUS UNIVERSITRIO DE TUCURU FACULDADE DE ENGENHARIA ELTRICA

LED 2 FUNES COM CIRCUITOS INTEGRADOS

FAGNEY BRITO GOMES - 10134001018 SAMARA PEREIRA DA SILVA 10134002318 OTACLIO RODRIGUES DE O. SILVA - 10134002118

TUCURU PAR 2011

SERVIO PBLICO FEDERAL UNIVERSIDADE FEDERAL DO PAR CAMPUS UNIVERSITRIO DE TUCURU FACULDADE DE ENGENHARIA ELTRICA

LED 2 FUNES COM CIRCUITOS INTEGRADOS

Relatrio apresentado ao professor Joo Negro como requisito de

avaliao da disciplina de Laboratrio de Eletrnica Digital (LED).

TUCURU PAR 2011


2

RESUMO

Este relatrio contemplar a experincia realizada em laboratrio a qual se observou, primeiramente, a atuao de portas lgicas NOT (NO) ou inversoras. Em seguida, executou-se outro experimento no qual se pode verificou-se o comportamento das portas lgicas AND (E), NAND (NE), OR (OU) E NOR (NOU).

LISTA DE FIGURAS

FIGURA 1: CI- O chip confinado em um encapsulamento......................................... 08 FIGURA 2: CI 7400 Quatro portas NAND .................................................................08 FIGURA 3: CI 7404 Seis portas NOT .........................................................................08 FIGURA 4: CI 7402 Quatro portas NOR de duas entradas ........................................09 FIGURA 5: CI 7408 Quatro portas AND ................................................................... 09 FIGURA 6: CI 7432 Quatro portas OR (OU) de duas entradas...................................09 FIGURA 7: Portas NOR de duas entradas unidas...........................................................17

LISTA DE TABELAS

TABELA 1: Portas ligadas ao potencial 0 V. ..................................................................11 TABELA 2: Portas alimentos com positivos .................................................................11 TABELA 3: Medio das portas com multmetro.......................................................... 11 TABELA 4: Medio das portas pino 1 alimentado com negativo............................. 12 TABELA 5: Medio das portas pino 1 alimentado com negativo............................. 12 TABELA 6: Medio das portas para resistor de 220 ................................................ 12 TABELA 7: Medio das portas para resistor de 15 k................................................ 13 TABELA 8: Medio das portas para resistor de 15 K............................................... 13 TABELA 9: Medio das portas com multmetro.......................................................... 14 TABELA 10: Medio das portas do CI 7400............................................................... 15 TABELA 11: Medio das portas do CI 7432............................................................... 15 TABELA 12: Medio das portas do CI 7402............................................................... 15

SUMRIO

INTRODUO ...............................................................................................................07 FUNDAMENTAO TERICA ..................................................................................08 1. CIs DIGITAIS ..............................................................................................08 2. PORTAS LGICAS ............................................................................................. 10 EXPERINCIA 1: PORTAS NOT (NO) OU INVERSORAS ....................................11 OBJETIVO..........................................................................................................11 MATERIAIS ........................................................................................................11 MTODOS ..........................................................................................................11 RESULTADO E DISCUSSES .........................................................................11 EXPERINCIA 2: PORTAS AND (E), NAND (NE), OR (OU) E NOR (NOU) .........14 OBJETIVO......................................................................................................... 14 MATERIAIS ........................................................................................................14 MTODOS ..........................................................................................................15 RESULTADO E DISCUSSES .........................................................................15 CONCLUSO .................................................................................................................18 BIBLIOGRAFIA .............................................................................................................19

INTRODUO

Este experimento realizado no laboratrio foi destinado aplicao da parte terica, para conhecermos na pratica o funcionamento de portas lgicas. O presente relatrio descrever mtodos para conhecer o comportamento de portas lgicas, onde foram realizados testes com as portas de um CI 7404 hexa-inversor, CI 7408, CI 7432 entre outras da famlia TTL. Todas as portas sero testadas, medindose as tenses de sada, colocando-se nas entradas nvel alto e nvel baixo.

FUNDAMENTAO TERICA
1. CI digitais CIs digitais so uma coleo de resistores, diodos e transistores fabricados em um nico pedao de material semicondutor (geralmente silcio), denominado substrato, comumente conhecido como chip. O chip confinado em um encapsulamento protetor plstico ou cermico, a partir do qual saem os pinos.

FIGURA 1: CI- O chip confinado em um encapsulamento Os pinos so numerados no sentido anti-horrio a partir de uma marca em uma de suas extremidades.

FIGURA 2: CI 7400 Quatro portas NAND [1]

FIGURA 3: CI 7404 Seis portas NOT [1]


8

FIGURA 4: CI 7402 Quatro portas NOR de duas entradas [2]

FIGURA 5: CI 7408 Quatro portas AND [2]

FIGURA 6: CI 7432 Quatro portas OR (OU) de duas entradas [2]

A lgica TTL (Transistor - Transistor - Logic) - 0 curso est estruturado em cima da lgica TTL com circuitos integrados (CI) da srie 74XX.
Definio do nvel lgico - nos circuitos digitais somente dois nveis lgicos so permitidos e cada famlia lgica tem estes nveis rigidamente definidos. Na famlia TTL, o nvel lgico "ALTO" definido como qualquer tenso entre 2 e 5V e "BAIXO" para qualquer tenso entre 0 a 0,8V. Caractersticas Bsicas de CIs Digitais

2. PORTAS LGICA

Tipos AND

Smbolo

Funo Booleana

Tabela verdade
ENTRADA SADA A B 0 1 0 1
A AND B

A.B

0 0 1 1

0 0 0 1

OR

ENTRADA SADA A B 0 1 0 1 A OR B 0 1 1 1 0 0 1 1

A+B

NOT

ENTRADA SADA A 0 1 NOT A 1 0

NAND ENTRADA A 0 0 1 1 B 0 1 0 1 SADA


A NAND B

1 1 1 0

NOR
ENTRADA SADA A 0 0 1 1 B 0 1 0 1 A NOR B 1 0 0 0

10

EXPERINCIA 1: PORTAS NOT (NO) OU INVERSORAS


OBJETIVOS Este experimento tem como objetivo conhecer na prtica, o funcionamento de uma porta lgica NOT (NO) ou inversora. Conhecer as caractersticas tcnicas do CI 7404. Identificar nveis lgicos atravs das medidas de tenso.

MATERIAIS 01 Fonte de tenso de 5 V; 01 Multmetro; 01 Matriz de contatos; 01 CI 7404; 01 Resistor de 220 ; 01 Resistor de 15 K; 01 Capacitor de 1000F; 02 Cabos banana-banana; - Fios rgidos de 0,50 mm.

MTODOS Realizou-se esta experincia da seguinte forma: fixou-se o CI 7404 na matriz de contatos e efetuou as ligaes da alimentao para o CI (conforme a figura). Utilizando uma fonte de tenso ajustada em 5 V. Ao ligar o pino 14 ao terminal positivo da fonte de alimentao. Observou-se o acontecido.

RESULTADO E DISCUSSES

Como o pino 1 da porta lgica NOT, ou inversora ligado ao negativo da fonte de alimentao, utilizou-se um multmetro em escala apropriada para mediu-se a tenso de sada no pino 2 da inversora. Obtivemos 4,47 V, ou seja, a porta lgica NOT foi alimentado ao um potencial 0 V, que em nvel lgico zero, na sada desta porta obteve-se um potencial aproximadamente de 5 V (nvel lgico 1), e observou-se que houve uma inverso na sada da porta lgica, como poder ser visto na tabela 1.

11

TABELA 1: Portas ligadas ao potencial 0 V. Pinos alimentados (entradas) 1 3 5 9 11 13 Pinos medidos (sadas) 2 4 6 8 10 12 Tenso obtida (V) 4,48 4,47 4,46 4,47 4,45 4,45 Nvel lgico 1 1 1 1 1 1

Depois, repetiu-se procedimento realizado anteriormente para a entrada do inversor (pino 1), agora estando ligado ao potencial de 5 V, ou seja, ao positivo da fonte de alimentao. Os valores obtidos para tenso das sadas podem ser vistos na tabela 2.

TABELA 2: Portas alimentos com positivos Pinos alimentados (entradas) 1 3 5 9 11 13 Pinos medidos (sadas) 2 4 6 8 10 12 Tenso obtida (V) 0,81 0,82 0,82 0,71 0,86 0,86 Nvel lgico 0 0 0 0 0 0

Agora com a primeira porta (pino 1) ligada ao potencial de 5 V, ligou-se a sada de uma porta lgica NOT do CI 7404 com a entrada de outra, como por exemplo, pino2 com o pino3; mediu-se a tenso nos pinos 3 e 4 como mostra a tabela 3.

TABELA 3: Medio das portas com multmetro Pinos medidos 4 Polo negativo 3 Tenso obtida (V) 4,34 0,78

12

Na mesma condio anterior mediu-se a tenso nos pinos 3 e 4, sendo que o pino 1 passou a ser alimento com potencial de 0 V. Observou-se que no pino 3 tinha aproximadamente 5 V (nvel lgico 1) e no pino obteve-se 0,69 (nvel lgico 0), ou seja, houve uma inverso, como mostra tabela 4. TABELA 4: Medio das portas pino 1 alimentado com negativo. Pinos medidos 4 Polo negativo 3 Tenso obtida (V) 0,69 4,42

Em uma nova situao, a qual o CI esta sendo alimentado somente o pino 14 ao potencial 5 V e o pino 7 ao terra a entrada esta em aberto, ou seja, sem nada estar ligado entrada da porta foi realizado a medio de tenso de sada de uma das portas do CI 7404. TABELA 5: Medio das portas com multmetro Pinos medidos 2 4 6 8 10 12 Tenso obtida (V) 0,83 0,83 0,84 0,73 0,88 0,88

Estando o CI devidamente alimento, ligar um resistor de 220 entre a entrada de uma porta inversora e o terra (negativo da fonte) do circuito. E foi verificado o estado lgico da entrada e da sada, ou seja, mediu-se a tenso sobre o resistor e a tenso de sada da porta correspondente, como mostra a tabela 6. E repetiu-se o procedimento para um resistor de 15k , veja tabela 7. TABELA 6: Medio das portas para resistor de 220 Entrada 0,08 Sada (V) 4,44

13

Observou-se que houve uma que de tenso em cima do resistor de 220 de 0,08 V. O resistor est ligado no negativo da fonte e na entrada (pino 1). O mesmo ocorreu para o resistor de 15 K, sendo que a queda de tenso foi de 1,61 V. TABELA 7: Medio das portas para resistor de 15 k Entrada 1,61 Sada (V) 3,22

Aps o procedimento anterior ligou-se um capacitor de 1000F entre a entrada de uma porta inversora e o terra do CI (pino 7). Inicialmente mediu-se na sada uma tenso 4,50 V e aps instantes mediu-se novamente e obteve-se 0,86 V, veja tabela 8. TABELA 8: Medio das portas para resistor de 15 K Nvel lgico 0 1 Tenso de sada (V) 4,50 0,86

EXPERINCIA 2: PORTAS AND (E), NAND (NE), OR (OU) E NOR (NOU)


OBJETIVOS Comprovar experimentalmente a operao das portas lgicas AND (E), NAND (NE), OR (OU) e NOR (NOU). Conhecer as caractersticas fsicas e eltricas dos CIs 7400, 7402, 7408 e 7432. E identificar nveis lgicos, analisando-se as tenses presentes nos pontos solicitados dos circuitos. MATERIAIS 01 Fonte de tenso de 5 V; 01 Multmetro; 01 Matriz de contatos; 01 CI 7400; 01 CI 7402; 01 CI 7408;
14

01 CI 7432; 02 Cabos banana-banana; - Fios rgidos de 0,50 mm.

MTODOS Para conhecer o funcionamento das portas lgicas AND (E), NAND, OR (OU) e NOR sero realizados testes de operao para cada uma delas. Os testes consistiro em determinar a tabela-verdade, transformar uma porta em outra, aumentar a capacidade de entrada de uma porta e para verificar o que acontece com a tenso de sada quando nada se encontra ligado entrada da porta.

RESULTADO E DISCUSSES Primeiro fixou-se o CI 7408 na matriz de contatos, utilizou-se uma fonte previamente ajustada em 5 V para alimentar o CI. Ligou-se o terminal da tenso positiva de 5 V ao pino 14 do CI e o pino 7 ao terminal negativo da fonte. Escolheu-se uma das quatro portas AND (E) do CI 4708 para iniciar o experimento. Por exemplo, a porta ligada aos pinos 1,2 e 3. Os pinos 1 e 2 so terminais de entradas e o pino 3 terminal de sada. Em seguida colocou-se uma entrada em nvel lgico (0,0), (0,1), (1,0) e (1,1) nas entradas da porta AND em questo. Veja os resultados obtidos na tabela 9.

TABELA 9: Medio das portas com multmetro Tabela - verdade 0 0 1 1 0 1 0 1 Tenso obtida (V) 0,13 0,13 0,13 4,46

Logo aps substituindo o CI 7408 pelo CI 7400 realizou-se o mesmo procedimento, ainda seguindo o mesmo raciocine-o testou-se uma das portas OR do CI 7432. Os resultados obtidos podem ser analisados nas tabelas 10 e 11 respectivamente.

15

TABELA 10: Medio das portas do CI 7400 Tabela - verdade 0 0 1 1 0 1 0 1 Tenso obtida (V) 5,03 5,03 5,03 0

TABELA 11: Medio das portas do CI 7432 Tabela - verdade 0 0 1 1 0 1 0 1 Tenso obtida (V) 0,12 4,47 4,46 4,46

Depois, testou-se uma das portas NOR (NOU) do CI 7402, porm observando que a posio das portas que se encontram invertidas (veja figura 4) em relao s portas dos demais CIs utilizados. A tabela 12 mostra os resultados obtidos.

TABELA 12: Medio das portas do CI 7402 Tabela - verdade 0 0 1 1 0 1 0 1 Tenso obtida (V) 5 0 0 0

Em uma nova situao utilizou-se um fio para unir as entradas da porta A e B da porta NOU. Com esta ligao, tudo se passa como se tivesse uma nica entrada. Em seguida colocou-se as entradas que foram unidas ou curto-circuitadas, ligadas ao terra (nvel lgico 0), veja figura 7. Nesta condio mediu-se a sada para

16

conhecer o seu estado lgico. Obteve-se na sada o potencial de 5 V, ou seja, nvel lgico 1. Depois, foram deligadas as entradas do terra para em seguida liga-las a 5 V (nvel lgico 1). E mediu-se novamente a sada, obtendo zero (0 V), ou seja, nvel lgico 0.

FIGURA 7: Portas NOR de duas entradas unidas.

Tambm, verificou-se com a ajuda do multmetro o estado lgico da sada de uma porta NOU, quando nada estiver ligado entrada, quando apenas uma das entradas estiver ligada ao terra (negativo da fonte de alimentao) e quando apenas uma das entradas estiver ligadas ao positivo da fonte (5 V). A tenso obtida para quando as entradas ligadas no terra foi de 5 V (nvel lgico 1). E para quando a as entradas ligadas no positivo foi de zero Volts (nvel lgico 0). O valor da tenso em estado de flutuao medida foi de 0,33 0,50 V e 1 V. Uma entrada flutuante em um circuito TTL funciona exatamente como se estivesse em nvel lgico 1. Essa caracterstica frequentemente usada quando se testa um circuito TTL. Uma entrada flutuante em um circuito CMOS pode ter resultados desastrosos. O CI pode superaquecer e possivelmente se danificar. Por essa razo, todas as entradas de um circuito CMOS devem ser conectadas a um nvel lgico (BAIXO ou ALTO), ou sada de um CI.

17

CONCLUSO

Atravs dos experimentos pode-se ter uma compreenso mais concreta do funcionamento de um circuito eltrico. E do comportamento de portas lgicas como a NOT, que podemos ver na pratica inverso das repostas (funo de negar) e tambm o comportamento quando as entradas esto em estado de flutuao. Foi possvel verificar as funes das portas lgicas atravs de tabela verdade. Nos experimentos foi utilizados conhecimentos de procedimentos para resumir tudo em produto de somas e soma de produtos e tambm o uso dos mapas de Karnaugh para simplificao, obteremos configuraes simples que facilitam qualquer projeto. Mostramos os procedimentos lgicos que permitem trabalhar com as funes de modo a chegar aos circuitos. Com a realizao dos experimentos obteve-se conhecimentos de equipamentos utilizados na eletrnica digital e como fazer corretamente ligaes (conexes) de circuitos em protoboard.

18

BIBLIOGRAFIA
[1] Disponvel em: < http://mikodewi.blogspot.com/>. Acesso em 12 de maio 2011. [2] Curso Eletrnica Digital. Disponvel em

http://www.eletronicadigital.com/site/curso-eletronica-digital/11-licao3.html?showall=1 >. Acesso em 12 de maio 2011. BOLSONI, Reinaldo. Eletrnica Digital. Disponvel em:

<http://carlos.kobori.vilabol.uol.com.br/dig1.pdf>. Acesso em 12 de maio 2011. MINISTERIO DA EDUCAO. Eletrnica Digital - Roteiro. Disponvel em: <ftp://www.cefetes.br/Cursos/Eletrotecnica/Fabio/EletronicaDigital/Roteiros%20de%20 Laborat%F3rio/Roteiro%201%20-%20Portas%20L%F3gicas%20B%E1sicas.pdf>. Acesso em 12 de maio 2011. HASSE, Daniel. Circuitos lgicos. Disponvel em:

<http://static.schoolrack.com/files/103100/304339/Apostila_01.pdf>. Acesso em 12 de maio 2011. Disponvel em: <http://i-techgames.blogspot.com/2011/02/monte-seu-mini-

robo-caseiro-eletronica.html>. Acesso em 12 de maio 2011. Disponvel em: < http://www.dee.ufc.br/~arthurp/NED07.pdf>. Acesso em 12 de maio 2011. Disponvel em: < http://www.ezuim.com/arq_pdf/seq_leds.pdf>. Acesso em 12 de maio 2011.

19

S-ar putea să vă placă și