Sunteți pe pagina 1din 128
Cireulte integrate realizate in seria CMOS 4000 (MMC 4XXX) Tn acest capitol se prezint& circuitsle CMOS fabricate in seria 4000. Sint valabile urmitoarele observatii cu caracter general, pentru toate tipurile de circuits prezentate : © Se prezinté scheme logice, asignarea terminalelor si se descrie func- tionarea ficcdrui tip de cireuit ; nu vor fi prezentate caracteristicile electrice slatice si dinamice : azestea sint specificate pentru fiecare tip de cireuit in catalogul de produse Microelectronica Data Book, MOS and Optoclectro: Devices, 1985. © Caracteristicile electrize statice ale serici CMOS 4000 sint descrise in capitolul 2 al acestei cdrfi si se aplicd tuturor tipurilor de circuite. Toate capsulele sint desenate presupunind c& vederea este de sus (top view). © Toate intrarile circuilelor CMOS din seria 4900 sint protejate la descér- carile elertrestatice printi-o retea de protectie standard (§ 2.5); doar circuitele MMC 4019 si MMC 4050 an alt tip de refea de protactic. ‘© Caracteristicile de iesire sint simetrice (adicd valori egale pentru cu- rentul de iesire in starea I logic — Ioy si pentru curentul de iesire in starea 0 logic — {o,); acest Iucru asigura fronturi uniform? si timpi de propagare a de zgomot in toaté gama de temperatura garautata este de: V pentru Von = 5 Y, V pentru V,, = 10 Y, 15 V. © Majoritatea tipurilor de cireuite au intrarile si issirile prevazute cu vetaje buffer ; acest lucru imbundtateste imunitatea la zgomot, caracteristica de transfer a portii si modified valorile nivelelor logice la intrare si iesire. Dezavantajul principal al butte este dat de cresterea timpului de pro- pagare. ¢ Nivio intrare a nani circuit CMOS nu se poate lasa in vint (nu poate si fie flolanta). Fierare din intrarile neulilizale se va lega fie la Vp fie la Vs 5. © Fronturile semnalelor de intrare pentru cireuite actionate pe tact se recominda si na depaseasck 15 us, pentru a se evita consumuri excesive, comutari false ete. Pentru semnale lent variabile in timp se recomanda uti- lizarea unui triggr Schmitt. © Codurils “comer ale dispozitivelor din seria 4000 fabricate de MICROELECTRONICA sint MMC 4XXX E — capsuli DIL plastic, gama temp2ratura —40... oo $85 2.5 V pentru Voy = 118 CINCUITE INTEGRATE REALIZATE IN SERIA CMOS 4000 (MMe 4XXX) MMC 4XXX F — capsuli DIL ceramicd ,,frit-seal“, gama tempera- turd —40...+85°C MMC 4XXX G — capsulé DIL cerami - +125°C. MMC 4XXX II — capsuli DIL ceramicd_,,fri turd. —55... + 125°C. Pentru tipurile E si F, gama de valori ale tensiunii de alimentare este cuprinsa intre —0,5 V si +18 V, operarea fiind recomandata intre +3 V si +15 V. Pentru fipurile G si H, gama de valori ale tensiunii de alimentare este cuprinsi intre —0,5 V si +20 V, operarea find recomandala intre +3 V st +18 V. In descrierile circuitelor, termenii tehnici din limba engleza s-au tradus. pe cit a fost posibil ; in unele lozuri s-a dat in parante: i gleza. O serie de termani au fost pretuati ca atare din pbarbarizati* (de exempli rabil, strobare, ete. © S-a folosit terminologia d= front (sau tranzitie) poziti pentru intervalul de timp ne unui semnal din nivelul intr-un nivel SUS (I); front tranzilic) negativ, corespunde trecerii din nivelul SUS (1) in nivelul JOS (0). © S-a pistrat in permanenta conventia de logira pozitiv pentru nivelul SUS (V,,) si @ logic pentru nivelul JOS (Vs). gama temperatura —55... al, gama tempera- . adicd 1 logic DOUA PORTI SAU-NU CU 3 INTRARI 119 ptus UN iNversor MMC 4000 Circuitul integrat MMC 4000 contine doua porfi SAU-NU (NOR) cu 3 intrari fiecare si un inversor, realizate in tehnologie CMOS. ‘Toate intrarile si iesirile sint prevazute cu ctaje buffer. A Performanje we Iv © intrari si iesiri cu buffer we far © caracteristici de iesire simetrice ag ae © imunitate mare la zgomot: 0,45 Vpp (tipic) a| to © timp de propagare : 60 ns (tipic) pentru C, = ca chee = 50 pF si Vpp = 10 V. wae aes . 4s jae ‘Nt=-n0 connection ‘ Semnificatia terminalelor. 4101 — Do i Ly Wed. : au —p >> 1H BEF] : el —po a Jones teatare ML == Schema logicd a unei porti. Caracteristica de transfer tipicd. aM wr ~ H or s4eel | wy a ; lasardotes ts wennb ef) mm resents te ater tsa Caracteristica tipied timp Caracteristica tipied fron- Caracteristica putere disi- de propagare-capacitate de turile semnalului de iesire- pati dle 0 poarti-freeventa sareina, capacitatea de sarcina, semnalului de intrare. 11 DOUA PORT! SAU-NU CU 4 INTRARI MMC 4002 cuilul integrat MMC 4002 contine doud porfi SAU-NU (NOR) cu 4 intrari are. realizate in tehnologie CMOS. Toate intr si iegivile sint prevazute cu etaje buffer. Pestormanqe rari si iesiri eu buffer cavartoristic’ de iegire simetrice nunilate la zgomot : 0.43 Vp (Lipie) timp de propagare : 60 ns (tipic) pentru 50 pF si Vpn = 10 ¥ Neon connection Semnificatia terminalelor. 2 | - =e | ze Oe an st ot a 3 Sa + ae t = i : : : z i & : —_ a aT apne econ fof] — Gxrnteisdesrnstof] — Arcee de atest Caracteristica tipicd timp Caracteristica_tipica fron- Caracteristica putere disi- de prepagare-capacitate de turile semnalului de iesire- paté de o poarta-frecvenya sarcina, capacitatea de sarcina. semnalului de intrare, MMC 4012 OOU¥A PORT! SI-NU CU 4 INTRARI 124 Cireuitul integral MMC 4012 contine doud porli ST fiecare si este realizat in tehnologie CMOS. ‘Toate int cu claje buffer. Performat iesiri cu baller ici de iegire si 60 © intrari 5 © caracte © Limp de propagare = 50 pF si Vyp = 10 V5 @ imunitate mare la zgomot: 015 Vp» (pic trice : ns (tipie) pentea C,, = NU (NAND) cu Semnificatia 4 intrari ile si iesirile sint. prevazute terminalelor. i Schema logic a unei porti Caracteri Traswnen se rare i istica de“transfer tipica. wy 3a - {"] = & t few = 3 3 I + g in z 2 ¥ i Sal So) g [| x pl [Deer 3 : fq go | z y i 4 (rr a a rr a i D oa linctota econ fof] —~ laptoteea desercnsff) = (oc teste fe) me Caracteristica tipicd timp Caracteristica, tipic’ fron- Caraeteristica putere disi- de propagare-capacitate de turile semnalului de iesire- pata de o poarta-frecventa a a semnalului de intrare. capacitatea de sarc sari 125 DOI BISTABILI DE TIP D MMC 4013 Circuitul integrat MMC 4013 contine doi bistabili de tip D cu intravi si iesiri independente. Ficcare bistabil are intrari de DATA, SET, RESET si CLOCK (ceas), precum gi iesirile Q si Q. Cireuitul se poate folosi in aplicatii legate de registre de deplasare, iar prin conectarea iesirii @ la intrarea DATA in aplicatii pentru numa- rittoare si cireuite bistabile tip T. ‘fransferul informatici logice prezente la intrarea DATA se face la tranzitia poziliva a impulsului de ceas. Comanda bistabilului pe intrarile SET si RESET este independenté de semnalul de ceas (intrarea CLOCK) si se realizeazi pe nivel logie 1. Deserierea functionarii si schema logici a acestui bistabil de tip D sint pre- zentate pe larg in § 1.6.2. Performanje ilitate de SET/RESE :16 MHz (tipic) la Vp, = © posi @ vitezi medie de opera =10V; @ caracteristici de iesire simetrice ; © mentine starea iesirii indefinit cind ceasul este Semnificatia terminale~ JOS sau SUS. lor. eet waster sun E> oo nest) “ow wn T) Hp, D> wkd i , & ¥ i * oe, ape Dei) bth) cK, cK ———Do— Do) id, ) a7 Schema logicd a unui bistabil de tip D. aie at 7 Stogn Tabele de adevir pentru un [xe acho bistabil. 2 indhlerent (0 sev!) q REGISTRU DE DEPLASARE STATIC DE 8 BITI, INFRARI MMC 4014 SINCRONE SERIE/PARALEL SI IESIRE SERIE 126 Cireuitul integrat MMC 4014 este un re- gistru de deplasare static de 8 biti, cu intriri paralel sau serie si iesire serie, avind tact comun (intrarea CLOCK), intrare de control paralel/ serie (PARAL AL Cl trare de date serie (SERIAL IN) 5 paralel JAM(PI-1...PI-8) la fizcare etaj, al registrului. Intrarea datelor paralel sau serie in registru se produce a pozitiva LOCK). master-slave de tip D (v. $1.7). Registrul dispune de iesirile Q de la etajele 6, 7 si 8. Intrarea datelor este controlata de intrarea PARALLEL/SERIAL CONTROL. Daca acesta este la 0 logic, datele sint deplasate in registru serie, sincron pe fron- tul pozitiv al semnalului de tact. Cind este la 1 logic, datele sint incarcate paralel, prin intra- rile JAM, sineron pe frontul pozitiv al sem- nalului de tact. ante rare staticd ; © vitezi de Iucru medie: 12 MHz (tipic) pentru Vyp = 10 V; © 8 bistabili master-slave tip D cu iesiri buffer si porfi de control ; © operare sineron aa ef & @& % GB oe | 3 2 & v1 %s Of Bees (a “8 ar? 6 Pes & [) seeacmw fd ciecx bay “racecuacone ‘conrra Semnificatia termifalelor. ox | or [rs Pr -0 @ Jiotern | > vfa SSSA] afar x 11% [a [we 4 Indiferent (0. sau I) Me Storeo nu se schinnbd Tabela de adevar a circuitului OO oO DB BQ o@ om OY ng conte ° > T nT, , TL _ cK 1 Tew cK Do oF Schema logic a wnei celule. DOUA REGISTRE DE DEPLASARE STATICE DE al 4 BIT) CU INTRARE SERIE/IESIRE PARALEL MMC 4015 Cireuitul integrat MMC 4015 consta din doud registre identice de 4 bi pendente, cu intrare serie si iesivi paralel. Fiecare registru are intrari de ceas si RESET precum sio intrare serie de date (DATA). Registrul are disponibile iesirile Q ale fiecdrui etaj. Etajele registrului sint bistabili master-slave de tip D (v. § 1.7.1). Nivelul logic prezent pe intrarea DATA este transferat in primul etaj si apoi deplasat succesiv la fiecare front pozitiv al ceasului 1 logic la intrarea R aduce iesirile Q in © logic. Utilizind una sau mai multe capsule MMC 4015, se pot realiza registre mai mari de 4 etaje. Performanye © vitez medie de operare : 12 MHz (tipic) pentru Vp, = 10 V; © operare statica ; © 8 bistabili_ master © caracteristici de i lave cu intrari si iesiri buffer ; ire simetrice ; oa lolela la Semnificatia terminalelor. ‘eo cece 8 © ca) Sf lololola, ae a 1B) ara 8 we bay eset Sl fe lr e wa lal 48 ole 1 ola we aa la 6 a ° nesta G in «0 «fef{rfolo BAIA [Haya Tabela de adevir a ci 4s @ a) cxacen = Sloreo nose q 2) tului. ese ” os Ae. fee Gs) Maza) (ag) a A my ; L| > sa ae G-+ 10V, R, = 10 kQ como: af] ba aur/m @ diafonie redusi intre comutatoare (crosstalk): cova ¢(@| EB corn, — 50 dB (tipic) pentru f,, = 0.9 MHz, Ry kQ; he [a anjou @ cnrent rezidual OFF: 100 pa (tipic) pentru Van — Vex = I8V SIT = 25°C. Semnificatia terminalelor. re - ab | 05%. hy 5H. 54) a 77 5 08 8, = — any z ‘ & (86,0) s wr , we a Frecresta de trate fy, [Mle] = Schema logic a unui comutator, Raspunsul fn frecventd al unui comutator. t bE goer | Sy} bere = LP hase = S41 & & ¥ Sa 5 Se s a ig oo u I | =) Lot LZ | 4 anni I Oo? 4 6 6 0 BW S020? 4 Tensunea de iatrore Ys, [¥] —* Fenswonee de iatrre gv] —> Caracteristica de transfer pen- Caracteristica de transfer pen- tru un comutator deschis tru un comutator deschis (Won =+15V, Vss =OV) (Von =+7.5V, Ves =—7,5V) NUMARATOR JOHNSON:DECADIC CU 10 IESIRI DECODIFICATE MMC 4017 Circuitul integrat MMC 4017 este un numarator Johnson cu 5 etaje si are 10 iesivi decodificate. Intrasile sint CLOCK, RESET si CLOCK INHIBIT (pentru intrarea de tact (CLOCK) permite lucrul cu impul- or fronturi sint orieit de lente. Daci intrarea CLOCK INHIBIT este la 0 logic, numiratorul fsi schimba starea orice front pozitiv. Inhibarea numérarii se realizeazi printr-un 1 logic aplicat pe CLOCK INHIBIT. Nivelul 1 Io iesiril ara torului ta O logic. Celula mum: iw. $17.1). ‘yok abil master-slave de tip D orului este un ca numératorului Johnson in configuratie decadicé permite obfinerea unei vileze mari de operare si, datorita utilizirii unor porticu tru deco- dilicarea zec se obfin la iesirile decodificate semnale parazite. Cu ajutornl unei porfi de anti-blocare se asignrat pornirea corect& a numardrii dim orice ¢ in 1 logic numai in mo- i. Fiecare iesire decodificatS ramine in 1 logie wn interval de timp egal cu o perioada a impulsului de tact. irea de transport (CARRY OUT) se obfine un mpulsuri de tact. ea CARRY 24 penteu cascadarea mai multor num: toare in scopul formécit unui lant de numfrare de ordin superior. evoce ewes MiB . CARRY ovr Performanie © operare staticd ; @ vilezi medie de operare: 12 MU (tipic) pentru oe Voy = 10 V: . Semnificatia _ termina- e acleristici simetrice de iesire. lelor. eueraar @ A [ wa Sean Schema logica a circuitului. NUMARATOR JOHNSON DECADIC CU 10 IESIRI MMC 4017 DECODIFICATE 130 cuoce RESET euocn wnt caper ——- atta TT i | Formele de unda. Cy pentru N26 F=CLOCK/N 100K waygit MMC4OI7 RESET JESIREA QD iN ne DECODATA Alta iesive Co pentry N=2=10 #=CLOCK/N Numirator divizor cu N (N <10), cu N iegiri decodificate NUMARATOR JOHNSON PRESETABIL 3 131 pivizor cun MMC 4018 Gireuitul integrat MMC 4018 const din 5 bistabili master-slave de tip D, legali intr-o configuratie de numavator Johnson. Exist iesiri Q cu buffer ta fiecare etaj si lo: de CLOG JAM de pr trol a presetarii numératorului. Cireuitul este prevazut ew intrari T, DATA, PRE ENABLE (validare preset) si 5 intrari elare. Celula numé&ratorului este descrisi pe larg in § 1.7.1. a prin 10, 8, 6, 4 sau 2 se poate realiza prin conectarea terminalelor espectiv Q; la intrarea DATA. prin 9, 7, 5 sau 3 se obtine, conectind la intrarea DATA, prin inter- porti ST (AND), iesirile Qs si Qs, Qs si Qs Qs si, respectiv, Q1 schimba starea pe frontul cresc&tor (pozitiv) al semnalului de tact (intrarea CLOCK). Circuitul trigger Schmitt permite lucrul cu impulsuri ale eivor front de lente. Nivelul 1 logic la intrarea RESET sterge con- finutul numaratorului (iesivile O in 1 logic). 1 logic la intrarea PRESET ENABLE permite ca datele de la intrarile JAM s& preseteze numératorul. Divizarea prin valori superioare lui 10 se poate obfine utilizind mai multe capsule MMC 4018. Performante © vitezi medie de operare: 10 MHz (tipic) pentru Vpp = 10 V; ire simetrice. on “q [A to A 4 @ [B) #eser é 4 fal ox ° 4 Ton 4q [a a a 4 Tr ra 4 (7) a a - ra RCE! ——e 4q [D cvasie Ca Doe Gi ®@ jo Schema logic a celulei Semnificatia — termina- lelor. est) é z A oa Pesir aie | wn | a t- Schoma logic a | cireuitului. cae LY 60 132 NUMARATOR JOHNSON PRESETABIL DIVIZOR_ CU N MMC 4018 ‘epun op afouls0] a easoyey 2d puyd proays09 1% iy 1878S" By or pet psar0 D0m4p gory of as22 nyLed ‘gf 29 NBL U f cn app ayawusa) 017 133 PORTI SI-SAU CU SELECTARE MMC 4019 Circuitul integrat MMC 4019 contine 4 configuratii de porti SI-SAU (AND/OR) cu selectare intre doua cuvinte de 4 bifi, fiecare configuratie avind 2 porfi SI(AND) cu 2 intrari care comand& o poarti SAU(OR) cu 2 intrari. Selecfia unuia dintre cuvintele de 4 bifi (A1...A4; Bi... Ba) se realizeaz’ prin bifii de control Ky si Ky. In afar de selectia informatiei, fie de la canalul A, fie de la canalul B, prin aplicarea simultana a bitilor de control K, si K, se poate realiza functia logiea SAU (OR), intre canalele A si B de 4 bi Performante af FB} vey timp de propagare: 60 ns (tipic) pentru C, = “” @ Ae = 50 pF si V,, = 10 V; aq Bn © inlocuieste 3 porfi simple (reduce numirul 4 @ [BD eho * Boy capsulelor utilizate) ; & & YA a As Bs hy © caracteristici de iesire simetrice ; 4, | Aah © intrari si iesiri cu buffer. 4a . bs Semnificatia terminalelor Par too aa a TA heb Kp 4B Mo te r Das . [efele [ale 5 O44 ID alelelr[e * [a fo 2 om) ¢ rrateta la at ! me rhelrfelo “GH | | 4 oy Ol i{xloele 4; 2 1 +4~— a De atte aay) | [ria pale da AaB, | lo atrtxltrte “Oy 7|7[e [ofa Di Te indilerent Tabela de adevar a circuitului, MMC 4020 NUMARATOR BINAR ASINCRON DE 14 BITI 134 Cireuitul integrat MMC 4020 este un numérator binar asineron (cu transport suceesiv) de 14 hifi, Toate etajele numaratorului sint cireuite bistabile master- slave de tip T (v. § 1.8.1). Numaratorul incrementeaza pe frontul negativ (tranzitia negativa) a fiecdrui impuls de intrare. Nivelul 1 logic al intrarii RESET aduce toate iesirile numara- torului in 0 logi Gircuitul trigger Schmitt dela intrare permite luerul cu impulsur ‘or fronturi sint oricit de lente. “W Ye ‘Toate intrarile si iesirile au etaje bufler. Oy [dy Om 12 ep Performante aa IB a © vitezi medie de operare: 16 MHz (tipic) pentru 4% & 2 a Van = 10 V5 . % & [a reser © operare statick ; & [ae © caracte de iesire simetrice. ts [3 «, Semnificatia termi- nalelor. Schema logicd a circuitului. Schema logicd a unei celule REGISTRU DE DEPLASARE STATIE DE 8 BITI, INTRARI 135 SINCRONE SERIE SAU ASINCRONE PARALEL SI IESIRI serEMMC 4021 Circuitul integrat MMC 4021 este un registru de deplasare static de 8 bili cu in” triri paralel sau serie si iesire serie, avind tact comun, intrare de control paralel/serie (PARALLEL|SERIAL CONTROL) ointrare de date serie (SERIAL IN) si intrari paralel JAM (PI-1.,.PI-8) la fiecare etaj al registrului, ere] [Bo Intrarea datelor paralel se face asineron, | % @ [a 7-7 iar intrarea datelor serie ‘se face sincron cu % 2 (2) re tranzitia pozitiva a semnalului de tact (intra- ra fa ers rea CLOCK). Fiecare etaj este un bistabil Pra A & master-slave de tip D (wv. $1.7). aol {ay sere Registrul are iesiri Q de la etajele 6.7 si8. wil [ cvoce Modul de introducere a datelor este con- ts @ mneanceee trolat de intrarea PARALLEL| SERIAL CON- TROL. Daci aceasta este la 0 logic, datele Semnificatia terminalelor sint deplasate in registru serie, sineron pe [ce | a] rs|p]ao] 4] a, frontul pozitiv al semnalului de tact. Cind este 7 paren la 1 logic, datele de pe intrarile paralel JAM | * [4 |? [2 ole sint inscrise in etajele registrului asincron fafa de semnalul de tact. : x |jxjetrfolr|a alalrlolelols Performanje © operare statica ; eye? # viterk de Iueru megie: 12 MHz (tipie) [=Le To La |e | 6 fare pentru Vp = 10 V; rr fn © 8 bistabili: master-slave cu iesiri buffer n si porli de control. eye ted ia) & fe = 1 Indiferent ; We Starea muses hinbd Tabela de adevar rr el) Bre 7B ne) y ¥ seh rar 1 4 fo" a} fo” o} oo] aa }Ho” a} 40" a oF ; 7] Fy a” a} ooh e100 Schema logic’ lon | for | tor | low doe | don | lee a cireuituli, el tte reel rt ‘, ane a civeuitulai MARE o conn a oa ! & 7 4 4o 6b T. 7 Doe ix Tow . a or] ce 5 fer an A | i Schema logicd a celulei. ~[_#r uy T ¢ LJ or es as a NUMARATOR JOHNSON OCTAL CU 8 IESIRI MMC 4022 DECODIFICATE 186 Circuitul integrat MMC 4022 este.un numarator Johnson cu 4 etaje, care are 8 iesiri decodiicate. Intrarile sint CLOCK, RESET si CLOCK INHIBIT (pentru inhibarea semnalului de tact). Circuitul trigger Schmitt de la intrarea CLOCK permite lucrul cu impulsuri ale chror fronturi sint oricit de lente. Numaratorul isi schimba starea la orice front pozitiv al semnalului de tact, eind inlrarea CLOCK INHIBIT este la 0 logic. Inhibarea numarat e realizeaza printr-un # logic aplicat pe CLOCK INHIBIT. Nivelul 1 togic la intrarea RESET aduce Loate iesirile numaratorului ta @ logic. Cella de baz a numdratorului este un. bistabil master-slave de tip D (v. $1. Folosirea numaratorului Johnson in configuratie octalé permite obtinerea unei vileze mari de operare si, prin utilizarea unor porfi cu 2 intrari pentru decodil caren octali se oblin la iesirile decodificate semuale fara tranzitii parazite. Cu aju- Lornt unei porli de anti-blocare se asigura pornirea corecté a numararii din orice stare. “Tesirile decodificate sint in mod normal in @ logic tree in I logic numai in momentul decodificarii. Fiecare iesire decodificat’ raimine in I logic un interval de timp = / [7 Yoo egal eu o perioada a impulsului de tact. “eg [a aeser La iesirea de transport (CARRY OUT) se obtineun 2 [ cvoee impuls la fiecare 8 impulsuri de tact. Iesirea CARRY OUT 5 & la ac, se utilizeaz pentru cascadarea mai multor numaratoare — ¢ {i caneroor pentru a se obtine un lan} de numarare de ordin superior. ac (al in « Performante 3q fm © operare static Nes (Ey [3] #0 @ vilezi medie de operare: 12 MHz (tipie) pentru ene conechon Vow 10 V Semnificatia termina- caracteristici simetrice de iesire. Telor. eee HB Schema logic’ a circuitului. NUMARATOR JOHNSON OCTAL CU 8 IESIRI 137 pecopiricate MMC 4022 coor NNN nest cian inno | ay e | 1 | cane i solr | <1 I } Formele de unda. Cy pentru N26 P= CLOCK/N MMC 4022 IESIREA lw LECODATA NIESIRI DECODATE T | aital AMS iesire Co = pentru N=2=10 FeCLOCK/N | i ! 1 I ' Numarator divizor cu N (N <10), cu N iesiri decoditicate MMC 4023. TREI PORT si-fqu CU_3 INTRARI 138 Cireuitul integrat MMC 4023 confine trei porti SILNU (NAND) cu 3 intrari fiecare, realizate in tehnologie CMOS. Toate intrarile si iesirile sint prevazute cu etaje buffer. Performante ad La 0 © intrari si iesiri cu buffer ; oq fB # © caracteristici de iesire simetrice ; og [a 6 e timp de propagare: 60 ns (tipic) pentru gq fa 7 Cz, = 50 pF si Vpp — 10 V; ‘B be F imunitate mare la zgomot : 0,45 Vp, (tipic) woreg] 9 arate «s@ [ae Semnificatia terminalelor. “2 iV pest st >| He g 1 § nL —# * 4 De & sls (06) 5 | i g (EH) o 4 0 0 ey) Ienvinee desnvore W]e Schema logicd a unei porti. Caracteristica de transfer tipicd. 1 — [fae : Liew za <4 ke = leer 3 a ~ 2 a 7 2 i 2 ‘ : § af — - f,, = wl R]° py) | fe 3 i, oo ie 3 i Jen . Gee apc te oy, ff) bereteve te srt fof] —~ Arcee ce into ff) e+ Caracteristica tipicd timp Caracteristica _tipied fron- Caracteristica putere disi- de propagare-capacitate de turile semnalului de iesire- pata de o poartad-frecven- sarcina. eapacitatea de sarcina. {a semnalului de intrare. 139 NUMARATOR BINAR ASINCRON DE 7 BIT| MMC 4024 Cireuitul integrat MMC 4024 este un numartor binar asineron (cw (ransport succesiv — ripple counter) de 7 biti. Toate etajele numaratorului sint cireuile bi stabile master-slave de tip T (v. § 1.8.1). Numiaratorul incrementeaz pe frontul negativ (traivzilie d 1a negativa) al fiecArui impuls de intrare. Nivelul 1 logic al ° ‘or intrarii RESET aduce toate iesirile numaratorului in O logic. #7 (a ve Circuitul trigger Schmitt de la intrare permite lucrul cu impul- @ Gy foe suri ale ciror fronturi sint lent variabile. % ep Toate intrarile si iesirile au etaje buffer. 4G lowe Performante % q [as © vitezi medie de operare: 16 MHz (tipic) pentru ot] ow Von = 10 V: ‘N0=90 coonerhon © operare static ; Semnificatia termi- © caracteristici de iesire simetrice. nalelor. su—| wet to ft aE o_o bsG0H" lenswmeo de mtcore y . {¥] ——= Schema legica a unei porti. . Caracteristica de transfer tipicd. | par Soler Sal : 2 ¥ Sa < t c : f L i i ST ea Capocees ae sored 6, [pf] —~ Aopentatea de sorving by [pf] —~ ‘trecrente de introre fhe] ——— Caracteristica tipled timp Caracteristica_tipicd fron- Caracteristica putere dis de propagare-capacitate de turile semnalului de ie- pati de o poarta-frecventa sareina. sire-eapaeitatea de sarcind. semnalului de intrare. 141 DOI BISTABIL! MASTER-SLAVE DE TIP JK MMC 4027 7 contine doi bistabil de semnal: J, K, Circuitul integrat MMC 40 pendenli. Fiecare bistabil are intrari propri CLOCK. Exista iesiri Q si Q. cu buffer, pentru fiecare bistabil. Descrierca bistabilului master-slave de tip JK este data in § 1.6.3. master-slave de tip JK inde- , RESET Nivelele logice de pe intrarile J si K controleazi 2o™ be tranzitia bistabilului, starea acestuia schimbindu-se sincron b a tg a cu frontal pozitiv al semnalului de tact (de pe intrarea 4 ka a CLOCK). i RESET sint independente de” & fl tact si sint active atunci ul logic 1 apare fie la 77 [om intrarea SET, fie la intrarea RESET. Gf [a reser, Performante a a B o © posibilitati ; » Gy a © vitez’ medie de operare: 16 MIIz (tipic) ‘pentru s @ a Von =10 V3 i. Semnificatia termina- © operare staticd lelor. ESET, — PT a pot 4 4 Mg It T [>> 1 T a «|e «@) a é on (6) = t T SET, ox T a () ox oh - (eh) a Schema legicd a unui bistabil. Sores scheld aaa] 7 EBB oy [| lecire wlelolel a a[@ Wareo nu se schin bh * alalelarl|x - afatrlar|a Tabela de adevar a circuitului. A> Inditerent MMC 4028 DECODOR BCD-ZECIMAL 142 Cirenitul integrat MMC 4028 este un decodor din codul zecimal codifieat binar (BCD) in codul zecimal sau din codul binar in codul octal. Cireuitul MMC 4028 are etaje buffer la cele 4 intrari (A, B,C. D) si 10 iesiti (0... .9) si o logicd de decodificare cu porfi. La aplicarea unui cod BCD pe cele 4 intrari (A... D) se obfine un semnal 1 logic munai la una din cele 10 iesiri, cele- lalte 9 iesivi fiind in @ logic. Similar, un cod Dinar de 3 bifiprezent pe intrivile A...C este decodificat in cod octal pe iesirile 0... 7, daca intrarea D este in 0 logic. Atunei cind intrarea 1 se alla in 1 logic, iesirile 0. ..7 se forteaza in 0 logic. Astfel, cireuitul se poate utiliza ea decodor 1 din 8 eu validare. MMC 4028 se poate utiliza si ca demulliplexor de 8 cdi, cu intrarea de date activa in 0 logic. “q 1B %0 7q la 9 Performanje oa fy ¢ timp de, propagare : 80 ns (tipic) pentru Vy, =10 V;_7@ fa 9 @ logic pozitiva la intrari siti ; 9 ic @ decodare BCD-zecimal sau’ binar-octal. ' s& Wo “a la a %s @ ae Semen ficatia analelor ote fata tots [2 Ts Te [5 Te]? To To ololololrlolololololelelolo olololr {ols lelelelelejaloe olelsjololelr[olelelolelolo vlelr[rfololelslolelelolola olrlolelelelololrlolelololo| a|rfo|rfelolololol|riolelolo eli lelololalololo|7iololo alle ir lolololelololals jo lo Thelolelolololololololo{i lo rhelelsfolelelolololololely rlolrjolelololojelelelololo riolr|r fale lelolelolalolelo Tir lofolelelololalelale's 2} Tirol [ele [ololololelolo:-| title lolelelola le lo lolo lo jo} TU [7 [7 foto fo le [ojo lojofolo Schema logica a cirevitului. ‘Tabela de adevar. NUMARATOR PRESETABIL REVERSIBIL MMC 4029 143 BINAR SAU DECADIC Cireuitul integrat MMC 4029 const dintr-tn numaritor sineron cu 4 etaje binar sau decadic (cod BCD), reversibil, prevazut cu iesire de transport in ambele moduri de numiarare. Intrivile sint : CLOCK-intrare tact, CARRY IN (CLOCK EN transport activa pe 0 logic, o intrare de control a sensului de numérare inainte/ “inapoi (UP/DOWN), o intrare de comanda a modului de numérare binar sau decadie (BINARY/DECADE), © intvave de validare a inc&rearii numaratorului paralel (PRESET ENABLE), 4 intravi paralel de date JAM 1... 4. Iesirile disponibile sint Q1, Qe Qs, Qu si CARRY OUT — icsire transport, activa pe @ logic, care indica ter minarea ciclului de numirare. Celula numaratorului este de tip TE si este descrisa in § 1.8.1. Informatia‘de la intrarile paralel de date, JAM , este incdrcata in numarator dack PRESET ENABLE este in 1 logic, independent de orice alte condiii la intrari. Cind intratile PRESET ENABLE sinero “CARRY IN sint in 0 logic, operarea este incrementarea se face la fiecare tranzitie pozitiva a sernnalului de tact. Cind oricare dintre aceste intrati este in 1 logic, numérarea este inhibata. ‘Tipul de operare este determinat de starea intrarilor UP/DOWN, BINARY/ DECADE si CARRY IN. Aceste trei intrari trebuie si fie stabile un interval de ‘timp in jurul frontului pozitiv al semnalului de tact (un timp de stabilire + un timp de mentinere fafa de frontul semnalului). CARRY OUT este in mod normal in 1 logic. El trece in logic atunci cing numaratorul atinge numarul maxim (pentru numarare inainte) sau minim (pentru numavare inapoi), eu condifia ca intrarea CARRY IN si fie la 0 logi Semnalul CARRY IN in star tact. In cazul in care terminalul CARRY IN nu se foloseste, el trebuie legat la potentialul Vics. Atunci cind intrarea BINARY/DECADE este in 1 logic, se obtine numararea bina’ ; cind aceasta intrare esté in 0 logic, se obtine numararea decadic’. Numara- toarea inainte se obtine punind intrarea UP/DOWN in 1 logic, iar cea inapoi cind intrarea UP/DOWN este in @ logic. Mai multe capsule se pot cascada fie prin actio~ a 0 logic actioneazi ca un semnal de validare narea paralela a tactului, fie in configuratie eu actio- fase Yoo nare succesiva a tactului (ripple-clocking). % clock vam, a Performante Jatt, Amy tor reversibil binar sau decadic ; CARR SAM incdreare paralel asincrond ; 4 % . iri BCD in modul decadic ; CARRY #7 | UPLCONN vitezi medie de operare: 8 MHz (tipic) la Mes SINARY 10: oecne @ usor cascadabil. Semnificatia_terminalelor. NUMARATOR PRESETAR] REVERSIBIL MMC 4029 sine SAU DECADIC Ma es ‘sinanrfaceane is 4 lee Schema logic “atrareo | Wve Alnee ~ lelalvlale decontro! | oot BIN|DEC i bine __| « |xjololoyr velo) Tg Sumani decudn aw O\r |e lose | ve/coww i Nand an 7 (ufo) o Aumaré inopee x [x rtilo lt DET || ie ncarsd poole! = ab ——-+ Neda fa fa le [we (FE) a Me ntigentearé tunctwoarea Flere fete lac waar | 1 | te foe or, mv mumeré Or ) “ (ov) \ 0 | ie fixe 08. mire WC= Store nw se schimba Sf Tabela dle adevar: pentru ce- ‘Tabela dle adevar pentru numarator. lula numaratorului, gee UY PUY UY om ufo T | a0 ; FE UL 4 TT + G 4 | 4 % % i % raat WARS $7 9'9 WM DMS Te SR TOO out awe . Formele de und sentyt modul de Iuera Binar. ; NUMARATOR PRESETARI REVERSIBIL MS Binar sau pecapic_ MMC 4029 Oa we ~ be a circuitului. coor 7 oe 0 auyfoce mest cnasic 4 & 4 4 4 % % u war SA TTA OTE ‘moput BEcagie Formele de unc pentru modul de lucru decadic. MMC 4030 PATRU PORT! SAU-EXCLUSIV CU 2 INTRARI 146 Cireuitul integrat MMC 4030 contine patru porti SAU-EXCLUSIV(XOR) cu 2 intrari fiecare. Fiecare poarté SAU-EXCLUSIV consta din 4 tranzistoare cu canal n si 4 tranzistoare cu canal p. Intrarile si iesirile se fac prin etaje buffer. od 12 ye Performanje 4a aw © timp de propagare : 65 ns (tipic) pentru C, = — Jaa fa « = 50 pF si Vp, =10 V; reaotl I w-cow © impedanfa mici de iesire ; gg recor © caracteristici de iesire simetrice. og a * 4 J fa) « Semnificatia terminalelor. ty A a JAG (afH) M00 [é 237) M684) a ae _ Fionpel de propagece Unix Spm) rs] —* = Ales tay alele a j eto j ite it _* «4 ij' |e Capertee de sotcns [pf] —> Schema logici si tabela de Caracteristica tipicd timp de adevar pentru o poarta. propagare — capacitatea de sar- ‘cina. my T ase] w a t aa 1 Merwe dcipelé.y@]— 2 8 < a ‘Fronande to nee Una bach lt} Oe oe tn Crecente de ntare [Hz] —= Capocitte ex orem ly, fof > Caracteristica _ tipic’ frontu- Caracteristica putere disipata rile semnalului, de iesire-ca- de 0 poarta-freeventa sem- pacitatea de sarcina. . nalului de intrare. 147 REGISTRU DE DEPLASARE STATIC DE 64 BIT] MMC 4031 Gireuitul integrat MMG 4031 este un registru de deplasare static, format din 64 pistabili master-slave de tip D si un latch de tip D (numit si o jumitate de etaj, deoarece confine doar sectiunea master a unui bistabil master-slave de tip D). Bistabilul de tip D este deseris in § 1.6.2. Nivelul logic prezent la intrarea DATA IN este transferat in prima celul deplasat cu o celulé la fiecare tranzitie pozitivé a semnalului de tact (pe intrarea CLOCK). Freevena maxima a semnalului de tact este, tipie de 16 MHz. Deoarece uitul este static, informalia din registru poate fi memoraté un timp nedefinit daci tactul este fie 1, fie @ logic. Circuitul are si o intrare de control al modului de lucru (MODE CONTROL), cave in # logic permite operarea in mod de recireulare a datelor. Intrarea MODE CONTROL se poate utiliza si ca selector intre 2 surse diferite de date. Registrele MMG 4031 se pot cascada in 3 moduri. Pentru a se obfine viteze de Jucru ridicate, semnalul de tact se aplicd in paralel. Al doilea mod de cascadare 7A iesirea de tact intirziat (DELAYED CLOCK OUT) pentru comanda registrului urmator, Acest tip de caseadare se foloseste cind circuitul de comand a semnalului de tact al sistemului are un fan-out redus, iar fronturile semnalului de tact sint lente. A treia opfiune de cascadare foloseste iesirea Q’ de la latch-ul D care Le disponibila pe urmatoarea tranzitie negativa a tactului, dupa aparitia Q. Aceasta iesire intirziata. ca si tactul in- tirziat, se foloseste pentru semuale de tact cu fron- REDIROUA lente. row OY ‘oo air (| man Performante . a ie @ vitez’ medic de operare: 16 MHz (tipie) we oy we pentru Vpp =10 V; «Bl we @ capabilitate de comandi TTL standard, la a qj Conran cecite, O. aq 100 iesirea Q; ; ad Bee © capabilitate de recirculare a datelor ; oeuareo ¢ 3 moduri posibile de cascadare. Semnificatia terminalelor. Zonrnanl| [Dara] [oor OATAIN ; [Petal Recire: | Mod erayulut ‘aged yi olf | @ moos conr | Sp A onan [tl x folio recirg | corto! “ ly l DATA 21H o}x«loelo eX] a a ela fa for lagiod + Tareaar otk 4} “de a xLolor 0 (Dott ct [over coos 7 TX oe T Ae lagierent tose) Daren nu te schimbs oaarezer % ’ HINT? | so v «lf [we Schema bloc a cireuituin Tabelele de adevir pentru circuit. MMC 4031 REGISTRU DE DEPLASARE STATIC DE 64 BITI 148 DAT a>) ‘DE coMTROL a AEDIREOUATE fontAe IN) > Schema logica a circuitului. on te Cte} (ge_|oxace Tact inTinziat o PENTRE CouANDA ALTO ETE or Mp2: recirculare Mo= 0: date na? Mod de cascadare care utilizeazd iegirea de tact {nttrziat REGISTRU DE DEPLASARE DE 4 BiTI 1 PARALEL/SERIE MMC 4035 Givewilul integrat MMC 4035 este un registru serie de 4 biti cu intrari sincrone paralel (PI-1,,.PI-4) in fiecare etaj s serie in primul ‘etaj care este un istabil de tip JK. Etajele 2, 3 si 4 ale registrului sint bistabili de tip D, legati intr configuralis serie (v. § 1.7), cind registrul este actionat in modul de lucru serie ~~ in- trarea de control paralel/serie (PARALLEL/SERIAL CONTROL) in 0 logic. Intrarea datelor paralel in fieeare etaj al registrului se poate efectua numai cind intrarea PARALLEL/SERIAL CONTROL este in 1 logic. Atit in modul de lucru paralel, cit si in cel serie, informatia in registru este deplasata la tranzitia pozitiva a semnalului de tact (intrarea CLOCK). Informatia neinversaté din registru este disponibild pe iesirile Q1...Qs cind intrarea We control TRUE/COMPLEMENT este in 1 logic. Cind TRUE/COM- PLEMENT este in 0 logic, pe iesiri apare informatia din registru inversata (comple- . Intrarea TRUE/COMPLEMENT actioneaza asincron falA de semnalul menta de tact Bistabilul de intrare de tip JK este plasat la intrarea serie (intrarile J si K), corespunzatoare primulué etaj al registrului, in scopul minimizarii necesarului de logic’ suplimentara (deci, alte capsule cu circuite) in aplicatiile de mumirare si de generare de seevente. Legind intririle JK impreuna. primul etaj devine un bistabil de tip D. Circuitul are prevazuta gio intrare de RESET gene- . ral, asinerona. aly ‘so Periorn rnatane| ale e intrari JK in primul etaj: & bla; e vilezi mare: 12 MHz (tipic) pentru Vy, = 10 V; J Wl @ intrare de control asincroné pentru iegici inver- #57 fee sate/neinversate ; cuoce a @ intrSri paralel sincrene in toate cele 4 etaje. 1 re ey mer Semmificatia termina- leler. lb if 1\——fi i] Ga] ie ie af la «| Fey ] Cadet a Schema logicd a circuitului, REGISTRU DE DEPLASARE DE 4 BITI MMC 4035 paratet/serie jee at a -o haa bt Tabela de a STINGAJOREAPTA INTRARE DEPLASARE OREAPTA Lock TRUE/COMBL. RESET 1 HESIRE. \ DERLASARE STINGA Schema logicd a celulei registrulul, \devair pentru circu. Registry de deplasare H~-H TAY Tet om Tang UNTRART] | To OAT on KTR [hr a St «lelel o S|rfrlefo] St alos a |5 706GiF ea a St ofr| + xX # [ers] Sos x rx] 0 INTRARE DEPLASARE STINGA We=t JE SIRE = of pL asare DREAPTA universal, 151 NUMARATOR BINAR ASINCRON DE 12 BITI MMC 4040 Circuilul integrat MMC 4040 este un numarator binar asincron (cu transport succesiv) de 12 bifi. Toate etajele numaratorului sint circuite bistabile master-slave tip T (v. § 1.8.1). Numar&torul incrementeaza pe fiecare front negativ (tranzitie negativa) al fiecdrai impuls de intrare. Nivelul 1 logic al intrarii RESET aduce toate iesirile numéaratorului in 0 logic. Cirewilul trigger Schmitt de la intrare permite lucrul cu impulsuri ale ciror fronturi sint oricit de lente. Toate intravile si iesirile au etaje buffer. Performanje vitezd medie de operare: 16 MUz (tipic) pentru pp =10V; © operare slalica 5 . see . 5 Semnificatia _termi- © caracteristici de iesire simetrice. nalelor. Schema logicé a celutei. PATRU ETAJE BUFFER INVERSOARE/NEINVERSOARE 182 MMC 4041 Cireuitul integrat MMC 4041 confine patrn etaje buffer inversoare/neinver- soare (Irue/complement), realizate din tranzistoare cu canal n si p de curent mare, comparatiy cu slandardul seriei 4000. Circuitul MMC 4041 este destinat w linii (line driver) sau interfati. CMOS avi ca buffer, cireuit de comanda pentru PIL. Poate fi folosit ca circuit de comanda eu consum redus pen- tru refelele de rezis- 4 fea veo ‘e001 one ‘a tenfe din converloa- fee} B rele A/D sau D/A, wo, 4=5 0 pentru linii de (ran: Ee misie sau pentru alle nie aplicalii care solicita (ie la ree imunilate mare la zgo- wo) mot si/sauconsum re- Schema logic‘ a unui buffer. , Semnificatia termi- dus de putere tw : Performance 1" ae L ecapabililatema- gp fora =" re de curent: aproxi- 3 ys et a mativ de 4 ori }mai ey = mare decit slandardul § ae seriei 4000 (v. cap. 2); Mee i # imp de propa- § w 3 gare egal spre ambele 3 , ae l S oe ww Cesbetotea de soremi ©, ffl —= Caracteristica tipich de propdgare si capacitatea de sareind, iesi 35 ns (tipic) o pentru Vp) = 10 V; e caracteristici de iesire simetrice. Puterea disipata de un etaj fuinc- fie de freeventa semnaitilui de . — | la = - : Soh” 4 & & & ab BN 4 : NIN : 2 2° § oo bs ete te ee ensure de troy, fy} x Caracteristica de transfer _pen- tru iesirea neinversoure. Feaswinea de intrare ¥,{V]. —* Caracteristica de transfer pentru iesirea inversoare. 153 PATRU LATCH-URI DE TIPD »=MMC 4042 cnilul integrat MMG 4042 contine patru lateh-uri actionate de un semnal de laet_ (cas) comun (intrarea CLOCK). Fiecare latch are iesiri complementare (@ si O) cu buffer. Pe durata nivelului de 1 sau @ logic al semnalului de tact (programat de in- trarea POLARITY), iesivile Q si Q urmarese intrarea de date D. Cind intrarea POLARITY este in 0 logic transferul datelor are loc pe nivelul de 0 logic al sem- nalului de tact, iar eind intrarea POLARITY este in 1 logic, transferul datelor se rewlizeazi pe nivelul 1 logic al semnalului de fact. Iegirile urmarese intrarile de date in functie de nivele definite anterior pentru intrarile POLARIT Y si CLOCK. La aparitia unei tranzifii a semnalului de tact (poziliva pentru POLARITY = 0 si_ negaliva pentru POLARITY = 1). informafia prezenla la intrare pe durata tranziliei semnalului de tact este menti- 2) Yo nuta la iesiri pind la aparitia unei tranzifii [a a de sens opus a semnalului de tact. 4g [al a6 Performante ae tal % @ controlul polaritilii semnalului or fy a “ . mnal de lack comun e Ba aide lack comun ary af fa & © capabilitale de comand’ LPTTL ; " ; ‘ a i é © limp de propagare de Ja maiva de pe intrare “

S-ar putea să vă placă și