Sunteți pe pagina 1din 8

LIC.

EN FSICA Curso 03-04

LABORATORIO DE ELECTRNICA

PRCTICA 4. AMPLIFICADOR MONETAPA EN EMISOR COMN: GANACIA DE TENSIN, IMPEDANCIA DE ENTRADA E IMPEDANCIA DE SALIDA. RESPUESTA EN FRECUENCIA.

DPT. DENGINYERIA ELECTRNICA FACULTAT DE FSICA Universitat de Valncia

LIC. EN FSICA Curso 03-04

LABORATORIO DE ELECTRNICA PRCTICA 4

4.1.- SELECCIN DE LAS CARACTERSTICAS DEL AMPLIFICADOR. Empezamos la prctica diseando el amplificador en emisor comn de la figura 1, con las siguientes condiciones: Ganancia de tensin a frecuencias medias 20 Frecuencia inferior de corte de 100 Hz RB 10 RE Corriente de colector 1 mA Impedancia de salida ZS = 5 k? De la expresin de la ganancia de tensin se deduce:

AV =

RC rd + RE

Fig. 1

RC= 20 (rd + RE )

Tomamos como resistencia de colector 4k7, ZS = RC = 5k? , por tanto RE + rd debe de ser: RE + rd = 4k7 / 20 = 235 ohms Como rd es aproximadamente 25 ohms (VT = T/11600 = 293/11600 = 25,25mV, 25,25mV./1mA, donde hemos aproximado por 1), a fin de que la ganancia de tensin se aproxime a 20, escogemos para R E el valor de 210 ohms. Como el valor estndar ms prximo es 220 ohms, la gana ncia que debera resultar, usando este valor, es de: AV = 4k7 / (25,25+220) = 19,164 La tensin entre colector y emisor en el punto Q ser: VCEQ = 10 IC RC IE RE VCEQ = 10 1mA 4,7k? 1mA 0,22k? = 5,08V, y la tensin en el emisor: VEQ = 1mA 0,22k? = 0,22V.

Queda por disear las resistencias del divisor de base. Tomamos RB = 10 RE, por tanto RB = 2k2. Como: RB = R ! R2 /(R1 +R 2 ) VBB = [R2 /(R !+R2 )] VCC VCC = 10V,

DPT. D'ENGINYERIA ELECTRNICA FACULTAT DE FSICA Universitat de Valncia

LABORATORIO DE ELECTRNICA PRCTICA 4

LIC. EN FSICA Curso 03-04

Tomando como valor de beta 150, ya que usaremos el transistor 2N2222 y a partir de las curvas de salida de este transistor de la prctica 3 se puede deducir este valor, la corriente de base ha de ser: IB = IC / hFE = 1mA/150 = 0,0067 mA. Una vez transformado por Thevenin el divisor de tensin de base, la ecuacin del circuito base-emisor es: VBB = IB RB + VBE + VE = 0,93V. de estas expresiones se deduce que: R1 = 23k66 R2 = 2k43

Supuesto que redondeemos los valores de R1 y R2 a los valores estndar 22k y 2k2, respectivamente, calculamos el punto de funcionamiento que se va obtener con los valores reales de las resistencias: RB = R ! R2 /(R1 +R 2 ) = 2k VBB = [R2 /(R !+R2 )] 10 = 0,91 V. De la expresin: VBB = IB RB + VBE + ( +1) IB RE se obtiene: IB = 6 A.

Por tanto la corriente de colector y la resistencia dinmica del diodo base-emisor sern: IC = IB = 0,9 mA lo cual da como tensiones en el circuito: VEQ = 0,2 V. y la ganancia de tensin: AV = 4k7 / (28 + 220) = 19 En los clculos estamos aproximando rd por VT / IC , lo cual habra que corregir por un factor ? (1==2), que multiplica a VT y que puede llegar a valer 2 para valores de IC muy pequeos. VCQ = 5,8 V. rd = 25,25 / 0,9 = 28

DPT. D'ENGINYERIA ELECTRNICA FACULTAT DE FSICA Universitat de Valncia

LIC. EN FSICA Curso 03-04

LABORATORIO DE ELECTRNICA PRCTICA 4

4.2.-MONTAJE Y MEDIDAS. 1) Monta el circuito con las resistencias calculadas y comprueba el punto de funcionamiento. Se recomienda medir previamente la beta (hFE) del transistor, con alguno de los polmetros que lo permiten (consulta con el profesor). VCEQ (V) ICQ (mA)

2) Calcula ahora los condens adores de paso para la frecuencia de corte seleccionada, tomando el condensador de entrada como el que define esta frecuencia, segn el mtodo que se explica en el apartado 4.4. Coloca los condensadores en el circuito y comprueba que la ganancia en tensin, a frecuencias medias (p.e. 1kHz.) es el valor previsto en el diseo. ZE = Ci =

3) Mide la ganancia de tensin desde 30 Hz. hasta 100 kHz, tomando tres valores por dcada de frecuencia (p.e. 100, 300 y 600 Hz). Dibuja su diagrama de Bode en la grfica de la siguiente pgina y comprueba el valor de la frecuencia inferior de corte: fi =

DPT. D'ENGINYERIA ELECTRNICA FACULTAT DE FSICA Universitat de Valncia

LABORATORIO DE ELECTRNICA PRCTICA 4

LIC. EN FSICA Curso 03-04

4) Mide la impedancia de entrada y de salida, a frecuencias medias, segn el mtodo que se explica en los apartados 4.5 y 4.6. IMPEDANCIA DE ENTRADA ZE: Valor de R seleccionado = V1 = ZE = IMPEDANCIA DE SALIDA ZS : Valor de R seleccionado = V1 = ZS = 4.3.-MODIFICACIONES. Una vez realizado el trabajo del apartado anterior. Redisea el amplificador para una ganancia de tensin de 10. Realiza los clculos para calcular las nuevas resistencias del amplificador y calcula que valor debe de tomar ahora Ci para que la frecuencia inferior de corte sea de 60 Hz. V2 = V2 =

DPT. D'ENGINYERIA ELECTRNICA FACULTAT DE FSICA Universitat de Valncia

LIC. EN FSICA Curso 03-04

LABORATORIO DE ELECTRNICA PRCTICA 4

4.4.- CCULO DE Ci PARA OBTENER UNA DETERMINADA FRECUENCIA INFERIOR DE CORTE. El condensador de entrada, Ci, introduce un cero en la funcin de la ganancia de tensin. Este cero define una frecuencia inferior de corte fi: fi = 1 2 Ci

(R +Z )
g E

donde: ZE es la impedancia de entrada del amplificador y Rg es la resistencia interna de salida del generador de seal que conectaremos a la entrada del amplificador:

Z E = RB || (hfe + 1) (rd + R E ) =

R B (hfe + 1) (rd + RE ) R B + (h fe + 1) (rd + RE )

donde R E es la resistencia de emisor que no est desacoplada por un condensador, y supondremos que hfe hFE. Tanto el valor de hfe , como el de hFE.se pueden deducir de las curvas de salida del transistor (IC = f (VCE) para diferentes valores de IB ). Estas curvas con la recta de carga, de pendiente [1 / (RC + RE)] = 1 / 5k, se dan al final del guin. Mientras que no coloquemos entre la salida del amplificador y tierra una resistencia de carga RL finita, el condensador de salida CS no introduce ninguna frecuencia inferior de corte. El no conectar ninguna resistencia de carga equivale a una resistencia de carga infinita,. En estas condiciones tomamos como valor de CS el mismo que calculemos para Ci. 4.5.-MEDIDA DE LA IMPEDANCIA DE ENTRADA. Para medir la impedancia de entrada del amplificador se utilizar el circuito de la figura 2, y sta se medir a 1kHz. Midiendo las tensiones V1 y V2 , se puede calcular la impedancia de entrada mediante las expresiones: Fig. 2
v 2 = i b Zin R v2 v1 v 2 ib = v1 v 2 R

Z in =

Fig. 3 Para disminuir el error en la medida de Zin , conviene que R sea de un valor lo ms parecido posible al de Zin .
DPT. D'ENGINYERIA ELECTRNICA FACULTAT DE FSICA Universitat de Valncia 5

LABORATORIO DE ELECTRNICA PRCTICA 4

LIC. EN FSICA Curso 03-04

4.6.-MEDIDA DE LA IMPEDANCIA DE SALIDA. En este caso el mtodo de medida va a ser ms impreciso. El amplificador diseado equivale, a su salida, a un generador de tensin con su resistencia interna en serie, impedancia de salida. Para medir la impedancia de salida se medir la tensin alterna a la salida, con y sin carga RL : Fig. 4

Z SAL =

V1 V2 RL V2

Fig. 5 Donde V1 es la tensin alterna medida a la salida del amplificador sin conectar la carga RL , y V2 es la tensin alterna medida a la salida con la carga RL conectada al amplificador. Para disminuir el error de la medida, conviene que RL sea de un valor lo ms prximo posible al de la impedancia de salida del amplificador.

ANLISIS DE RESULTADOS Y CONCLUSIONES.

DPT. D'ENGINYERIA ELECTRNICA FACULTAT DE FSICA Universitat de Valncia

LIC. EN FSICA Curso 03-04

LABORATORIO DE ELECTRNICA PRCTICA 4

DPT. D'ENGINYERIA ELECTRNICA FACULTAT DE FSICA Universitat de Valncia

S-ar putea să vă placă și