Sunteți pe pagina 1din 5

14/12/2011

Conclusiones:
Exactamente el conteo empieza desde 001(primer pulso) y culmina en 000 (octavo pulso) pero para casos prcticos se considera que el conteo va desde 000 hasta 111, es decir, de 0 hasta 7 decimal. El contador es un divisor de frecuencia ya que la forma de onda de salida es la mitad de la forma de onda de la entrada CLK. Para este caso: La salida del FF1 (LSB) divide la frecuencia para 2, la salida del FF2 divide la frecuencia para 4, la salida del FF3 (MSB) divide la frecuencia para 8 .

CONTADORES
Pueden ser: - Asncronos (de Rizo).- en este tipo de contador, la salida de cada flip-flop sirve como entrada de reloj para el siguiente flipflop. - Sncronos (paralelos).- todos los flip-flops se disparan en forma simultnea por medio de los pulsos de reloj. Este tipo de contador requiere mayor circuitera que el anterior.

CONTADORES
Un contador es un circuito construido a base de Flip Flops. Son capaces de contar en binario el nmero de pulsos de reloj que se le aplican. La mxima cuenta que puede llevar un circuito contador recibe el nombre de Mdulo (MOD).

CONTADORES
El mdulo de un contador binario puro se determina por 2N, donde N representa el nmero de Flip Flops utilizados en el circuito. Ej: 4 Flip Flops 24 MOD-16; es decir, el conteo ser desde 0 hasta 15 Ej: 3 Flip Flops 23 MOD-8; es decir, el conteo ser desde 0 hasta 7

14/12/2011

CONTADOR

MOD < 2N

CONTADORES en CI
Dcadas, Binarios, De Anillo.

Se debe implementar un RESET (CLR). Dependiendo del tipo de activacin del RESET(activacin en ALTO o en BAJO), se implementan compuertas AND o NAND Siempre se escogen los estados altos del nmero MOD para aplicarlos a las entradas de las compuertas.(ej: MOD-3 con 011 se resetea el contador una compuerta de dos entradas) En algunos casos no es necesario implementar compuertas.

CONTADOR de DCADAS 74LS90


CK A , Q0: Representan la entrada CLK y salida de un FF independiente. CK B , Q1,Q2,Q3: Representan la entrada CLK y las salidas de un grupo de 3 FF conectados internamente. R9(1) y R9(2): Si ambas se activan en alto, la salida cambia a 9 binario. Es una especie de Reset que no se utiliza. R0(1) y R0(2): corresponde al Reset, el cual se activa cuando las 2 entradas reciben un alto (1). ** Normalmente se interconecta el FF independiente al grupo de 3 FF, de modo que el contador se convierte en un MOD-10 (Contador de dcadas).

DECODIFICADORES y Display de 7 segmentos.

DISPLAY DE 7 SEGMENTOS
Es un conjunto de diodos LED, ubicados estratgicamente, y en forma de segmentos o rayas. A los segmentos se les denomina: a, b, c, d, e, f, g, dp (punto decimal) Los hay de nodo comn y Ctodo comn

Displays: nodo y Ctodo comn

14/12/2011

CONFIGURACIN DE PRUEBA

DECODIFICADOR BCD a 7 segmentos


Recibe en su entrada el cdigo BCD (4 bits) Ejemplo: proveniente de un circuito contador, y lo decodifica en 7 salidas denominadas segmentos. Su salida responde activando los segmentos necesarios, de forma que dicho nmero DECIMAL se vea iluminado.

74LS47
Entradas: A B C D Salidas: a,b,c,d,e,f,g. Son activas en bajo (compatible con un display de nodo comn) LT, RBI, BI/RB0: Estos pines usualmente no se utilizan.

Diagrama de conexin

**Para displays de Ctodo comn se utiliza el decodificador 74LS48.

CONTADOR BINARIO ascendente/descendente y prefijable 74LS193


Entradas: D0, D1, D2, D3. Salidas: Q0,Q1,Q2,Q3. UP-DOWN: Entrada de reloj para conteo ascendente descendente. (UP/DN) LOAD: Entrada que permite cargar a la salida los bits que existen en las entradas. Es activa en bajo. (PL) CLR: Reset Mster reset. Se activa en alto. (MR) TCU y TCD: Son salidas que se activan en bajo. En modo descendente TCD (borrow) manda un pulso cada vez que el conteo es inferior a cero. En modo ascendente TCU (carry) cumple la misma funcin, pero cada vez que el conteo supere a 1111.

CONTADOR JOHNSON
Es un contador decimal Dispone de 10 salidas que se van activando, de una en una, segn el nmero de pulsos recibidos. Por ejemplo: si se reciben 3 pulsos, se activa la tercera salida. El conteo se recicla despus de 10 pulsos de reloj, sin embargo, tambin es posible resetear el conteo en cualquier instante.

14/12/2011

CD4017
Q0 a Q9: Salidas CO: Salida. Cambia a 0 con la llegada del quinto pulso de reloj, y regresa a 1 con la llegada del dcimo pulso. CLK: Entrada de reloj, es activa con TPP E: Entrada de habilitacin, tambin llamada ENABLE MR: Reset, se activa en alto

ENABLE y RESET

Dispositivos SCHMITT TRIGGER


No es un Flip Flop pero presenta un tipo caracterstico de memoria. Cambia su estado de salida cuando la tensin en su entrada sobrepasa un determinado nivel de umbral ( voltaje de umbral superior VHT ) La salida no vuelve a cambiar cuando la entrada baja de ese VHT , sino que el nivel de tensin para el cambio es otro distinto ( voltaje de umbral inferior VLT ), que es ms bajo que el primero. Este efecto se conoce como ciclo de histresis

Aplicaciones:
Se utilizan para convertir seales lentas en seales rpidas, y libres de oscilaciones. Este tipo de compuertas se encuentran generalmente a la entrada de los circuitos lgicos con el propsito de disminuir las variaciones provocadas por el ruido de las entradas.

This document was created with Win2PDF available at http://www.win2pdf.com. The unregistered version of Win2PDF is for evaluation or non-commercial use only. This page will not be added after purchasing Win2PDF.

S-ar putea să vă placă și