Sunteți pe pagina 1din 9

UNIVERSIDAD SURCOLOMBIANA FACULTAD DE INGENIERIA ELECTRONICA ELECTRONICA DIGITAL INFORME PRCTICA # 1 APLICACIN DE LAS COMPUERTAS UNIVERSALES JENNY CATALINA

GONZALEZ PEA 2009179044 LAURA CAMILA POLANCO CEDEO 2010192414 16 DE ABRIL DE 2012

1. OBJETIVOS o Implementar una funcin lgica con compuertas NAND o NOR de las familias TTL y CMOS.

Verificar las correspondencias entre los niveles lgicos altos (1) y bajos (0) en las entradas y la salida de una compuerta con los perfiles de tensin. Verificar las diferencias de los perfiles de tensin entre las familias TTL y CMOS.

2. JUSTIFICACIN Los circuitos digitales (lgicos) operan en modo binario donde cada voltaje de entrada y salida es un 0 o un 1; las designaciones 0 y 1 representan intervalos predefinidos de voltaje. Esta caracterstica de los circuitos lgicos nos permite utilizar el algebra booleana como herramienta para el anlisis y diseo de sistemas digitales. En este informe antecedido ya por un pre-informe, encontraremos las compuertas lgicas (AND, OR y NOT), que son los circuitos lgicos ms fundamentales y al mismo tiempo probaremos que cualquier circuito lgico digital por ms complejo que sea, es posible implementarlo nicamente con las compuertas universales NAND o NOR ; igualmente observaremos como puede describirse su operacin mediante el uso del algebra booleana, cmo pueden combinarse las compuertas lgicas para producir circuitos lgicos y cmo pueden describirse y analizarse esta clase de circuitos teniendo en cuenta las familias lgicas (CMOS-TTL).

3. ELEMENTOS, MATERIALES Y EQUIPOS

ELEMENTOS 74LS02 (NOR) 4011 (NAND) 2 LEDs 2N2222 Resistencias de valor: 12K, 22 K, 180 , 330, 300, 270

MATERIALES EQUIPOS

Caimanes 1 Protoboard Cable telefnico 1 Dip-switch

Fuente reguladora de voltaje Tester o Multmetro digital

4. MARCO TERICO COMPUERTAS NOR Y AND Dos tipos de compuertas lgicas, NOR y NAND, se utilizan extensamente en los circuitos digitales. Estas compuertas combinan las operaciones bsicas AND, OR y NOT las cuales facilitan su descripcin mediante las operaciones del algebra Booleana. Compuerta NAND: La compuerta NAND opera como una compuerta AND seguida de un inversor. La operacin NAND se ejecuta como una multiplicacin ordinaria de las entradas e invertidas en su salida.

Compuerta NOR: La compuerta NOR opera como una compuerta OR seguida de un inversor. La operacin NOR se ejecuta como una suma lgica de las entradas en invertidas en su salida.

UNIVERSALIDAD DE LA COMPUERTAS NOR Y NAND

Todas las expresiones booleanas constan de algunas combinaciones de las operaciones bsicas OR, AND, NOT. As que cualquier expresin puede implementarse con las operaciones bsicas; sin embargo, tambin es posible hacerlo nicamente con compuertas NAND NOR. Esto se debe a que dicha compuertas en combinaciones adecuadas realiza las tres operaciones booleanas, OR; AND; y NOT.

DIAGRAMA DE CONEXIN PARA EL 74LS00 (TTL)

DIAGRAMA DE CONEXIN PARA EL 4011 (CMOS)

5. DESARROLLO ANALTICO CUESTIONARIO

A) Compare los resultados obtenidos en las salidas parciales y final con los niveles de voltaje alto y bajo dados en los perfiles de tensin para las entradas y salidas de las compuertas lgicas TTL y CMOS y explique. RTA/: De acuerdo a la prctica de laboratorio hemos podido comprobar que los perfiles de tensin dados en la teora para las entradas y salidas de las compuertas

lgicas TTL y CMOS si se cumplen en la prctica; puesto que tericamente conocemos un nivel de salida de la subfamilia 74LS, cuyos valores son VOH=2.7V 5v y VIL= 0v- 0.5v, para lo cual obtuvimos en la prctica valores de 4.41v en alto y 0.640v en bajo; al mismo tiempo que para las subfamilias CMOS conocemos en teora perfiles de tensin cuyos rangos son (para VDD=5V) VOH=4.9v 5v y VOL= 0 0.05v, =, para lo cual obtuvimos 4.98v en alto y -0.267 en bajo. De esta forma teniendo concordancia con los parmetros dados por el fabricante de estos.

B) Compare los resultados de los voltajes medidos en las salidas parciales con el de la salida final cuando dichas salidas se encuentran en alto y explique las diferencias que se presenten. Estas comparaciones se hacen separadamente para el integrado de la familia TTL y CMOS. RTA/: Los voltajes medidos en las salidas parciales tanto para el integrado de la familia TTL y CMOS no muestran mucha diferencia uno con respecto a los otros, lo cual no afecta mucho a la hora de evidenciar una salida final como tal. La anterior afirmacin tiene como evidencias los valores arrojados en la prctica y hallados en la teora, obteniendo as: Para la familia TTL: siempre se mantuvo un intervalo de 3.506-4.417(v) en alto y en bajo 0.640-0.645(v); aceptados dentro de los parmetros dados por el fabricante. Para la familia CMOS: siempre se mantuvo un intervalo de 4.825-4.985(v) en alto y en bajo (-0.272)-(-0.267).

Para los integrados TTL, podemos observar que existen diferencias poco significativas, entre los valores de las salidas parciales y la final; estas diferencias se deben a las cargas que ven las salidas parciales de las diferentes compuertas posteriores. Por su parte para la familia CMOS se puede denotar que no existe ningn tipo de diferencias entre dichas salidas, siendo estos valores exactos para bajos y altos respectivamente, debido a que en la configuracin de las compuertas, los transistores se comportan como un circuito abierto.

C) Compare los resultados obtenidos en las salidas del integrado TTL con las del integrado CMOS y explique las diferencias que encuentre. RTA/: Bsicamente lo que se puede observar es que evidentemente las salidas de las compuertas CMOS presenta un grado mayor de exactitud en comparacin con las TTL, para el caso de las salidas sin y con carga. Ello debido principalmente al material del cual estn construidas. Que en el caso de las compuertas CMOS son transistores de efecto de campo, los cuales proporcionan una menor velocidad y bsicamente una menor disipacin de potencia. A diferencia de las compuertas TTL que deben su funcionamiento a un conjunto de transistores bipolares y resistencias haciendo que exista una mayor disipacin de potencia y por lo tanto

una mayor velocidad de operacin la cual es posible gracias a la configuracin de la salida de la compuerta, pero debido a ello, los voltajes en la salida de la compuerta no son tan precisos como en la tecnologa CMOS y los mrgenes de ruido son muy pequeos haciendo a las TTL poco confiables en ambientes hostiles.

D) Explique la razn por la cual el visualizador de la conexin D muestra el estado complementado de la salida de la compuerta. RTA/: Para el montaje d), en el cual el visualizador (Diodo LED) se enciende cuando la salida en la compuerta se encuentra en estado bajo. El voltaje en la salida para el caso TTL, se encuentra en 0.645, lo que indica que el diodo se encuentra polarizado en directa, ya que en su nodo se encuentra una cada de tensin mayor (VCC). As mismo en el anlisis de corriente, la compuerta absorbe alrededor de 8 mA, sin embargo el diodo LED requiere de alrededor de 10 mA, que la compuerta absorbe para su funcionamiento, en consecuencia el diodo se enciende, pero teniendo en cuenta que dicha compuerta est sufriendo algo de sobrecarga que hace que trabaje un estado de esfuerzo mucho mayor. Para el caso de la CMOS se encontr que el voltaje en la salida es de 3,506 voltios, valor que sobre pasa el rango valido de funcionamiento para la salida de la compuerta CMOS en estado bajo, sin embargo el LED mostro respuesta satisfactoria, esto debido a que la compuerta absorbe los 10mA que necesita el LED para su funcionamiento, al pasar esta corriente a travs del MOSFET de salida de la compuerta, el cual, se encuentra en estado de conduccin, y se comporta como una resistencia de un bajo valor aproximado de 1K, produce la cada de tensin antes mencionada. Llevando la salida de la compuerta hacia la zona prohibida en los perfiles de tensin CMOS. En conclusin la salida en esta configuracin se encuentra complementada debido, a que el LED se encuentra polarizado en inversa, con su nodo a VCC. Por lo tanto una salida en alto, producira una diferencia de potencial muy mnima entre las terminales del LED, insuficientes para su funcionamiento. Una salida en bajo, producira una diferencia de potencial en las terminales del LED lo suficientemente grande para colocarlo en conduccin.

6. PROCEDIMIENTO

Para la funcin lgica dada implementamos el respectivo circuito lgico con la compuerta universal indicada TTL y CMOS: +

o o o

Se realizaron los respectivos clculos para poder comparar tanto resultados tericos como prcticos. Se realiz el montaje del circuito correspondiente en la Protoboard. El circuito obtenido lo ajustamos a la fuente de tensin en 5v.

Alimentamos el circuito y con un voltmetro en la posicin DC se midieron los respectivos valores de las salidas, los cuales son expuestos en la tabla entregada al monitor despus de realizar la prctica. 7. ANLISIS DE RESULTADOS DIBUJO DEL CIRCUITO LGICO COMPLETO

CLCULO DE LAS CORRIENTES BASADAS EN TENSIONES Y RESISTORES MEDIDOS Circuit o B en alto C en alto D en alto

CMOS

TTL

CMO S

TTL

CMO S

TTL

CMOS

TTL

CMOS

TTL

CMOS

TTL

160.3 2 A

219.1 6 A

-3.09 A

28.3 9 A 0.00 11.3 5 A 11.0 7 mA 393.4 9 A

1.50 8V 5V

1.56 8V 5V

3.49 2V

3.25 9V

0.17 V

4.50 1V

CLCULOS DE LAS CORRIENTES Y VOLTAJES: TTL B EN ALTO = = 219.16 A

CMOS B EN ALTO = = 160.62 A

TTL B EN ALTO = = -28.39 A

CMOS B EN ALTO = = -3.09 A

TTL C EN ALTO

= -11.35 A

CMOS C EN ALTO = =0

TTL D EN ALTO = = 393.49 A

CMOS D EN ALTO = = 11.07 Ma

CIRCUITO B EN ALTO TTL = = 5 3.432 = 1.568 V CMOS = -

= 5 3.492 = 1.508 V

CIRCUITO C EN ALTO TTL = =50=5V CMOS = -

=50=5V

CIRCUITO D EN ALTO TTL = = 5 4.99 = 4.501 V CMOS = -

= 5 4.83 = 0.17 V

CIRCUITO B EN ALTO TTL = 3.492 0 = 3-492 TTL = 3.432 0-173 = 3.259

8. CONCLUSIONES Al desarrollar la prctica logramos comprobar que efectivamente, cualquier funcin lgica por compleja que sea se puede implementar con compuertas universales (NAND y NOR). Ratificando la teora aprendida en clase. Para observar una salida complementada no siempre es necesario usar inversores en las salidas finales. Se debe escoger un visualizador adecuado como el visualizador (d). Lo cual nos hace ms econmico el circuito y aun tenemos las salidas sin complementar disponibles para otras conexiones y aplicaciones dentro del circuito. Evidenciamos y constatamos las ventajas que existen de la tecnologa CMOS sobre la TTL tales como; mayor densidad de integracin, maneja transistores como nico elemento del circuito y menor (por debajo de 1 MH). Se aprendi que a la hora de tomar la decisin, de que compuertas utilizar las ms verstiles y confiables son las CMOS. Ya que como se pueden observar en las Tablas No 1 y 2, esta tecnologa posee una precisin mucho mayor que la TTL, adems son mucho ms inmune a cambios en la temperatura del medio en el cual operan, as como tambin al ruido, hacindolas ideales para el trabajo en ambientes hostiles.

9. BIBLIOGRAFIA TOCCI, Ronald J. Sistemas Digitales: Principios y Aplicaciones. Sexta Edicin, Editorial Prentice Hall. Mxico 1996. Pg 832. -FLOYD, Thomas L, Fundamentos de Sistemas Digitales. Septima Edicin, Editorial Prentice Hall.Madrid Espaa 2000. Pg 1256. -WAKERLY, Jhon F. Diseo Digital: Principios y Prcticas. Tercera Edicin Prentice Hall.Mxico 1992. Pg 800.

S-ar putea să vă placă și