Suprimarea efectelor perturbatoareasupra funcionrii unui convertor
analog-digital realizat cu circuitul integrat C520D 1. Introducere Schema bloc intern a circuitului integrat C520D este reprezentat n Figura 1. Tehnologia de realizare a circuitului este I2L (Integrated Injection Logic logic integrat prin injecie), cu urmatoarele caracteristici notabile: - viteza de lucru comparabil cu cea din tehnologia bipolar; - densitatea de componente pe unitatea de arie mai mare ca la tehnologia MOS(200 de pori pe mm2); - consum de putere comparabil cu familia CMOS; - capacitate de ieire (fan - out ) mic (dou intrari TTL). Caracteristicile funcionale i schema de utilizare ca voltmetru digital pe trei digii sunt date n Anexa 1. 2. Funcionarea dup schema bloc a circuitului C520D Tensiunea analogic de la intrrile High i Low este convertit ntr-un curent de intensitate proporional cu aceasta. Tensiunea de referin, ajustabil cu P1, este convertit ntr-un curent de referin. Convertorul este cu integrare cu dou pante, respective faze, condensatorul de integrare fiind C 2 de la pinul 12 la U=+5V. Comparatorul C detecteaz starea convertorului prin evaluarea sarcinii din C 2 i furnizeaz informaia logicii de comand i control L. Prin L se realizeaz cele dou faze ale conversiei i anume: - faza integrrii curentului I=f(Uin), pe durata constant stabilit prin construcia circuitului (cablat), astfel ca sarcina din C2 este proporional cu Uin ; - faza integrrii curentului de referin, de intensitate constant, rezultnd astfel o durat de timp proporional cu Uin . Logica de comand i control, informat asupra strii C2 de ctre C, comand intrarea n funciune fie a convertorului Uin Iin , fie a convertorului Uref Iref . Pe durata ncrcrii C2 de la +5V prin Iin , informaia masurat n ciclul anterior este multiplexat la ieirea numeric. Pe durata descrcrii C 2 prin sursa de +5V i Iref , numrtorul N se ncarc cu impulsuri de la oscilatorul O. Aceste impulsuri, trec printr-o poart logic din L, ajungnd la N, la divizorul numeric D 1 la ieirea cruia se obine semnalul ce comanda multiplexarea i la divizorul numeric D 2, care determin viteza de conversie, prin programarea exterioar cu U1 (vezi Anexa 1). Depairile domeniului Uin sunt detectate prin reacia de la N la L. Sincronizarea transferului informaiei N MUX se face prin reacia de la MUX la N. A fost utilizat soluia cu multiplexarea informaiei numerice la ieire, pentru a economisi pini: 3 digii=12 pini nemultiplexat, 7 pini multiplexat. Multiplexarea informaiei numerice la ieire, se face n ordinea, MSD, LSD, NSD. n Figura 2 sunt reprezentate formele de und ale semnalelor MSD, LSD, NSD. Se remarc prezen unor impulsuri parazite, spre zero logic, cuplate pe semnalele aflate n unu logic, adiacente semnalului care trece n zero logic, n mod normal. Deoarece pe 1
durata i se afiseaz digitul Di , i[1,3], aceste ace parazite determin afiarea i a
digitului pentru care semnalul de validare trece in zero logic n mod parazit (de exemplu, pe 1 vor fi afiate, pentru durata acului parazit, toi digiii). Dac se utilizeaz ca voltmetru digital lent (2-7 ms/s), durata acelor fiind mult mai mic dect duratele 1 , 2 i 3 ,efectul lor nu este detectabil (ineria ochiului omenesc). Dac se utilizeaz circuitul C520D pentru construcia unui CAN mai rapid (150 ms/s) i se ncarc informaia numeric ntr-un registru de memorie, aceste ace parazite vor falsifica informaia din registru (Anexa 2). N10 valoarea afiat; N10 = (MSD)10102+(NSD)10101+(LSD)10100 MSD10=D23+C22+B21+A20 Msurare=C1 se descarc prin Iref Afiare(n-1)=C1 se ncarc prin I1n A ace parazite
Figura 2 Formele de und la pinii MSD(4), LSD(5), i NSD(3)
Pe durata 1 la ieirile D, C, B, A se afl codul corespunzator MSD etc. Apriia acestor ace parazite este determinat de cuplarea parazit a liniilor de ieire ntre MUX i tranzistoarele amplificatoare de curent T5, T6, si T7 (bazele lor). 3. Filtrarea acelor parazite n Anexa 2 este reprezentat schema electric de conexiuni a CAN cu C520D cu filtrarea perturbaiilor. Semnalele MSD , NSD i LSD (active pe zero logic) sunt filtrate numeric prin filtrele realizate cu I1, I2, M1 si elementele R,C aferente, I3, I4, M2 i elementele R,C aferente i respectiv I5, I6, M3 i elementele aferente. Aceste filtre au cte doua ieiri: una pentru comand, prin tranzistoarele amplificatoare de curent T5, T6 si T7 , digiilor D1, D2, D3, i alta pentru comanda ncrcrii datelor n registrele de memorie RM 1, RM2, RM3. Tranzistoarele T2, T3 i T4 adapteaz iesirile lui C520D la intrarile inversoarelor I1, I2 i I3.
Circuitul CDB454 formeaz semnalul de comand , Masurare rapid, dat n
pinul 6 al C520D prin monostabilul M4, bistabilul B si tranzistorul T1. Datorit reaciei Q (M4), R (S), Q (B), T1 , pin 6(C520D), circuitul de conversie (ntreaga schem) se afla n starea HOLD (memorie) a ultimei informaii msurate. Prin acionarea butonului K, la intrarea de tact a bistabilului B se afl impulsuri de comand care aduc ieirea Q n zero logic. Tranzistorul T1 se satureaz i cupleaz pinul 6 (C520D) la +5V ceea ce nseamn msurare rapid. Valoarea msurat este afiat pe durata zero logic a semnalelor MSD , NSD i LSD . Cnd aceste semnale sunt toate unu logic la intrarea B a lui M4 apare comanda temporizare (la B iar A1 , A2 sunt n zero logic de la ieirea Q (B)). La pinul Q(M4) apare un nivel logic ridicat, pe o durat =RCln2, (R=2K (intern M4) , C=1F) deci led-ul L13 va semnaliza comanda dat. Ieirea Q(M4) se afla n zero logic pe aceeai perioad () i va reseta bistabilul B, aducnd ieirea Q a acestuia n unu logic. Tranzistorul T1 se va bloca, ntre pinul 6 (C520D) i +5V, rmne rezistena de 6,8 K, deci circuitul intr n starea HOLD a ultimei informaii afiate. n acelai timp cu afiarea, se ncarc i registrele de memorie RM 1, RM2, RM3, comenzile fiind filtrate de acele parazite. 4. Lucrri de efectuat n laborator Dup studiul materialului didactic, se vizualizeaz semnalele MSD , NSD i LSD la ieirea convertorului C520D, apoi pe tot traseul strbtut pn la intrrile de ncrcare ale registrelor de memorie. Se compar informaia afiat cu led-urile L 1L12 n cod BCD cu informaia afiat n zecimal cu D1, D2 si D3. La intrarea analogic se aplic o tensiune continu , pozitiv, cuprins ntre 0999 mV. 5. ntrebri (Vezi schema din Anexa 2). a) Ce rol au porile CDB408E? De ce nu s-au scurtcircuitat pinii de intrare , 12 cu 13 , 9 cu 10 , 2 cu 3 , 4 cu 5 i s-a ales soluia conectrii a patru dintre ei la +5V? b) Msurai aproximativ duratele 1 , 2 , 3 i msurare i calculai viteza de conversie maxim (msurri/secund). c) Cum se poate asigura generarea unui singur impuls de comand, la apsarea butonului K? Se utilizeaz un oscilator cu banda de frecven de minim 10 MHz.