Sunteți pe pagina 1din 7

Ministerul Educaiei al Republicii Moldova

Universitatea Tehnic a Moldovei


Facultatea Calculatoare, Informatic i Microelectronic
Catedra Tehnologii informationale

Lucrare de laborator 1
Analiza i Sinteza Dispozitivelor Numerice
Varianta 5

A executat:

st.grupei TI-113
Cozma Nicolae

A verificat:

_____________
_____________

Chiinu 2012

Tema:Sinteza circuitelor logice combinaionale


Scopul lucrrii: Studierea practic i cercetarea procesului
de sintez a circuitelor logice combinaionale. Deprinderi
practice.

Coninutul lucrrii:Sunt date dou funcii:


y1= ( 2,4,5,7,8,9,12,14,15) ; y2=(0,1,2,7,8,10,11,14)
De minimizat cele dou funcii utiliznd pentru prima funcie FCD
forme, iar pentru cea de-a doua FCC forme. Pentru ambele funcii de
scris cte patru forme aplicnd formulele lui De Morgan i de reprezentat
schemele funciilor minimizate conform standardului european.

Mersul lucrrii
Partea teoretic:
Circuitele logice combinationale, CLC, sunt un caz particular al
sistemelor secventiale finite sau al automatelor finite, numite automate
de grad 0.
Circuitele logice combinationale se caracterizeaza prin faptul ca
variabilele de iesire sunt independente de timp si de starea interna, fiind
determinate numai de variabilele de intrare (starea variabilelor de intrare
la momentul considerat).
Legatura dintre starea iesirii si starea intrarii unui CLC este realizata de
functia de transfer. x1 y1 x2 y2
CLC
xn ym
Oricare functie de iesire y (y1, y2,, ym) este functie de toate
variabilele de intrare (x1, x2,, xn). Un CLC se poate descrie astfel: y1
= f1(x1, x2,, xn) y2 = f2(x1, x2,, xn)
ym = fm(x1, x2,, xn)
Functiile se vor exprima in forma canonica disjunctiva FCD sau in
forma canonica conjunctiva FCC.
Independenta fata de timp presupune ca o data cu modificarea
variabilelor de intrare se modifica simultan si variabilele de iesire. Din
punct de vedere practic, datorita intarzierilor produse de circuitele logice
si de conexiuni, modificarea simultana nu este posibila. Ca urmare, pe
durata procesului tranzitoriu de stabilire a variabilelor de iesire, vectorul
iesirilor poate lua valori intermediare diferite de valoarea finala, ceea ce
conduce la fenomenul de hazard combinational, de care trebuie sa se tina
cont la proiectarea unui sistem numeric.

In general, la circuitele logice combinationale, vom face abstractie de


proprietatile fizice ale portilor logice, de faptul ca un impuls teoretic
difera de unul real. Vom analiza aceste fenomene doar in cazul
hazardului combinational.

Partea practic:
y1= ( 2,4,5,7,8,9,12,14,15) ; y2=(0,1,2,7,8,10,11,14)
Nr
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15

x1 x2 x3 x4
0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
0 1 0 1
0 1 1 0
0 1 1 1
1 0 0 0
1 0 0 1
1 0 1 0
1 0 1 1
1 1 0 0
1 1 0 1
1 1 1 0
1 1 1 1

y1
0
0
1
0
1
1
0
1
1
1
0
0
1
0
1
1

y2
1
1
1
0
0
0
0
1
1
0
1
1
0
0
1
0

Diagrama Karnaugh pentru funcia y1:


x1 x2
x3 x4

00

00
01

11

11
10

01

1
1

10
1
1

1
1

00

01

11

10

00
0

01

11
0

10

0
0

Pentru FCDN avem 4 forme pentru y1:


y1 ( x1 x 2 x3 ) ( x 2 x3 x 4 ) ( x1 x 2 x 4 ) ( x1 x 2 x3 ) ( x1 x 2 x3 x 4 )
forma (I/SAU)

y1 ( x1 x2 x3 ) ( x2 x3 x4 ) ( x1 x2 x4 ) ( x1 x2 x3 ) ( x1 x2 x3 x4 )
forma (SAU-NU/SAU-NU)
y1 ( x1 x 2 x3 )( x 2 x3 x 4 )( x1 x 2 x 4 )( x1 x 2 x3 )( x1 x 2 x3 x 4 )
forma (SAU/SI-NU)
y1 ( x1 x 2 x3 )( x 2 x3 x 4 )( x1 x 2 x 4 )( x1 x 2 x3 )( x1 x 2 x3 x ) forma (SI-NU/SI-NU)

FCC:

y1 ( x1 x 2 x3 ) ( x1 x 2 x 4 ) ( x1 x 2 x3 ) ( x1 x 2 x3 x 4 ) ( x1 x 2 x3 x 4 )

y1 ( x1 x2 x3 ) ( x1 x2 x4 ) ( x1 x2 x3 ) ( x1 x2 x3 x4 ) ( x1 x2 x3 x4 )
y1 ( x x x ) ( x x 2 x 4 ) ( x x x ) ( x x x x ) ( x x x x )
2

y1 ( x x2 x3 ) ( x x2 x4 ) ( x1 x2 x3 ) ( x1 x2 x3 x4 ) ( x x2 x3 x4 )

Schema logica pentru y1 in baza elementelor si-nu/si-nu:

Diagrama temporara:

Diagrama Karnaugh pentru funcia y2:

x1 x2
x3 x4

00

01

11

00

01

11

01

1
1

11
10

10

00

10

1
1

Pentru FCC avem 4 forme pentru y2:


y 2 ( x 2 x3 )( x1 x 3 x 4 )( x1 x 2 x 4 )( x1 x 2 x3 x 4 )( x1 x 2 x3 x 4 )

Forma (SAU/SI)
y 2 ( x 2 x3 ) ( x1 x3 x 4 ) ( x1 x 2 x 4 ) ( x1 x 2 x3 x 4 ) ( x1 x 2 x3 x 4 ) ( x1 x 2 x3 )

forma (SAU-NU/SAU-NU)
y 2 ( x 2 x3 ) ( x1 x 3 x 4 ) ( x1 x 2 x 4 ) ( x1 x 2 x3 x 4 ) ( x1 x 2 x3 x 4 ) ( x1 x 2 x3 )

forma (SI/SAU-NU)
y 2 ( x 2 x3 ) ( x1 x3 x 4 ) ( x1 x 2 x 4 ) ( x1 x 2 x3 x 4 ) ( x1 x 2 x3 x 4 ) ( x1 x 2 x3 )

forma (I-nu/SI-NU)
FCDN:

y 2 ( x 2 x 4 ) ( x1 x 2 x 3 ) ( x1 x 2 x 3 x 4 ) ( x1 x 2 x 3 ) ( x1 x 3 x 4 )
y 2 ( x 2 x 4 )( x1 x 2 x3 )( x1 x 2 x 3 x 4 )( x1 x 2 x3 )( x1 x 3 x 4 )

y 2 ( x 2 x 4 )( x1 x 2 x3 )( x1 x 2 x3 x 4 )( x1 x 2 x3 )( x1 x3 x 4 )
y 2 ( x 2 x 4 ) ( x1 x 2 x3 ) ( x1 x 2 x3 x 4 ) ( x1 x 2 x3 ) ( x1 x3 x 4 )

Diagrama temporal, schema funciei, pentru y2: in baza


elementelor SAU-NU/SAU-NU

Concluzii: n urma elaborrii acestei lucrri de laborator am aflat ce reprezint


un circuit logic combinaional.
Am realizat minimizarea prin metoda Karnaugh, schema logic a funciei date
i diagrama temporal. Aceste noiuni reprezint baza teoriei analizei i
sintezei dispozitivelor numerice i au o mare importan pentru studiile n
domeniul dat.