Sunteți pe pagina 1din 2

Q: Ce dimensiune are o memorie cu locatii de memorie de 4 octeti si adrese fizice de 32 biti?

A: 16GB

Q: Un microprocessor CISC cu attribute de arhitectura conform cap2 al cursului, va executa o


instructiune cu urmatoarea descriere formala:

(R0) <- (R0) – 8h

Care din urmatorii ciclii masina sunt implicati in executia instructiunii?

A: (raspuns multiplu)

- Fetch si decodare
- Citire adresa din memorie
- Citire operand din memorie
- Scriere in memorie
- Executie operatie aritmetico-logica
- Citire de la port

Q: Care din urmatoarele afirmatii sunt adevarata in cazul adresarii relative la baza implicite?

A: (raspuns multiplu)

- Informatia se afla in memorie la o adresa efectiva obtinuta prin suma dintre continutul lui BX
si continutul lui SI sau DI
- Se foloseste adresarea in instr MOV AX,[BX+DI]
- Informatia se afla in memorie la adr fizica otinuta prin suma dintre BX si IP
- Informatia se afla in memorie la ad ref obt prin suma din BP si SI/DI
- Se foloseste adresarea in instr ADD BX,[BP+33h]

Q: Selectati afirmatiile adev

A: (raspuns multiplu)

- RISC mai putine moduri de adresare decat CISC


- RISC mai putine instr decat CISC
- RISC mai putin eficiente dpdv al energiei decat CISC
- RISC unitate control si sincronizare mai flexibile decat CISC
- RISC mai multe register de uz general decat CISC
- RISC instr mai simple decat CISC

Q: Un microprocessor are memorie adresabil pana la 1MB, mem segmentata (adr segm – 1 octet, ad ref
– 4 octeti) si poate raspunde la max 16 tipuri dif de intreruperi vect.

Care este dimensiunea tabelei cu vectori?

A: 80 octeti

Q: Care sunt afirmatiile adev?

A: (raspuns multiplu)
- RISC poate utiliza reg uz general pt a crea stive/cozi
- RISC realizeaza op aritm-logice fara accumulator
- RISC pot trasmite param de intrare catre subprograme numai prin ferestre de reg
- RISC folosesc tehnica benzii rulante in mod uniform si systematic
- RISC acceseaza memoria numai cu instr de transfer de date
- RISC au in general mai multe seturi de reg logice

Q: Care sunt afirmatiile adev?

A: (raspuns multiplu)

- Unit de control si sync este microprogr la RISC si cablata la CISC


- Dimensiunea/formatul instr variabil la RISC fix la CISC
- RISC au in general dimens mai mica decat CISC
- Chronologic, RISC au aparut dupa CISC
- Progr pentru RISC sunt in general mai scurte decat progr pentru CISC
- Pt RISC CPI>1, iar pt CISC CPI=1

Q: Executia instr OUT 10h,AX presupune

A: Copierea celor doi octeti din registrul AX in portul cu adr 10h

Q: ce se afla in SI dupa executia urmt:

MOV SI, 109h

STD

STOSW

MOVSW

A: 107h

Q: ce se intampla cu SP dupa executia urmt:

MOV CX, 02h

Et: push CX

Loop Et

Add SP, 01h

A: -3

S-ar putea să vă placă și