Sunteți pe pagina 1din 34

nvmntul profesional i tehnic n domeniul TIC Proiect cofinanat din Fondul Social European n cadrul POS DRU 2007-2013

Beneficiar Centrul Naional de Dezvoltare a nvmntului Profesional i Tehnic


str. Spiru Haret nr. 10-12, sector 1, Bucureti-010176, tel. 021-3111162, fax. 021-3125498, vet@tvet.ro

Circuite electronice digitale Materiale de nvare partea a II-a

Domeniul: Electronic i automatizri Calificarea: Electronist reele de telecomunicaii Nivel 2

2009

AUTOR: Mihaela Markovits Profesor grad didactic I Colegiul Tehnic George Bariiu Baia Mare

COORDONATOR: Remus Cazacu Profesor grad didactic I, Colegiul Tehnic de Comunicaii N.V. Karpen Bacu

CONSULTAN: IOANA CRSTEA expert CNDIPT GABRIELA CIOBANU expert CNDIPT ANGELA POPESCU expert CNDIPT DANA STROIE expert CNDIPT

Acest material a fost elaborat n cadrul proiectului nvmntul profesional i tehnic n domeniul TIC, proiect cofinanat din Fondul Social European n cadrul POS DRU 2007-2013 2

Cuprins
I. Introducere....................................................................................................................................4 II. Resurse........................................................................................................................................6 Tema 4. Codificatoare. Decodificatoare......................................................................................7 Fia de documentare 4.1..........................................................................................................7 Activitatea de nvare 4.1 Codificatoare .....................................................................................14 Activitatea de nvare 4.2 Decodificatoare ..................................................................................16 Tema 5. Demultiplexoare. Multiplexoare..................................................................................19 Fia de documentare 5.1........................................................................................................19 Activitatea de nvare 5.1 Demultiplexoare.................................................................................24 Activitatea de nvare 5.1 Multiplexoare......................................................................................26 Tema 6. Comparatoare...............................................................................................................28 Fia de documentare 6.1........................................................................................................28 Activitatea de nvare 6.1 Comparatoare......................................................................................31 Glosar.............................................................................................................................................33 III.Bibliografie...............................................................................................................................34

I. Introducere
Materialul de nvare are rolul de a conduce elevul la dobndirea competenelor: Identific circuite integrate logice Implementeaz funcii binare simple cu circuite integrate logice Interconecteaz circuite integrate logice n montaje Verific funcionarea montajelor

Domeniul: Electronic i automatizri Calificarea: Electronist reele de telecomunicaii Nivelul de calificare: 2 Materialul cuprinde: fie de documentare activiti de nvare glosar

Prezentul material de nvare se adreseaz elevilor din anul de completare, domeniul Electronic i automatizri, calificarea Electronist reele de telecomunicaii . Tema Tema 4. Codificatoare. Decodificatoare Competena/rezultatul nvrii Identific circuite integrate logice Interconecteaz circuite integrate logice n montaje Verific funcionarea montajelor Identific circuite integrate logice Interconecteaz circuite integrate logice n montaje Verific funcionarea montajelor Identific circuite integrate logice 4 Elemente componente Fia de documentare 4.1. Codificatoare. Decodificatoare Activitatea de nvare 4.1. Codificatoare Activitatea de nvare 4.2. Decodificatoare Fia de documentare 5.1. Demultiplexoare. Multiplexoare Activitatea de nvare 5.1. Demultiplexoare Activitatea de nvare 5.2. Multiplexoare Fia de documentare 6.1. Comparatoare Activitatea de nvare 6.1.

Tema 5. Demultiplexoare. Multiplexoare

Tema 6. Comparatoare

Verific funcionarea montajelor

Absolvenii nivelului 2, an de completare, calificarea pregtirea la nivelul 3.

Electronist reele de

telecomunicaii, vor fi dobndi abilitai i cunotine care le vor permite s continue

II. Resurse
Prezentul material de invare cuprinde diferite tipuri de resurse care pot fi folosite de elevi: fie de documentare; activiti de nvare; glosar; bibliografie.

Elevii pot folosi att materialul prezent (n forma printat) ct i varianta echivalent online.

Tema 4. Codificatoare. Decodificatoare


Fia de documentare 4.1

Codificatorul este circuitul logic folosit pentru a realiza conversia unui numr zecimal n cod binar sau BCD. El furnizeaz la ieire un cuvnt de cod de mai muli bii la activarea uneia sau mai multor intrri. Codificatorul de adres realizeaz codificarea binar a unui numr zecimal. El este realizat n dou variante: Ca circuit neprioritar, folosit atunci cnd se activeaz o singur intrare Ca circuit prioritar, folosit atunci cnd se activeaz mai multe intrri

Codificatorul de adres neprioritar are 7 intrri (I1 I7) i 3 ieiri (A0, A1, A2).

I 1 I 2 I3 I4 I5 I6 I7 A2 A1 A0

Fig.1 Schema bloc a codificatorului de adres neprioritar La activarea unei intrri cu nivel logic 1, pe ieiri apare codul binar corespunztor intrrii activate. I1 1 0 0 0 0 0 0 I2 0 1 0 0 0 0 0 I3 0 0 1 0 0 0 0 I4 0 0 0 1 0 0 0 I5 0 0 0 0 1 0 0 I6 0 0 0 0 0 1 0 I7 0 0 0 0 0 0 1 A2 0 0 0 1 1 1 1 A1 0 1 1 0 0 1 1 A0 1 0 1 0 1 0 1

Fig.2 Tabelul de adevr al codificatorului de adres neprioritar

n cazul activrii simultane a mai multor intrri exist posibilitatea apariiei unei adrese eronate pe ieiri. Codificatorul de adres neprioritar este realizat cu pori logice de tip SAU (OR). Codificatorul de adres prioritar este realizat astfel nct pe ieiri apare codul intrrii cu prioritatea cea mai mare dintre cele activate. n acest scop fiecrei intrri de date i se asociaz o prioritate, care crete cu numrul su de ordine.

0 1 2 3 4 5 6 7 EI A 2 A 1 A0 EO GS

Fig.3 Schema bloc a codificatorului de adres prioritar Circuitul are att intrrile ct i ieirile active pe nivel logic 0: 8 intrri prioritare de date,
0

o intrare de condiionare a funcionrii, EI ; o ieire care semnalizeaz faptul c toate intrrile de date sunt inactive,
EO

o ieire care semnalizeaz faptul c cel puin o intrare de date este activat , GS ;

3 ieiri pe care apare, complementat, codul binar corespunztor intrrii de date cu prioritatea cea mai mare dintre cele activate, A 2 , A1 , A 0 .
EI
0

A2

A1

A0

EO

GS

1 0 0 0

x 1 x x

x 1 x x

x 1 x x

x 1 x x

x 1 x x

x 1 x x

x 1 x 0 8

x 1 0 1

1 1 0 0

1 1 0 0

1 1 0 1

1 0 1 1

1 1 0 0

0 0 0 0 0 0

x x x x x 0

x x x x 0 1

x x x 0 1 1

x x 0 1 1 1

x 0 1 1 1 1

0 1 1 1 1 1

1 1 1 1 1 1

1 1 1 1 1 1

0 0 1 1 1 1

1 1 0 0 1 1

0 1 0 1 0 1

1 1 1 1 1 1

0 0 0 0 0 0

Fig.4 Tabelul de adevr al codificatorului de adres prioritar Codificatorul de adres prioritar exist ca circuit integrat i are codul de catalog 74148.
1 1 1 1 0 1 2 3 1 2 3 4 5 0 1 2 3 4 5 6 7 EI 74148 A0 A1 A2 G S 9 7 6 14

EO

15

Fig.5 Codificatorul de adres prioritar 74148 Codificatorul zecimal-BCD codific un numr zecimal n cod BCD. El exist ca circuit integrat , avnd cele 9 intrri i 4 ieiri active pe nivel logic 0. Codul de catalog al integratului este 74147.
11 12 13 1 2 3 4 5 10 1 2 3 4 5 6 7 8 9 74147

A B C D

9 7 6 14

Fig.6 Codificatorul zecimal - BCD 74147

Decodificatorul (DCD) este circuitul logic care activeaz una sau mai multe ieiri n funcie de un cuvnt de cod (adres) aplicat pe intrri.

Decodificatorul BCD-zecimal convertete un numr din BCD (zecimal codat binar) n cod zecimal. Circuitul are 4 intrri de adres (A, B, C, D) i 10 ieiri active pe nivel logic 0 ( 0 9
9 ).

A B C D

DCD BCD/zecimal 0 1 2 3 4 5 6 7 8 9

Fig.7 Schema bloc a decodificatorului BCD-zecimal Decodificatorul identific codul BCD aplicat pe intrri i activeaz prin 0 logic linia de ieire corespunztoare acestui cod. A 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 B 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 C 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 D 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1

0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1

1 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1

1 1 0 1 1 1 1 1 1 1 1 1 1 1 1 1

1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 1

1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1

1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1

1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1

1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1

1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1

1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1

Fig.8 Tabelul de adevr al decodificatorului BCD-zecimal

10

Strile 1010, 1011, 1100, 1101, 1110, 1111 sunt considerate stri false pentru c nu sunt incluse n codul BCD. La aplicarea codului corespunztor uneia din aceste stri, toate ieirile circuitului vor fi pe nivel logic 1. Decodificatorul BCD-zecimal se poate realiza cu 10 pori I NU (NAND), sau poate fi utilizat circuitul integrat 7442.
0 1 2 3 4 5 6 7 8 9 1 2 3 4 5 6 7 9 10 11

15 14 13 12

A B C D

7442

Fig.9 Decodificatorul BCD - zecimal 7442

Decodificatorul BCD- 7 segmente comand sistemele de afiaj numeric realizate cu apte segmente luminoase care pot fi becuri, diode electroluminiscente (LED-uri) sau cristale lichide. Circuitul are 4 intrri de adres (A, B, C, D) i 7 ieiri (a, b ,c, d, e, f, g) care comand apte segmente dispuse sub forma cifrei 8.
a

A B C D

DCD BCD/7 segmente a b c d e f


a.

f e

b c

b.

Fig. 10 Decodificatorul BCD-7 segmente: a. Schema bloc; b. Dispunerea segmentelor n sistemul de afiaj numeric Afiarea cifrei dorite ( vezi Fig. 11) se poate obine pornind de la starea iniial n care segmentele sunt fie toate aprinse, fie toate stinse. 11

Fig.11 Configuraia cifrelor n sistemul de afiaj numeric Starea segment aprins se asociaz cu valoarea logic 1, iar cea de segment stins, cu valoarea logic 0. A B C D 0 0 0 0 0 0 0 0 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 0 0 1 1 0 0 0 1 0 1 0 1 0 1 0 1 0 1 2 3 4 5 6 7 8 9 a b c d e f 1 0 1 1 0 1 0 1 1 1 1 1 1 1 1 0 0 1 1 1 1 1 0 1 1 1 1 1 1 1 1 0 1 1 0 1 1 0 1 0 1 0 1 0 0 0 1 0 1 0 1 0 0 0 1 1 1 0 1 1 g 0 0 1 1 1 1 1 0 1 1

Fig.12 Tabelul de adevr al decodificatorului BCD-7 segmente Pentru decodificatorul BCD-7 segmente exist dou circuite integrate, circuitul 7448 care respect tabelul de adevr din Fig.12 i circuitul 7446 care are aceleai conexiuni externe ca i 7448, dar este proiectat pornind de la ipoteza c toate segmentele sunt iniial stinse i se aprind cele corespunztoare afirii cifrei dorite.
7 1 2 6 4 5 3 13 12 11 10 9 15 14

1 2 4 8 BI/RBO RBI LT 7446

A B C D E F G

7 1 2 6 4 5 3

1 2 4 8 BI/RBO RBI LT 7448

A B C D E F G

13 12 11 10 9 15 14

12

Fig.13 Decodificatoarele BCD 7 segmente 7446 i 7448

13

Activitatea de nvare 4.1 Codificatoare


Competene: Identific circuite integrate logice Interconecteaz circuite integrate logice n montaje Verific funcionarea montajelor

Obiective vizate: s identifici tipuri de codificatoare s explici funcionarea codificatoarelor de adres i a codificatorului zecimal-BCD s precizezi rolul pinilor circuitelor integrate codificator de adres prioritar, respectiv codificator zecimal-BCD s evaluezi rolul circuitelor codificatoare n montaje

Tipul activitii: Cubul

Sugestii: Clasa este mprit n 6 grupe, fiecare grup avnd cte un coordonator care va rostogoli un cub, urmnd ca grupa pe care o conduce s rezolve n 10 minute sarcina indicat de profesor pe faa superioar a cubului Timp de lucru recomandat: 45 de minute

Coninutul: Codificatoare Obiectivul: Aceast activitate v va ajuta s identificai codificatoarele i s nelegei funcionarea i rolul acestora. Enun: Rezolvai sarcina care v revine prin rostogolirea aleatoare a cubului: 14

Descrie codificatoarele de adres (neprioritar i prioritar) i codificatorul zecimal-BCD Compar din punctual de vedere al conexiunilor codificatoarele de adres (neprioritar i prioritar) i codificatorul zecimal-BCD Analizeaz funcionarea codificatoarelor de adres (neprioritar i prioritar) i a codificatorului zecimal-BCD Asociaz ntr-un tabel de adevr nivelul logic al ieirilor n funcie de nivelul logic al intrrilor, pentru a explica funcionarea codificatoarelor de adres neprioritar i prioritar Aplic informaiile din catalogul de circuite logice integrate pentru a identifica configuraia circuitelor integrate 74147 i 74148 Argumenteaz superioritatea codificatorului de adres prioritar fa de cel neprioritar

Evaluare: Timp de 5 minute coordonatorul fiecrei grupe va prezenta n plen rezultatele obinute. Punctajul realizat de fiecare grup se va acorda de ctre profesor n funcie de: ncadrarea n timp pentru rezolvarea sarcinii de lucru corectitudinea prezentrii calitatea prezentrii

15

Activitatea de nvare 4.2 Decodificatoare


Competene: Identific circuite integrate logice Interconecteaz circuite integrate logice n montaje Verific funcionarea montajelor

Obiective vizate: s identifici tipuri de decodificatoare integrate s explici funcionarea circuitelor decodificatoare s precizezi rolul pinilor circuitelor integrate decodificatoare s evaluezi rolul circuitelor decodificatoare n montaje

Tipul activitii: Metoda grupurilor de experi

Sugestii: Elevii se mpart n 4 grupe, fiecare grup avnd iniial de rezolvat sarcinile nscrise ntr-o fi de lucru Timp de lucru recomandat: 30 minute

Coninutul: Descrierea circuitelor decodificatoare Obiectivul: Aceast activitate v va ajuta s recunoatei circuite logice decodificatoare i s nelegei funcionarea i rolul acestora. Enun: Avei la dispoziie 20 de minute pentru a rezolva sarcina de lucru care revine grupei voastre. Reorganizai apoi grupele, astfel nct n grupa nou format s existe

16

cel puin o persoan din grupa iniial. Timp de 10 minute mprtii cu ceilali colegi din grupa nou format cunotinele acumulate la pasul anterior. Grupa 1 Descrierea decodificatorul BCD-zecimal 1. Definii rolul decodificatorului BCD-zecimal 2. Desenai schema bloc a decodificatorului BCD-zecimal 3. Precizai conexiunile decodificatorului BCD-zecimal Grupa 2 Descrierea decodificatorul BCD-7 segmente 1. Definii rolul decodificatorului BCD-7 segmente 2. Desenai schema bloc a decodificatorului BCD-7 segmente 3. Precizai conexiunile decodificatorului BCD-7 segmente Grupa 3 Funcionarea decodificatorul BCD-zecimal 1. Completai tabelul de adevr al decodificatorului BCD-zecimal 2. Explicai funcionarea circuitului pe baza tabelului de adevr 3. Asociai n tabelul de mai jos pinii circuitului integrat 7442 cu conexiunile decodificatorului BCD-zecimal, preciznd i tipul conexiunii (intrare/ieire): Conexiunea Tipul conexiunii Notaie Numrul pinului pe circuitul integrat 7442

Grupa 4 Funcionarea decodificatorul BCD-7segmente 1. Prezentai modul n care sunt dispuse segmentele n sistemele de afiaj numeric 2. Desenai configuraia cifrelor n sistemele de afiaj numeric 3. Completai tabelul de adevr al decodificatorului BCD-7segmente, asociind starea segment aprins cu valoarea logic 1, iar cea de segment stins, cu valoarea logic 0.

17

Evaluare: Se realizeaz o interevaluare ntre elevi dup urmtoarele criterii: 1p- ncadrarea n timp pentru rezolvarea sarcinii de lucru 1p- claritatea desenelor executate 4p- corectitudinea schemelor i tabelelor 2p- exactitatea datelor de catalog 2p- identificarea configuraiei circuitelor integrate

18

Tema 5. Demultiplexoare. Multiplexoare


Fia de documentare 5.1

Demultiplexorul (DMUX) este circuitul logic care distribuie datele de pe o cale de intrare pe mai multe ci de ieire. Calea de ieire pe care sunt transmise datele este selectat printr-un cuvnt de cod (adres). Circuitul are: o intrare de condiionare a funcionrii , G1, care permite funcionarea atunci cnd este legat la mas (nivel logic 0); o intrare de date, G2, comun tuturor ieirilor; n intrri de adres; 2n ieiri active pe nivel logic 0.

Un demultiplexor de 3 bii are 3 intrri de adres (A,B,C) i 8 ieiri ( 0 7 ).

A B C

G2 G1 DMUX 0 1 2 3 4 5 6 7

Fig.1 Schema bloc a unui DMUX de 3 bii Funcionarea circuitului, ilustrat n tabelul de adevr din Fig.2 pentru un demultiplexor de 2 bii, poate fi prezentat pe scurt astfel : dac G1 este pe nivel logic 1, circuitul este blocat, toate ieirile fiind n 1 logic circuitul funcioneaz numai cu G1 legat la mas pentru fiecare dintre cele 4 combinaii distincte posibile care se pot aplica pe intrrile de adres este selectat cte o ieire 19

pe ieirea selectat se transmit datele de pe G 2

G1

G2

Fig. 2 Tabelul de adevr al unui DMUX de 2 bii (4 ci)

Dac nu se utilizeaz intrarea de date, demultiplexorul devine un decodificator cu rolul de a selecta ieirea corespunztoare codului binar aplicat pe intrrile de adres.
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 1 2 3 4 5 6 7 8 9 10 11 13 14 15 16 17

23 22 21 20

13 3 2 1 14 15

A B C D

A B 1G 1C 2G 2C 74155

1Y 1Y 1Y 1Y 2Y 2Y 2Y 2Y

0 1 2 3 0 1 2 3

7 6 5 4 9 10 11 12

18 19

G1 G2 74154

Fig. 3 Demultiplexoare integrate din seriaTTL

20

Multiplexorul (MUX) este circuitul logic care permite trecerea datelor de la una din intrri la o unic ieire. Selecia intrrii se realizeaz prin intermediul unui cuvnt de cod (adres). Circuitul are: o intrare de condiionare a funcionrii, E , care permite funcionarea atunci cnd este legat la mas (nivel logic 0); n intrri de adres; 2n intrri de date; o ieire, W.

Un multiplexor de 3 bii are 3 intrri de adres (A, B, C), 8 intrri de date (x 0 x7) i o singur ieire (W).

C B A

x 0 x1 x2 x3 x4 x5 x6 x7 E W

Fig.4 Schema bloc a unui MUX de 3 bii (8 ci) Pentru un multiplexor de 2 bii funcionarea este ilustrat de tabelul de adevr din Fig.5. A B x0 x1 x2 x3 W

21

Fig.5 Tabelul de adevr al unui MUX de 2 bii (4 ci) Dac E este pe 1logic, circuitul este blocat, ieirea W fiind n 0 logic Cuvntul de cod aplicat pe intrrile de adres duce la selecia unei intrri de date Pe ieire apar datele (0 sau 1) prezente pe intrarea de date selectat

Circuitele integrate multiplexoare pot avea pe lng ieirea W i ieire numai ieire
W

, sau

13 14 15 12 1 5 2 4 6 11 10 9

X0 X1 X2 X3 X4 X5 X6 X7 IN H A B C 4051

12 14 15 11 1 5 2 4 6 10 9

X0 X1 X2 X3 Y 0 Y 1 Y 2 Y 3 IN H A B 4052

X Y

13 3

12 13 2 1 5 3 6 11 10 9

X0 X1 Y 0 Y 1 Z0 Z1 IN H A B C 4053

X Y Z

14 15 4

Fig.6 Multiplexoare integrate din seria CMOS

22

4 3 2 1 15 14 13 12 11 10 9 7

D D D D D D D D A B C G

0 1 2 3 4 5 6 7

W Y

6 5

2 3 5 6 11 10 14 13 1 15

1A 1B 2A 2B 3A 3B 4A 4B A /B G 74157

1Y 2Y 3Y 4Y

4 7 9 12

2 3 5 6 11 10 14 13 1 15

1A 1B 2A 2B 3A 3B 4A 4B A /B G 74158

1Y 2Y 3Y 4Y

4 7 9 12

74151 6 5 4 3 10 11 12 13 14 2 1 15 1C 1C 1C 1C 2C 2C 2C 2C A B 1G 2G 74153 0 1 2 3 0 1 2 3 1Y 7 5 4 3 2 1 13 12 11 10 9 8 D D D D D D D D A B C 74152 0 1 2 3 4 5 6 7 W 6

2Y

Fig.7 Multiplexoare integrate din seriaTTL

23

Activitatea de nvare 5.1 Demultiplexoare


Competene: Identific circuite integrate logice Interconecteaz circuite integrate logice n montaje Verific funcionarea montajelor

Obiective vizate: s identifici tipuri de demultiplexoare s explici funcionarea demultiplexoarelor s utilizezi circuitele integrate demultiplexoare ca decodificatoare de adres s precizezi rolul pinilor circuitelor integrate demultiplexoare/decodificatoare s evaluezi parametrii specifici circuitelor integrate demultiplexoare

Tipul activitii: Expansiune

Sugestii: elevii se pot organiza n grupe mici (2-3 elevi) sau pot lucra individual Timp de lucru recomandat: 30 minute

Coninutul: Descrierea circuitelor integrate demultiplexoare Obiectivul: Dup aceast activitate vei putea s utilizai circuitele integrate demultiplexoare n diferite aplicaii. Enun: Pornind de la urmtoarele patru enunuri incomplete, realizai un eseu de aproximativ 14 rnduri n care s dezvoltai ideile coninute n enunuri. n realizarea 24

eseului cu titlul "Demultiplexorul" trebuie s folosii cele 10 cuvinte/expresii din lista dat. 1. Demultiplexorul este circuitul logic care transmite ..................................................... 2. Un demultiplexor de 3 bii (8 ci) are o intrare de condiionare a

funcionrii, ........................................................... 3. Funcionarea demultiplexorului poate fi descris astfel: dac intrarea de condiionare a funcionrii este pe nivel logic 1 (+V CC), circuitul este blocat, toate ieirile fiind ............... circuitul funcioneaz numai cu ...................... pentru fiecare dintre cele 16......................... datele de pe intrarea de date ....................

4. Dac nu se folosete intrarea de date, demultiplexorul devine.................................... Lista de cuvinte/expresii: datele, intrri de adres, intrare de date, ieiri, nivel logic 1, intrarea de condiionare a funcionrii, mas, combinaii distincte posibile, transmise, decodificator de adres.

Evaluare: 5 puncte pentru folosirea corect n contex a celor 10 cuvinte/ expresii date n list 5 puncte pentru corectitudinea informaiilor

25

Activitatea de nvare 5.1 Multiplexoare


Competene: Identific circuite integrate logice Interconecteaz circuite integrate logice n montaje Verific funcionarea montajelor

Obiective vizate: s identifici circuite logice multiplexoare s explici funcionarea multiplexoarelor s precizezi rolul circuitelor integrate multiplexoare s evaluezi parametrii specifici circuitelor integrate multiplexoare

Tipul activitii: Harta pianjen

Sugestii: elevii se pot organiza n grupe mici (2-3 elevi) sau pot lucra individual Timp de lucru recomandat: 20 minute

Coninutul: Descrierea circuitelor integrate multiplexoare Obiectivul: Aceast activitate v va ajuta s utilizai circuitele integrate multiplexoare n montaje. Enun: Folosind diferite surse (Internet, reviste de specialitate, Catalog de circuite integrate digitale, fia de documentare etc. ) obinei informaii despre multiplexorul de 8 ci (3 bii) i organizai-le dup modelul de mai jos:

26

Schem bloc Definiie Conexiuni

Multiplexorul de 8 ci

Tabel de Funcionare

Date de catalog

Evaluare: Punctajul se acord difereniat n funcie de calitatea i numrul informaiilor furnizate, cte 2 puncte pentru fiecare informaie corect.

27

Tema 6. Comparatoare
Fia de documentare 6.1

Comparatorul digital este circuitul logic care permite determinarea valorii relative a dou numere binare. Comparatorul digital de 1 bit compar dou numere de cte 1 bit, indicnd la ieire situaia n care se gsesc acestea.

A B

Comparator
i i

Y1 Y2 Y3

digital

Fig.1. Schema bloc a comparatorului digital de 1 bit Circuitul are 2 intrri (Ai , Bi) i 3 ieiri (Y1, Y2, Y3). Pe intrri se aplic biii de acelai rang, iar pe ieiri apare rezultatul comparrii acestora : situaia Ai < Bi, semnalizat cu nivel logic 1 pe ieirea Y1 situaia Ai = Bi, semnalizat cu nivel logic 1 pe ieirea Y2 situaia Ai > Bi, semnalizat cu nivel logic 1 pe ieirea Y3 Ai Bi Y1 ( A i < B i ) Y2 (Ai = Bi) Y3 (Ai > Bi)

Fig.2. Tabelul de adevr al comparatorului digital de 1 bit

28

Comparatorul digital de 4 bii compar dou numere, A i B, de cte 4 bii. A = A0 * 2 0 + A1 * 2 1 + A2 * 2 2 + A3 * 2 3 B = B0 * 2 0 + B1 * 2 1 + B2 * 2 2 + B3 * 2 3 A0 B0 A1 B1 A2 B2 A3 B 3

A < Bi I.E. A = Bi A > Bi A< Bo A =Bo A >B o

Fig.3 Schema bloc a comparatorului digital de 4 bii Circuitul are: 8 intrri de date, A0A3 pentru biii numrului A i B0B3 pentru biii numrului B; 3 intrri de expandare (I.E.), A<Bi, A=Bi, A>Bi, utile pentru compararea unor numere mai mari de 4 bii; 3 ieiri care semnalizeaz poziia relativ a numerelor A i B, A<B o, A=Bo, A>Bo. Intrri de date A2;B2 A1;B1 x x x x A2>B2 x A2<B2 x A2=B2 A1>B1 A2=B2 A1<B1 A2=B2 A1=B1 A2=B2 A1=B1 A2=B2 A1=B1 A2=B2 A1=B1 A2=B2 A1=B1 Intrri de expandare A>B A<B A=B x x x x x x x x x x x x x x x x x x x x x x x x 1 0 0 0 1 0 0 0 1 Ieiri A<B 0 1 0 1 0 1 0 1 0 1 0

A3;B3 A3>B3 A3<B3 A3=B3 A3=B3 A3=B3 A3=B3 A3=B3 A3=B3 A3=B3 A3=B3 A3=B3

A0;B0 x x x x x x A0>B0 A0<B0 A0=B0 A0=B0 A0=B0

A>B 1 0 1 0 1 0 1 0 1 0 0

A=B 0 0 0 0 0 0 0 0 0 0 1

Fig.4 Tabelul de adevr al comparatorului digital de 4 bii

29

Compararea ncepe cu perechea de bii cei mai semnificativi (A 3,B3). Dac A3 i B3 sunt diferii, poziia relativ a celor 2 bii este i poziia celor 2 numere A i B, astfel nct procesul de comparare se ncheie ; Dac inferior. Procesul de comparare se ncheie n momentul n care se poate lua o decizie privind poziia relativ a numerelor A i B. Comparatorul digital de patru bii exist n variant integrat i are codul de catalog 7485.
10 12 13 15 9 11 14 1 2 3 4

A3 este egal cu B3, se examineaz perechea de bii de rang imediat

A A A A B B B B A A A

0 1 2 3 0 1 2 3 <Bi =Bi >Bi

A<Bo A=Bo A>Bo

7 6 5

7485

Fig.5 Circuitul integrat 7485

30

Activitatea de nvare 6.1 Comparatoare


Competene: Identific circuite integrate logice Verific funcionarea montajelor

Obiective vizate: s identifici conexiunile circuitului integrat comparator de 4 bii s precizezi rolul pinilor circuitului integrat comparator de 4 bii s explici funcionarea comparatoarelor digitale

Tipul activitii: Observarea sistematic i independent

Sugestii: activitatea se poate face individual, pe grupe sau n perechi Timp de lucru recomandat: 20 minute

Coninutul: Analizarea circuitului integrat comparator de 4 bii, 7485 Obiectivul: Aceast activitate v va ajuta s utilizai circuitul integrat 7485 pentru a compara dou numere binare Enun: Folosii datele de catalog pentru a ndeplini urmtoarele sarcini: 1. Completai Tabelul 1 n care avei de precizat semnificaia pinilor circuitului integrat comparator de 4 bii, 7485; 2. Comparai perechile de numere date mai jos i asociai n Tabelul 2 valorile logice corespunztoare pe pinii circuitului integrat 7485 n cele 3 cazuri. a) A=1001; B=1101 b) A=1011; B=1010 31 c) A=1000; B=1000

Tabelul 1 Pinul 1 2 3 4 5 6 7 9 10 11 12 13 14 15 Semnificaia pinului

Tabelul 2 Cazul 1 a) b) c) 2 3 4 Valoarea logic pe pin 5 6 7 9 10 11

12

13

14

15

Evaluare: Se acord: 4 puncte pentru precizarea corect a semnificaiei pinilor n Tabelul 1. 6 puncte pentru asocierea corect a valorilor logice pe pinii circuitului integrat 7485 n Tabelul 2.

32

Glosar
BCD (Binary Coded Decimal) = cod prin care numerele zecimale sunt codate binar pe 4 bii bit = unitate de msur a informaiei binare binar = sistem de numeraie cu baza 2 Boole (George) = matematician englez (1815-1864) care a definit algebra boolean boolean = caracteristic algebrei booleene CDB = prefix standard pentru circuitele integrate digitale TTL fabricate n Romnia CMOS(Complementary-Metal-Oxid-Semiconductor) = familie de circuite logice integrate realizate cu tranzistoare unipolare MOS cu canal p i cu canal n complementare = inversare conexiune = legtur conversie = transformare digital = logic LSB (Least Significant Bit) = bitul asociat celei mai mici puteri a lui 2 din reprezentarea binar a unui numr MMC = prefix standard pentru circuitele integrate digitale CMOS fabricate n Romnia MOS = tranzistor unipolar cu structur metal-oxid-semiconductor MSB (Most Significant Bit) = bitul asociat celei mai mari puteri a lui 2 din reprezentarea binar a unui numr pin = conexiune a unui circuit integrat TTL (Tranzistor-Tranzistor-Logic) = familie de circuite logice integrate realizate cu tranzistoare bipolare

33

III.Bibliografie
1. Maican, Sanda (1980). Sisteme numerice cu circuite integrate. Culegere de probleme, Bucureti: Editura Tehnic 2. Stojanov, Istvan, Borcoci, Eugen .a. (1987). De la poarta TTL la microprocesor, vol. I, Bucureti: Editura Tehnic 3. Ardelean, Ion (1987).Circuite integrate CMOS. Manual de utilizare, Bucureti: Editura Tehnic 4. tefan, Gheorghe (1993). Circuite integrate digitale, Bucureti: Editura DENIX 5. Spnulescu, Ion (1996). Circuite integrate digitale i sisteme cu

microprocesoare, Bucureti: Editura Victor 6. tefan, Gheorghe (2000). Circuite i Sisteme digitale, Bucureti: Editura Tehnic 7. Wilkinson, Barry. (2000). Electronica digital. Bazele proiectrii , Bucureti: Editura Teora 8. Wakerly John (2002). Circuite digitale. Principiile i practicile folosite n proiectare, Bucureti: Editura Teora

34

S-ar putea să vă placă și