Sunteți pe pagina 1din 128
Cireulte integrate realizate in seria CMOS 4000 (MMC 4XXX) Tn acest capitol se prezint& circuitsle CMOS fabricate in seria 4000. Sint valabile urmitoarele observatii cu caracter general, pentru toate tipurile de circuits prezentate : © Se prezinté scheme logice, asignarea terminalelor si se descrie func- tionarea ficcdrui tip de cireuit ; nu vor fi prezentate caracteristicile electrice slatice si dinamice : azestea sint specificate pentru fiecare tip de cireuit in catalogul de produse Microelectronica Data Book, MOS and Optoclectro: Devices, 1985. © Caracteristicile electrize statice ale serici CMOS 4000 sint descrise in capitolul 2 al acestei cdrfi si se aplicd tuturor tipurilor de circuite. Toate capsulele sint desenate presupunind c& vederea este de sus (top view). © Toate intrarile circuilelor CMOS din seria 4900 sint protejate la descér- carile elertrestatice printi-o retea de protectie standard (§ 2.5); doar circuitele MMC 4019 si MMC 4050 an alt tip de refea de protactic. ‘© Caracteristicile de iesire sint simetrice (adicd valori egale pentru cu- rentul de iesire in starea I logic — Ioy si pentru curentul de iesire in starea 0 logic — {o,); acest Iucru asigura fronturi uniform? si timpi de propagare a de zgomot in toaté gama de temperatura garautata este de: V pentru Von = 5 Y, V pentru V,, = 10 Y, 15 V. © Majoritatea tipurilor de cireuite au intrarile si issirile prevazute cu vetaje buffer ; acest lucru imbundtateste imunitatea la zgomot, caracteristica de transfer a portii si modified valorile nivelelor logice la intrare si iesire. Dezavantajul principal al butte este dat de cresterea timpului de pro- pagare. ¢ Nivio intrare a nani circuit CMOS nu se poate lasa in vint (nu poate si fie flolanta). Fierare din intrarile neulilizale se va lega fie la Vp fie la Vs 5. © Fronturile semnalelor de intrare pentru cireuite actionate pe tact se recominda si na depaseasck 15 us, pentru a se evita consumuri excesive, comutari false ete. Pentru semnale lent variabile in timp se recomanda uti- lizarea unui triggr Schmitt. © Codurils “comer ale dispozitivelor din seria 4000 fabricate de MICROELECTRONICA sint MMC 4XXX E — capsuli DIL plastic, gama temp2ratura —40... oo $85 2.5 V pentru Voy = 118 CINCUITE INTEGRATE REALIZATE IN SERIA CMOS 4000 (MMe 4XXX) MMC 4XXX F — capsuli DIL ceramicd ,,frit-seal“, gama tempera- turd —40...+85°C MMC 4XXX G — capsulé DIL cerami - +125°C. MMC 4XXX II — capsuli DIL ceramicd_,,fri turd. —55... + 125°C. Pentru tipurile E si F, gama de valori ale tensiunii de alimentare este cuprinsa intre —0,5 V si +18 V, operarea fiind recomandata intre +3 V si +15 V. Pentru fipurile G si H, gama de valori ale tensiunii de alimentare este cuprinsi intre —0,5 V si +20 V, operarea find recomandala intre +3 V st +18 V. In descrierile circuitelor, termenii tehnici din limba engleza s-au tradus. pe cit a fost posibil ; in unele lozuri s-a dat in parante: i gleza. O serie de termani au fost pretuati ca atare din pbarbarizati* (de exempli rabil, strobare, ete. © S-a folosit terminologia d= front (sau tranzitie) poziti pentru intervalul de timp ne unui semnal din nivelul intr-un nivel SUS (I); front tranzilic) negativ, corespunde trecerii din nivelul SUS (1) in nivelul JOS (0). © S-a pistrat in permanenta conventia de logira pozitiv pentru nivelul SUS (V,,) si @ logic pentru nivelul JOS (Vs). gama temperatura —55... al, gama tempera- . adicd 1 logic DOUA PORTI SAU-NU CU 3 INTRARI 119 ptus UN iNversor MMC 4000 Circuitul integrat MMC 4000 contine doua porfi SAU-NU (NOR) cu 3 intrari fiecare si un inversor, realizate in tehnologie CMOS. ‘Toate intrarile si iesirile sint prevazute cu ctaje buffer. A Performanje we Iv © intrari si iesiri cu buffer we far © caracteristici de iesire simetrice ag ae © imunitate mare la zgomot: 0,45 Vpp (tipic) a| to © timp de propagare : 60 ns (tipic) pentru C, = ca chee = 50 pF si Vpp = 10 V. wae aes . 4s jae ‘Nt=-n0 connection ‘ Semnificatia terminalelor. 4101 — Do i Ly Wed. : au —p >> 1H BEF] : el —po a Jones teatare ML == Schema logicd a unei porti. Caracteristica de transfer tipicd. aM wr ~ H or s4eel | wy a ; lasardotes ts wennb ef) mm resents te ater tsa Caracteristica tipied timp Caracteristica tipied fron- Caracteristica putere disi- de propagare-capacitate de turile semnalului de iesire- pati dle 0 poarti-freeventa sareina, capacitatea de sarcina, semnalului de intrare. 11 DOUA PORT! SAU-NU CU 4 INTRARI MMC 4002 cuilul integrat MMC 4002 contine doud porfi SAU-NU (NOR) cu 4 intrari are. realizate in tehnologie CMOS. Toate intr si iegivile sint prevazute cu etaje buffer. Pestormanqe rari si iesiri eu buffer cavartoristic’ de iegire simetrice nunilate la zgomot : 0.43 Vp (Lipie) timp de propagare : 60 ns (tipic) pentru 50 pF si Vpn = 10 ¥ Neon connection Semnificatia terminalelor. 2 | - =e | ze Oe an st ot a 3 Sa + ae t = i : : : z i & : —_ a aT apne econ fof] — Gxrnteisdesrnstof] — Arcee de atest Caracteristica tipicd timp Caracteristica_tipica fron- Caracteristica putere disi- de prepagare-capacitate de turile semnalului de iesire- paté de o poarta-frecvenya sarcina, capacitatea de sarcina. semnalului de intrare, MMC 4012 OOU¥A PORT! SI-NU CU 4 INTRARI 124 Cireuitul integral MMC 4012 contine doud porli ST fiecare si este realizat in tehnologie CMOS. ‘Toate int cu claje buffer. Performat iesiri cu baller ici de iegire si 60 © intrari 5 © caracte © Limp de propagare = 50 pF si Vyp = 10 V5 @ imunitate mare la zgomot: 015 Vp» (pic trice : ns (tipie) pentea C,, = NU (NAND) cu Semnificatia 4 intrari ile si iesirile sint. prevazute terminalelor. i Schema logic a unei porti Caracteri Traswnen se rare i istica de“transfer tipica. wy 3a - {"] = & t few = 3 3 I + g in z 2 ¥ i Sal So) g [| x pl [Deer 3 : fq go | z y i 4 (rr a a rr a i D oa linctota econ fof] —~ laptoteea desercnsff) = (oc teste fe) me Caracteristica tipicd timp Caracteristica, tipic’ fron- Caraeteristica putere disi- de propagare-capacitate de turile semnalului de iesire- pata de o poarta-frecventa a a semnalului de intrare. capacitatea de sarc sari 125 DOI BISTABILI DE TIP D MMC 4013 Circuitul integrat MMC 4013 contine doi bistabili de tip D cu intravi si iesiri independente. Ficcare bistabil are intrari de DATA, SET, RESET si CLOCK (ceas), precum gi iesirile Q si Q. Cireuitul se poate folosi in aplicatii legate de registre de deplasare, iar prin conectarea iesirii @ la intrarea DATA in aplicatii pentru numa- rittoare si cireuite bistabile tip T. ‘fransferul informatici logice prezente la intrarea DATA se face la tranzitia poziliva a impulsului de ceas. Comanda bistabilului pe intrarile SET si RESET este independenté de semnalul de ceas (intrarea CLOCK) si se realizeazi pe nivel logie 1. Deserierea functionarii si schema logici a acestui bistabil de tip D sint pre- zentate pe larg in § 1.6.2. Performanje ilitate de SET/RESE :16 MHz (tipic) la Vp, = © posi @ vitezi medie de opera =10V; @ caracteristici de iesire simetrice ; © mentine starea iesirii indefinit cind ceasul este Semnificatia terminale~ JOS sau SUS. lor. eet waster sun E> oo nest) “ow wn T) Hp, D> wkd i , & ¥ i * oe, ape Dei) bth) cK, cK ———Do— Do) id, ) a7 Schema logicd a unui bistabil de tip D. aie at 7 Stogn Tabele de adevir pentru un [xe acho bistabil. 2 indhlerent (0 sev!) q REGISTRU DE DEPLASARE STATIC DE 8 BITI, INFRARI MMC 4014 SINCRONE SERIE/PARALEL SI IESIRE SERIE 126 Cireuitul integrat MMC 4014 este un re- gistru de deplasare static de 8 biti, cu intriri paralel sau serie si iesire serie, avind tact comun (intrarea CLOCK), intrare de control paralel/ serie (PARAL AL Cl trare de date serie (SERIAL IN) 5 paralel JAM(PI-1...PI-8) la fizcare etaj, al registrului. Intrarea datelor paralel sau serie in registru se produce a pozitiva LOCK). master-slave de tip D (v. $1.7). Registrul dispune de iesirile Q de la etajele 6, 7 si 8. Intrarea datelor este controlata de intrarea PARALLEL/SERIAL CONTROL. Daca acesta este la 0 logic, datele sint deplasate in registru serie, sincron pe fron- tul pozitiv al semnalului de tact. Cind este la 1 logic, datele sint incarcate paralel, prin intra- rile JAM, sineron pe frontul pozitiv al sem- nalului de tact. ante rare staticd ; © vitezi de Iucru medie: 12 MHz (tipic) pentru Vyp = 10 V; © 8 bistabili master-slave tip D cu iesiri buffer si porfi de control ; © operare sineron aa ef & @& % GB oe | 3 2 & v1 %s Of Bees (a “8 ar? 6 Pes & [) seeacmw fd ciecx bay “racecuacone ‘conrra Semnificatia termifalelor. ox | or [rs Pr -0 @ Jiotern | > vfa SSSA] afar x 11% [a [we 4 Indiferent (0. sau I) Me Storeo nu se schinnbd Tabela de adevar a circuitului OO oO DB BQ o@ om OY ng conte ° > T nT, , TL _ cK 1 Tew cK Do oF Schema logic a wnei celule. DOUA REGISTRE DE DEPLASARE STATICE DE al 4 BIT) CU INTRARE SERIE/IESIRE PARALEL MMC 4015 Cireuitul integrat MMC 4015 consta din doud registre identice de 4 bi pendente, cu intrare serie si iesivi paralel. Fiecare registru are intrari de ceas si RESET precum sio intrare serie de date (DATA). Registrul are disponibile iesirile Q ale fiecdrui etaj. Etajele registrului sint bistabili master-slave de tip D (v. § 1.7.1). Nivelul logic prezent pe intrarea DATA este transferat in primul etaj si apoi deplasat succesiv la fiecare front pozitiv al ceasului 1 logic la intrarea R aduce iesirile Q in © logic. Utilizind una sau mai multe capsule MMC 4015, se pot realiza registre mai mari de 4 etaje. Performanye © vitez medie de operare : 12 MHz (tipic) pentru Vp, = 10 V; © operare statica ; © 8 bistabili_ master © caracteristici de i lave cu intrari si iesiri buffer ; ire simetrice ; oa lolela la Semnificatia terminalelor. ‘eo cece 8 © ca) Sf lololola, ae a 1B) ara 8 we bay eset Sl fe lr e wa lal 48 ole 1 ola we aa la 6 a ° nesta G in «0 «fef{rfolo BAIA [Haya Tabela de adevir a ci 4s @ a) cxacen = Sloreo nose q 2) tului. ese ” os Ae. fee Gs) Maza) (ag) a A my ; L| > sa ae G-+ 10V, R, = 10 kQ como: af] ba aur/m @ diafonie redusi intre comutatoare (crosstalk): cova ¢(@| EB corn, — 50 dB (tipic) pentru f,, = 0.9 MHz, Ry kQ; he [a anjou @ cnrent rezidual OFF: 100 pa (tipic) pentru Van — Vex = I8V SIT = 25°C. Semnificatia terminalelor. re - ab | 05%. hy 5H. 54) a 77 5 08 8, = — any z ‘ & (86,0) s wr , we a Frecresta de trate fy, [Mle] = Schema logic a unui comutator, Raspunsul fn frecventd al unui comutator. t bE goer | Sy} bere = LP hase = S41 & & ¥ Sa 5 Se s a ig oo u I | =) Lot LZ | 4 anni I Oo? 4 6 6 0 BW S020? 4 Tensunea de iatrore Ys, [¥] —* Fenswonee de iatrre gv] —> Caracteristica de transfer pen- Caracteristica de transfer pen- tru un comutator deschis tru un comutator deschis (Won =+15V, Vss =OV) (Von =+7.5V, Ves =—7,5V) NUMARATOR JOHNSON:DECADIC CU 10 IESIRI DECODIFICATE MMC 4017 Circuitul integrat MMC 4017 este un numarator Johnson cu 5 etaje si are 10 iesivi decodificate. Intrasile sint CLOCK, RESET si CLOCK INHIBIT (pentru intrarea de tact (CLOCK) permite lucrul cu impul- or fronturi sint orieit de lente. Daci intrarea CLOCK INHIBIT este la 0 logic, numiratorul fsi schimba starea orice front pozitiv. Inhibarea numérarii se realizeazi printr-un 1 logic aplicat pe CLOCK INHIBIT. Nivelul 1 Io iesiril ara torului ta O logic. Celula mum: iw. $17.1). ‘yok abil master-slave de tip D orului este un ca numératorului Johnson in configuratie decadicé permite obfinerea unei vileze mari de operare si, datorita utilizirii unor porticu tru deco- dilicarea zec se obfin la iesirile decodificate semnale parazite. Cu ajutornl unei porfi de anti-blocare se asignrat pornirea corect& a numardrii dim orice ¢ in 1 logic numai in mo- i. Fiecare iesire decodificatS ramine in 1 logie wn interval de timp egal cu o perioada a impulsului de tact. irea de transport (CARRY OUT) se obfine un mpulsuri de tact. ea CARRY 24 penteu cascadarea mai multor num: toare in scopul formécit unui lant de numfrare de ordin superior. evoce ewes MiB . CARRY ovr Performanie © operare staticd ; @ vilezi medie de operare: 12 MU (tipic) pentru oe Voy = 10 V: . Semnificatia _ termina- e acleristici simetrice de iesire. lelor. eueraar @ A [ wa Sean Schema logica a circuitului. NUMARATOR JOHNSON DECADIC CU 10 IESIRI MMC 4017 DECODIFICATE 130 cuoce RESET euocn wnt caper ——- atta TT i | Formele de unda. Cy pentru N26 F=CLOCK/N 100K waygit MMC4OI7 RESET JESIREA QD iN ne DECODATA Alta iesive Co pentry N=2=10 #=CLOCK/N Numirator divizor cu N (N <10), cu N iegiri decodificate NUMARATOR JOHNSON PRESETABIL 3 131 pivizor cun MMC 4018 Gireuitul integrat MMC 4018 const din 5 bistabili master-slave de tip D, legali intr-o configuratie de numavator Johnson. Exist iesiri Q cu buffer ta fiecare etaj si lo: de CLOG JAM de pr trol a presetarii numératorului. Cireuitul este prevazut ew intrari T, DATA, PRE ENABLE (validare preset) si 5 intrari elare. Celula numé&ratorului este descrisi pe larg in § 1.7.1. a prin 10, 8, 6, 4 sau 2 se poate realiza prin conectarea terminalelor espectiv Q; la intrarea DATA. prin 9, 7, 5 sau 3 se obtine, conectind la intrarea DATA, prin inter- porti ST (AND), iesirile Qs si Qs, Qs si Qs Qs si, respectiv, Q1 schimba starea pe frontul cresc&tor (pozitiv) al semnalului de tact (intrarea CLOCK). Circuitul trigger Schmitt permite lucrul cu impulsuri ale eivor front de lente. Nivelul 1 logic la intrarea RESET sterge con- finutul numaratorului (iesivile O in 1 logic). 1 logic la intrarea PRESET ENABLE permite ca datele de la intrarile JAM s& preseteze numératorul. Divizarea prin valori superioare lui 10 se poate obfine utilizind mai multe capsule MMC 4018. Performante © vitezi medie de operare: 10 MHz (tipic) pentru Vpp = 10 V; ire simetrice. on “q [A to A 4 @ [B) #eser é 4 fal ox ° 4 Ton 4q [a a a 4 Tr ra 4 (7) a a - ra RCE! ——e 4q [D cvasie Ca Doe Gi ®@ jo Schema logic a celulei Semnificatia — termina- lelor. est) é z A oa Pesir aie | wn | a t- Schoma logic a | cireuitului. cae LY 60 132 NUMARATOR JOHNSON PRESETABIL DIVIZOR_ CU N MMC 4018 ‘epun op afouls0] a easoyey 2d puyd proays09 1% iy 1878S" By or pet psar0 D0m4p gory of as22 nyLed ‘gf 29 NBL U f cn app ayawusa) 017 133 PORTI SI-SAU CU SELECTARE MMC 4019 Circuitul integrat MMC 4019 contine 4 configuratii de porti SI-SAU (AND/OR) cu selectare intre doua cuvinte de 4 bifi, fiecare configuratie avind 2 porfi SI(AND) cu 2 intrari care comand& o poarti SAU(OR) cu 2 intrari. Selecfia unuia dintre cuvintele de 4 bifi (A1...A4; Bi... Ba) se realizeaz’ prin bifii de control Ky si Ky. In afar de selectia informatiei, fie de la canalul A, fie de la canalul B, prin aplicarea simultana a bitilor de control K, si K, se poate realiza functia logiea SAU (OR), intre canalele A si B de 4 bi Performante af FB} vey timp de propagare: 60 ns (tipic) pentru C, = “” @ Ae = 50 pF si V,, = 10 V; aq Bn © inlocuieste 3 porfi simple (reduce numirul 4 @ [BD eho * Boy capsulelor utilizate) ; & & YA a As Bs hy © caracteristici de iesire simetrice ; 4, | Aah © intrari si iesiri cu buffer. 4a . bs Semnificatia terminalelor Par too aa a TA heb Kp 4B Mo te r Das . [efele [ale 5 O44 ID alelelr[e * [a fo 2 om) ¢ rrateta la at ! me rhelrfelo “GH | | 4 oy Ol i{xloele 4; 2 1 +4~— a De atte aay) | [ria pale da AaB, | lo atrtxltrte “Oy 7|7[e [ofa Di Te indilerent Tabela de adevar a circuitului, MMC 4020 NUMARATOR BINAR ASINCRON DE 14 BITI 134 Cireuitul integrat MMC 4020 este un numérator binar asineron (cu transport suceesiv) de 14 hifi, Toate etajele numaratorului sint cireuite bistabile master- slave de tip T (v. § 1.8.1). Numaratorul incrementeaza pe frontul negativ (tranzitia negativa) a fiecdrui impuls de intrare. Nivelul 1 logic al intrarii RESET aduce toate iesirile numara- torului in 0 logi Gircuitul trigger Schmitt dela intrare permite luerul cu impulsur ‘or fronturi sint oricit de lente. “W Ye ‘Toate intrarile si iesirile au etaje bufler. Oy [dy Om 12 ep Performante aa IB a © vitezi medie de operare: 16 MHz (tipic) pentru 4% & 2 a Van = 10 V5 . % & [a reser © operare statick ; & [ae © caracte de iesire simetrice. ts [3 «, Semnificatia termi- nalelor. Schema logicd a circuitului. Schema logicd a unei celule REGISTRU DE DEPLASARE STATIE DE 8 BITI, INTRARI 135 SINCRONE SERIE SAU ASINCRONE PARALEL SI IESIRI serEMMC 4021 Circuitul integrat MMC 4021 este un registru de deplasare static de 8 bili cu in” triri paralel sau serie si iesire serie, avind tact comun, intrare de control paralel/serie (PARALLEL|SERIAL CONTROL) ointrare de date serie (SERIAL IN) si intrari paralel JAM (PI-1.,.PI-8) la fiecare etaj al registrului, ere] [Bo Intrarea datelor paralel se face asineron, | % @ [a 7-7 iar intrarea datelor serie ‘se face sincron cu % 2 (2) re tranzitia pozitiva a semnalului de tact (intra- ra fa ers rea CLOCK). Fiecare etaj este un bistabil Pra A & master-slave de tip D (wv. $1.7). aol {ay sere Registrul are iesiri Q de la etajele 6.7 si8. wil [ cvoce Modul de introducere a datelor este con- ts @ mneanceee trolat de intrarea PARALLEL| SERIAL CON- TROL. Daci aceasta este la 0 logic, datele Semnificatia terminalelor sint deplasate in registru serie, sineron pe [ce | a] rs|p]ao] 4] a, frontul pozitiv al semnalului de tact. Cind este 7 paren la 1 logic, datele de pe intrarile paralel JAM | * [4 |? [2 ole sint inscrise in etajele registrului asincron fafa de semnalul de tact. : x |jxjetrfolr|a alalrlolelols Performanje © operare statica ; eye? # viterk de Iueru megie: 12 MHz (tipie) [=Le To La |e | 6 fare pentru Vp = 10 V; rr fn © 8 bistabili: master-slave cu iesiri buffer n si porli de control. eye ted ia) & fe = 1 Indiferent ; We Starea muses hinbd Tabela de adevar rr el) Bre 7B ne) y ¥ seh rar 1 4 fo" a} fo” o} oo] aa }Ho” a} 40" a oF ; 7] Fy a” a} ooh e100 Schema logic’ lon | for | tor | low doe | don | lee a cireuituli, el tte reel rt ‘, ane a civeuitulai MARE o conn a oa ! & 7 4 4o 6b T. 7 Doe ix Tow . a or] ce 5 fer an A | i Schema logicd a celulei. ~[_#r uy T ¢ LJ or es as a NUMARATOR JOHNSON OCTAL CU 8 IESIRI MMC 4022 DECODIFICATE 186 Circuitul integrat MMC 4022 este.un numarator Johnson cu 4 etaje, care are 8 iesiri decodiicate. Intrarile sint CLOCK, RESET si CLOCK INHIBIT (pentru inhibarea semnalului de tact). Circuitul trigger Schmitt de la intrarea CLOCK permite lucrul cu impulsuri ale chror fronturi sint oricit de lente. Numaratorul isi schimba starea la orice front pozitiv al semnalului de tact, eind inlrarea CLOCK INHIBIT este la 0 logic. Inhibarea numarat e realizeaza printr-un # logic aplicat pe CLOCK INHIBIT. Nivelul 1 togic la intrarea RESET aduce Loate iesirile numaratorului ta @ logic. Cella de baz a numdratorului este un. bistabil master-slave de tip D (v. $1. Folosirea numaratorului Johnson in configuratie octalé permite obtinerea unei vileze mari de operare si, prin utilizarea unor porfi cu 2 intrari pentru decodil caren octali se oblin la iesirile decodificate semuale fara tranzitii parazite. Cu aju- Lornt unei porli de anti-blocare se asigura pornirea corecté a numararii din orice stare. “Tesirile decodificate sint in mod normal in @ logic tree in I logic numai in momentul decodificarii. Fiecare iesire decodificat’ raimine in I logic un interval de timp = / [7 Yoo egal eu o perioada a impulsului de tact. “eg [a aeser La iesirea de transport (CARRY OUT) se obtineun 2 [ cvoee impuls la fiecare 8 impulsuri de tact. Iesirea CARRY OUT 5 & la ac, se utilizeaz pentru cascadarea mai multor numaratoare — ¢ {i caneroor pentru a se obtine un lan} de numarare de ordin superior. ac (al in « Performante 3q fm © operare static Nes (Ey [3] #0 @ vilezi medie de operare: 12 MHz (tipie) pentru ene conechon Vow 10 V Semnificatia termina- caracteristici simetrice de iesire. Telor. eee HB Schema logic’ a circuitului. NUMARATOR JOHNSON OCTAL CU 8 IESIRI 137 pecopiricate MMC 4022 coor NNN nest cian inno | ay e | 1 | cane i solr | <1 I } Formele de unda. Cy pentru N26 P= CLOCK/N MMC 4022 IESIREA lw LECODATA NIESIRI DECODATE T | aital AMS iesire Co = pentru N=2=10 FeCLOCK/N | i ! 1 I ' Numarator divizor cu N (N <10), cu N iesiri decoditicate MMC 4023. TREI PORT si-fqu CU_3 INTRARI 138 Cireuitul integrat MMC 4023 confine trei porti SILNU (NAND) cu 3 intrari fiecare, realizate in tehnologie CMOS. Toate intrarile si iesirile sint prevazute cu etaje buffer. Performante ad La 0 © intrari si iesiri cu buffer ; oq fB # © caracteristici de iesire simetrice ; og [a 6 e timp de propagare: 60 ns (tipic) pentru gq fa 7 Cz, = 50 pF si Vpp — 10 V; ‘B be F imunitate mare la zgomot : 0,45 Vp, (tipic) woreg] 9 arate «s@ [ae Semnificatia terminalelor. “2 iV pest st >| He g 1 § nL —# * 4 De & sls (06) 5 | i g (EH) o 4 0 0 ey) Ienvinee desnvore W]e Schema logicd a unei porti. Caracteristica de transfer tipicd. 1 — [fae : Liew za <4 ke = leer 3 a ~ 2 a 7 2 i 2 ‘ : § af — - f,, = wl R]° py) | fe 3 i, oo ie 3 i Jen . Gee apc te oy, ff) bereteve te srt fof] —~ Arcee ce into ff) e+ Caracteristica tipicd timp Caracteristica _tipied fron- Caracteristica putere disi- de propagare-capacitate de turile semnalului de iesire- pata de o poartad-frecven- sarcina. eapacitatea de sarcina. {a semnalului de intrare. 139 NUMARATOR BINAR ASINCRON DE 7 BIT| MMC 4024 Cireuitul integrat MMC 4024 este un numartor binar asineron (cw (ransport succesiv — ripple counter) de 7 biti. Toate etajele numaratorului sint cireuile bi stabile master-slave de tip T (v. § 1.8.1). Numiaratorul incrementeaz pe frontul negativ (traivzilie d 1a negativa) al fiecArui impuls de intrare. Nivelul 1 logic al ° ‘or intrarii RESET aduce toate iesirile numaratorului in O logic. #7 (a ve Circuitul trigger Schmitt de la intrare permite lucrul cu impul- @ Gy foe suri ale ciror fronturi sint lent variabile. % ep Toate intrarile si iesirile au etaje buffer. 4G lowe Performante % q [as © vitezi medie de operare: 16 MHz (tipic) pentru ot] ow Von = 10 V: ‘N0=90 coonerhon © operare static ; Semnificatia termi- © caracteristici de iesire simetrice. nalelor. su—| wet to ft aE o_o bsG0H" lenswmeo de mtcore y . {¥] ——= Schema legica a unei porti. . Caracteristica de transfer tipicd. | par Soler Sal : 2 ¥ Sa < t c : f L i i ST ea Capocees ae sored 6, [pf] —~ Aopentatea de sorving by [pf] —~ ‘trecrente de introre fhe] ——— Caracteristica tipled timp Caracteristica_tipicd fron- Caracteristica putere dis de propagare-capacitate de turile semnalului de ie- pati de o poarta-frecventa sareina. sire-eapaeitatea de sarcind. semnalului de intrare. 141 DOI BISTABIL! MASTER-SLAVE DE TIP JK MMC 4027 7 contine doi bistabil de semnal: J, K, Circuitul integrat MMC 40 pendenli. Fiecare bistabil are intrari propri CLOCK. Exista iesiri Q si Q. cu buffer, pentru fiecare bistabil. Descrierca bistabilului master-slave de tip JK este data in § 1.6.3. master-slave de tip JK inde- , RESET Nivelele logice de pe intrarile J si K controleazi 2o™ be tranzitia bistabilului, starea acestuia schimbindu-se sincron b a tg a cu frontal pozitiv al semnalului de tact (de pe intrarea 4 ka a CLOCK). i RESET sint independente de” & fl tact si sint active atunci ul logic 1 apare fie la 77 [om intrarea SET, fie la intrarea RESET. Gf [a reser, Performante a a B o © posibilitati ; » Gy a © vitez’ medie de operare: 16 MIIz (tipic) ‘pentru s @ a Von =10 V3 i. Semnificatia termina- © operare staticd lelor. ESET, — PT a pot 4 4 Mg It T [>> 1 T a «|e «@) a é on (6) = t T SET, ox T a () ox oh - (eh) a Schema legicd a unui bistabil. Sores scheld aaa] 7 EBB oy [| lecire wlelolel a a[@ Wareo nu se schin bh * alalelarl|x - afatrlar|a Tabela de adevar a circuitului. A> Inditerent MMC 4028 DECODOR BCD-ZECIMAL 142 Cirenitul integrat MMC 4028 este un decodor din codul zecimal codifieat binar (BCD) in codul zecimal sau din codul binar in codul octal. Cireuitul MMC 4028 are etaje buffer la cele 4 intrari (A, B,C. D) si 10 iesiti (0... .9) si o logicd de decodificare cu porfi. La aplicarea unui cod BCD pe cele 4 intrari (A... D) se obfine un semnal 1 logic munai la una din cele 10 iesiri, cele- lalte 9 iesivi fiind in @ logic. Similar, un cod Dinar de 3 bifiprezent pe intrivile A...C este decodificat in cod octal pe iesirile 0... 7, daca intrarea D este in 0 logic. Atunei cind intrarea 1 se alla in 1 logic, iesirile 0. ..7 se forteaza in 0 logic. Astfel, cireuitul se poate utiliza ea decodor 1 din 8 eu validare. MMC 4028 se poate utiliza si ca demulliplexor de 8 cdi, cu intrarea de date activa in 0 logic. “q 1B %0 7q la 9 Performanje oa fy ¢ timp de, propagare : 80 ns (tipic) pentru Vy, =10 V;_7@ fa 9 @ logic pozitiva la intrari siti ; 9 ic @ decodare BCD-zecimal sau’ binar-octal. ' s& Wo “a la a %s @ ae Semen ficatia analelor ote fata tots [2 Ts Te [5 Te]? To To ololololrlolololololelelolo olololr {ols lelelelelejaloe olelsjololelr[olelelolelolo vlelr[rfololelslolelelolola olrlolelelelololrlolelololo| a|rfo|rfelolololol|riolelolo eli lelololalololo|7iololo alle ir lolololelololals jo lo Thelolelolololololololo{i lo rhelelsfolelelolololololely rlolrjolelololojelelelololo riolr|r fale lelolelolalolelo Tir lofolelelololalelale's 2} Tirol [ele [ololololelolo:-| title lolelelola le lo lolo lo jo} TU [7 [7 foto fo le [ojo lojofolo Schema logica a cirevitului. ‘Tabela de adevar. NUMARATOR PRESETABIL REVERSIBIL MMC 4029 143 BINAR SAU DECADIC Cireuitul integrat MMC 4029 const dintr-tn numaritor sineron cu 4 etaje binar sau decadic (cod BCD), reversibil, prevazut cu iesire de transport in ambele moduri de numiarare. Intrivile sint : CLOCK-intrare tact, CARRY IN (CLOCK EN transport activa pe 0 logic, o intrare de control a sensului de numérare inainte/ “inapoi (UP/DOWN), o intrare de comanda a modului de numérare binar sau decadie (BINARY/DECADE), © intvave de validare a inc&rearii numaratorului paralel (PRESET ENABLE), 4 intravi paralel de date JAM 1... 4. Iesirile disponibile sint Q1, Qe Qs, Qu si CARRY OUT — icsire transport, activa pe @ logic, care indica ter minarea ciclului de numirare. Celula numaratorului este de tip TE si este descrisa in § 1.8.1. Informatia‘de la intrarile paralel de date, JAM , este incdrcata in numarator dack PRESET ENABLE este in 1 logic, independent de orice alte condiii la intrari. Cind intratile PRESET ENABLE sinero “CARRY IN sint in 0 logic, operarea este incrementarea se face la fiecare tranzitie pozitiva a sernnalului de tact. Cind oricare dintre aceste intrati este in 1 logic, numérarea este inhibata. ‘Tipul de operare este determinat de starea intrarilor UP/DOWN, BINARY/ DECADE si CARRY IN. Aceste trei intrari trebuie si fie stabile un interval de ‘timp in jurul frontului pozitiv al semnalului de tact (un timp de stabilire + un timp de mentinere fafa de frontul semnalului). CARRY OUT este in mod normal in 1 logic. El trece in logic atunci cing numaratorul atinge numarul maxim (pentru numarare inainte) sau minim (pentru numavare inapoi), eu condifia ca intrarea CARRY IN si fie la 0 logi Semnalul CARRY IN in star tact. In cazul in care terminalul CARRY IN nu se foloseste, el trebuie legat la potentialul Vics. Atunci cind intrarea BINARY/DECADE este in 1 logic, se obtine numararea bina’ ; cind aceasta intrare esté in 0 logic, se obtine numararea decadic’. Numara- toarea inainte se obtine punind intrarea UP/DOWN in 1 logic, iar cea inapoi cind intrarea UP/DOWN este in @ logic. Mai multe capsule se pot cascada fie prin actio~ a 0 logic actioneazi ca un semnal de validare narea paralela a tactului, fie in configuratie eu actio- fase Yoo nare succesiva a tactului (ripple-clocking). % clock vam, a Performante Jatt, Amy tor reversibil binar sau decadic ; CARR SAM incdreare paralel asincrond ; 4 % . iri BCD in modul decadic ; CARRY #7 | UPLCONN vitezi medie de operare: 8 MHz (tipic) la Mes SINARY 10: oecne @ usor cascadabil. Semnificatia_terminalelor. NUMARATOR PRESETAR] REVERSIBIL MMC 4029 sine SAU DECADIC Ma es ‘sinanrfaceane is 4 lee Schema logic “atrareo | Wve Alnee ~ lelalvlale decontro! | oot BIN|DEC i bine __| « |xjololoyr velo) Tg Sumani decudn aw O\r |e lose | ve/coww i Nand an 7 (ufo) o Aumaré inopee x [x rtilo lt DET || ie ncarsd poole! = ab ——-+ Neda fa fa le [we (FE) a Me ntigentearé tunctwoarea Flere fete lac waar | 1 | te foe or, mv mumeré Or ) “ (ov) \ 0 | ie fixe 08. mire WC= Store nw se schimba Sf Tabela dle adevar: pentru ce- ‘Tabela dle adevar pentru numarator. lula numaratorului, gee UY PUY UY om ufo T | a0 ; FE UL 4 TT + G 4 | 4 % % i % raat WARS $7 9'9 WM DMS Te SR TOO out awe . Formele de und sentyt modul de Iuera Binar. ; NUMARATOR PRESETARI REVERSIBIL MS Binar sau pecapic_ MMC 4029 Oa we ~ be a circuitului. coor 7 oe 0 auyfoce mest cnasic 4 & 4 4 4 % % u war SA TTA OTE ‘moput BEcagie Formele de unc pentru modul de lucru decadic. MMC 4030 PATRU PORT! SAU-EXCLUSIV CU 2 INTRARI 146 Cireuitul integrat MMC 4030 contine patru porti SAU-EXCLUSIV(XOR) cu 2 intrari fiecare. Fiecare poarté SAU-EXCLUSIV consta din 4 tranzistoare cu canal n si 4 tranzistoare cu canal p. Intrarile si iesirile se fac prin etaje buffer. od 12 ye Performanje 4a aw © timp de propagare : 65 ns (tipic) pentru C, = — Jaa fa « = 50 pF si Vp, =10 V; reaotl I w-cow © impedanfa mici de iesire ; gg recor © caracteristici de iesire simetrice. og a * 4 J fa) « Semnificatia terminalelor. ty A a JAG (afH) M00 [é 237) M684) a ae _ Fionpel de propagece Unix Spm) rs] —* = Ales tay alele a j eto j ite it _* «4 ij' |e Capertee de sotcns [pf] —> Schema logici si tabela de Caracteristica tipicd timp de adevar pentru o poarta. propagare — capacitatea de sar- ‘cina. my T ase] w a t aa 1 Merwe dcipelé.y@]— 2 8 < a ‘Fronande to nee Una bach lt} Oe oe tn Crecente de ntare [Hz] —= Capocitte ex orem ly, fof > Caracteristica _ tipic’ frontu- Caracteristica putere disipata rile semnalului, de iesire-ca- de 0 poarta-freeventa sem- pacitatea de sarcina. . nalului de intrare. 147 REGISTRU DE DEPLASARE STATIC DE 64 BIT] MMC 4031 Gireuitul integrat MMG 4031 este un registru de deplasare static, format din 64 pistabili master-slave de tip D si un latch de tip D (numit si o jumitate de etaj, deoarece confine doar sectiunea master a unui bistabil master-slave de tip D). Bistabilul de tip D este deseris in § 1.6.2. Nivelul logic prezent la intrarea DATA IN este transferat in prima celul deplasat cu o celulé la fiecare tranzitie pozitivé a semnalului de tact (pe intrarea CLOCK). Freevena maxima a semnalului de tact este, tipie de 16 MHz. Deoarece uitul este static, informalia din registru poate fi memoraté un timp nedefinit daci tactul este fie 1, fie @ logic. Circuitul are si o intrare de control al modului de lucru (MODE CONTROL), cave in # logic permite operarea in mod de recireulare a datelor. Intrarea MODE CONTROL se poate utiliza si ca selector intre 2 surse diferite de date. Registrele MMG 4031 se pot cascada in 3 moduri. Pentru a se obfine viteze de Jucru ridicate, semnalul de tact se aplicd in paralel. Al doilea mod de cascadare 7A iesirea de tact intirziat (DELAYED CLOCK OUT) pentru comanda registrului urmator, Acest tip de caseadare se foloseste cind circuitul de comand a semnalului de tact al sistemului are un fan-out redus, iar fronturile semnalului de tact sint lente. A treia opfiune de cascadare foloseste iesirea Q’ de la latch-ul D care Le disponibila pe urmatoarea tranzitie negativa a tactului, dupa aparitia Q. Aceasta iesire intirziata. ca si tactul in- tirziat, se foloseste pentru semuale de tact cu fron- REDIROUA lente. row OY ‘oo air (| man Performante . a ie @ vitez’ medic de operare: 16 MHz (tipie) we oy we pentru Vpp =10 V; «Bl we @ capabilitate de comandi TTL standard, la a qj Conran cecite, O. aq 100 iesirea Q; ; ad Bee © capabilitate de recirculare a datelor ; oeuareo ¢ 3 moduri posibile de cascadare. Semnificatia terminalelor. Zonrnanl| [Dara] [oor OATAIN ; [Petal Recire: | Mod erayulut ‘aged yi olf | @ moos conr | Sp A onan [tl x folio recirg | corto! “ ly l DATA 21H o}x«loelo eX] a a ela fa for lagiod + Tareaar otk 4} “de a xLolor 0 (Dott ct [over coos 7 TX oe T Ae lagierent tose) Daren nu te schimbs oaarezer % ’ HINT? | so v «lf [we Schema bloc a cireuituin Tabelele de adevir pentru circuit. MMC 4031 REGISTRU DE DEPLASARE STATIC DE 64 BITI 148 DAT a>) ‘DE coMTROL a AEDIREOUATE fontAe IN) > Schema logica a circuitului. on te Cte} (ge_|oxace Tact inTinziat o PENTRE CouANDA ALTO ETE or Mp2: recirculare Mo= 0: date na? Mod de cascadare care utilizeazd iegirea de tact {nttrziat REGISTRU DE DEPLASARE DE 4 BiTI 1 PARALEL/SERIE MMC 4035 Givewilul integrat MMC 4035 este un registru serie de 4 biti cu intrari sincrone paralel (PI-1,,.PI-4) in fiecare etaj s serie in primul ‘etaj care este un istabil de tip JK. Etajele 2, 3 si 4 ale registrului sint bistabili de tip D, legati intr configuralis serie (v. § 1.7), cind registrul este actionat in modul de lucru serie ~~ in- trarea de control paralel/serie (PARALLEL/SERIAL CONTROL) in 0 logic. Intrarea datelor paralel in fieeare etaj al registrului se poate efectua numai cind intrarea PARALLEL/SERIAL CONTROL este in 1 logic. Atit in modul de lucru paralel, cit si in cel serie, informatia in registru este deplasata la tranzitia pozitiva a semnalului de tact (intrarea CLOCK). Informatia neinversaté din registru este disponibild pe iesirile Q1...Qs cind intrarea We control TRUE/COMPLEMENT este in 1 logic. Cind TRUE/COM- PLEMENT este in 0 logic, pe iesiri apare informatia din registru inversata (comple- . Intrarea TRUE/COMPLEMENT actioneaza asincron falA de semnalul menta de tact Bistabilul de intrare de tip JK este plasat la intrarea serie (intrarile J si K), corespunzatoare primulué etaj al registrului, in scopul minimizarii necesarului de logic’ suplimentara (deci, alte capsule cu circuite) in aplicatiile de mumirare si de generare de seevente. Legind intririle JK impreuna. primul etaj devine un bistabil de tip D. Circuitul are prevazuta gio intrare de RESET gene- . ral, asinerona. aly ‘so Periorn rnatane| ale e intrari JK in primul etaj: & bla; e vilezi mare: 12 MHz (tipic) pentru Vy, = 10 V; J Wl @ intrare de control asincroné pentru iegici inver- #57 fee sate/neinversate ; cuoce a @ intrSri paralel sincrene in toate cele 4 etaje. 1 re ey mer Semmificatia termina- leler. lb if 1\——fi i] Ga] ie ie af la «| Fey ] Cadet a Schema logicd a circuitului, REGISTRU DE DEPLASARE DE 4 BITI MMC 4035 paratet/serie jee at a -o haa bt Tabela de a STINGAJOREAPTA INTRARE DEPLASARE OREAPTA Lock TRUE/COMBL. RESET 1 HESIRE. \ DERLASARE STINGA Schema logicd a celulei registrulul, \devair pentru circu. Registry de deplasare H~-H TAY Tet om Tang UNTRART] | To OAT on KTR [hr a St «lelel o S|rfrlefo] St alos a |5 706GiF ea a St ofr| + xX # [ers] Sos x rx] 0 INTRARE DEPLASARE STINGA We=t JE SIRE = of pL asare DREAPTA universal, 151 NUMARATOR BINAR ASINCRON DE 12 BITI MMC 4040 Circuilul integrat MMC 4040 este un numarator binar asincron (cu transport succesiv) de 12 bifi. Toate etajele numaratorului sint circuite bistabile master-slave tip T (v. § 1.8.1). Numar&torul incrementeaza pe fiecare front negativ (tranzitie negativa) al fiecdrai impuls de intrare. Nivelul 1 logic al intrarii RESET aduce toate iesirile numéaratorului in 0 logic. Cirewilul trigger Schmitt de la intrare permite lucrul cu impulsuri ale ciror fronturi sint oricit de lente. Toate intravile si iesirile au etaje buffer. Performanje vitezd medie de operare: 16 MUz (tipic) pentru pp =10V; © operare slalica 5 . see . 5 Semnificatia _termi- © caracteristici de iesire simetrice. nalelor. Schema logicé a celutei. PATRU ETAJE BUFFER INVERSOARE/NEINVERSOARE 182 MMC 4041 Cireuitul integrat MMC 4041 confine patrn etaje buffer inversoare/neinver- soare (Irue/complement), realizate din tranzistoare cu canal n si p de curent mare, comparatiy cu slandardul seriei 4000. Circuitul MMC 4041 este destinat w linii (line driver) sau interfati. CMOS avi ca buffer, cireuit de comanda pentru PIL. Poate fi folosit ca circuit de comanda eu consum redus pen- tru refelele de rezis- 4 fea veo ‘e001 one ‘a tenfe din converloa- fee} B rele A/D sau D/A, wo, 4=5 0 pentru linii de (ran: Ee misie sau pentru alle nie aplicalii care solicita (ie la ree imunilate mare la zgo- wo) mot si/sauconsum re- Schema logic‘ a unui buffer. , Semnificatia termi- dus de putere tw : Performance 1" ae L ecapabililatema- gp fora =" re de curent: aproxi- 3 ys et a mativ de 4 ori }mai ey = mare decit slandardul § ae seriei 4000 (v. cap. 2); Mee i # imp de propa- § w 3 gare egal spre ambele 3 , ae l S oe ww Cesbetotea de soremi ©, ffl —= Caracteristica tipich de propdgare si capacitatea de sareind, iesi 35 ns (tipic) o pentru Vp) = 10 V; e caracteristici de iesire simetrice. Puterea disipata de un etaj fuinc- fie de freeventa semnaitilui de . — | la = - : Soh” 4 & & & ab BN 4 : NIN : 2 2° § oo bs ete te ee ensure de troy, fy} x Caracteristica de transfer _pen- tru iesirea neinversoure. Feaswinea de intrare ¥,{V]. —* Caracteristica de transfer pentru iesirea inversoare. 153 PATRU LATCH-URI DE TIPD »=MMC 4042 cnilul integrat MMG 4042 contine patru lateh-uri actionate de un semnal de laet_ (cas) comun (intrarea CLOCK). Fiecare latch are iesiri complementare (@ si O) cu buffer. Pe durata nivelului de 1 sau @ logic al semnalului de tact (programat de in- trarea POLARITY), iesivile Q si Q urmarese intrarea de date D. Cind intrarea POLARITY este in 0 logic transferul datelor are loc pe nivelul de 0 logic al sem- nalului de tact, iar eind intrarea POLARITY este in 1 logic, transferul datelor se rewlizeazi pe nivelul 1 logic al semnalului de fact. Iegirile urmarese intrarile de date in functie de nivele definite anterior pentru intrarile POLARIT Y si CLOCK. La aparitia unei tranzifii a semnalului de tact (poziliva pentru POLARITY = 0 si_ negaliva pentru POLARITY = 1). informafia prezenla la intrare pe durata tranziliei semnalului de tact este menti- 2) Yo nuta la iesiri pind la aparitia unei tranzifii [a a de sens opus a semnalului de tact. 4g [al a6 Performante ae tal % @ controlul polaritilii semnalului or fy a “ . mnal de lack comun e Ba aide lack comun ary af fa & © capabilitale de comand’ LPTTL ; " ; ‘ a i é © limp de propagare de Ja maiva de pe intrare “ 70% (Viy — Vs). Pentru. plaje mai restrinse, semnalul se poate cupla capacitiv la intrarea amplificatorului de semnal pe intrare. Comparatorul pe fazi I este 0 poarti SAU-EXCLUSIV (XOR). Dacd sem- nalele de pe intrarile SIGNAL IN si C PARATOR IN au un factor de umplere de 50%, se obline banda de capturi maxima. Comparatorul de fazi I are o tensiune medie de iesire egala cu Vpp)/2, dacd pe intrarea SIGNAL JN nu exist semnal sau zgomot. ‘Tensiunea medie se obfine MMC 4046 eucta cu CALARE DE FAZA 158 MAL mw PHASE COMPARATORE Fig. B. Schema logica a’ comparatoarclor de faz’, trecind semnalul dat de comparatorul de faz prin filtrul trece-jos (FTJ). Aceasta tensiune aplicala la intrarea VCO determina frecventa de oscilatie libera fi. Tesirea comparatorului de faz se conecteaza prin intermediul filtrului trece-jos (FTJ) la intrarea de comanda a VCO. In felul acesta, freeventa de oscilajie a VCO este determinat& de tensiunea medie a semnalului de la iesirea comparatorului Introre senna teemmnal id) Jesire VC Uerm 4}: Iabtore comporotos Vern 3) = Jesire comporate: - fete Iter 2} Ly Ionsvenea medie de pyre ¥ 7 a0 Inbrore Mo > too Ovloente de fod ine ntrdnte termi egire ld) SNA NA NZ SIGHAL IM 51 COMPARATOR IN bs Fig. C. Caracteristica compara- Fig. D. Formele de unda_ pentru un torului de fazi I la iesire PTI sistem PLL care _utilizeaza comparato rul de faz I. 159 BUCLA CU CALARE DE FAZA MMC 4046 . i z sere semnot —~—-h-7 ___ Heomnesi4) 1 Sy essre VEO llerm.4}= ~tnrarscomporotor TL FL (erm 3} sexe canporsfor Gielen) Wntrore Heb tterm 3) = fegire Fd i foo ~ bes dmpuis faze them)" ~ Soo ~ ibs ~ Condhte de unpeetonti rtm” Fig. E. Formele de undi pentru un sistem PLL care utilizeaza comparatorul de faza II. de faza. Daca la intrarea comparatorului de faz& nu exist semnal util sau zgomot, tensiunea de comanda oblinutd la iesirea FTJ (Vp/2) determina frecventa de osci- latie libera fo. Banda de captura (2f,) este domeniul de frecventé a semnalelor de intrare in care circuilul poate ajunge la calarea fazei. Banda de urmirire (2 /,) este domeniul de freeven{i al semnalelor de intrare in care circuitul, odata ,prins“, poate urmari varialiile de freeven|a. Banda de captura este cel mult egal cu banda de urmarire. Pentra comparatorul de fazi I, banda de captur&, dependenti de caracteristica FIJ, poate atinge mirimea benzii de urmarire. Chiar pentru un semnal de intrare zgomotos, bucla PLL, cupr ratorul I, poate si ramin& calata. Acest tip de comparator permite calarea benzii de freeven{i de intrare apro- piate de armonicile frecventei libere a VCO. O a doua caracteristic’ este reprezen- tala de faptul e& defazajul intre semnatul de intrare (SIGNAT, IN) si semnalul COMPARATOR IN variazi inkre 0° si 180° si este de 90° pentru freeventa libera fo. In figura © este prezentata caracteristica tipic’ a comparatorului de fazi I. For- mele de unda tipice pentru un PLE realizat cu comparatorul de faz I, calat pe freeventa liber& fo, sint prezentate in figura D. lesirea comparatorului de faz IT nu mai depinde de factorul de umplere al semnalelor de pe intrari, ci numai de pozitia relativa a fronturilor lor pozitive. cest comparator consti din patru bistabili, logic’ de control si un etaj de iesire wB-state". Tegirea esle tras" la Vss sau Vp) dup& cum este deschis tranzistorul MOS cu canal n, respectiv tranzistorul MOS cu canal p. Daca freeven{a semnalului de intrare este mai mare decit freeventa semna- lului de la intrarea comparatorului, tranzistorul MOS cu canal p de Ia iesire este mentinut deschis o mare parte din timp, iar in restul timpului ambele tranzistoare (cu canal n si cu canal p) de iegire sint blocate (,,3-state“). Daca freeventa semna- Tului de intrare este mai mic& decit freeventa semnalului de la intrarea compara- torului, tranzistorul MOS cu canal n de la iesire va fi deschis 0 mare parte de limp, iar in restul timpului ambele tranzistoare (eu canal n si cu canal p) de iesire — blo- cate (,,3-slate"). Dac semaalele de pe intrarile comparatorului de fazi au accea freevenja, dar semnalul de intrare este defazat inainte faa de semnalul de la in- trarea comparatorului, tranzistorul MOS cu canal n de la iesire va fi deschis cit zind compa- MMC 4046 SASE SEPARATOARE INVERSOARE DE PUTERE 160 timp semnalele sint, amindoud. in 1 logic. Dac& frecventa semnalelor de intrare side la intrarea comparatorului este aceeasi, dar semnalul de la intrarea compa- ratorului este defazat inainte fafa de semnalul de intrare, tranzistorul MOS cu canal p de la iesire va fi deschis (cit timp semnalele sint amindoua in 0 logic). Astfel, tensiunea de pe capacitorul FTJ conectat la acest comparator de fazi este ajustat® pind cind semnalele de la intrare si de la intrarea comparatorului sint in faz si au aceeasi frecventa. in acest: punct stabil, ambele tranzistoare de la icsire, Wirind comparotorel de Tod 1 Uihandconparoront dei Coracteristich = = W008 Pet Tyg ex oer | MOL MT 20 ors non 5 % Preovento I,” veo ‘ol? "oo encuncoto¥e0IM| ensunea to V0 W | Tensvonee fo Ve01N | Tenssonee to WW Airgeenne! | ste se vo cole pe hrecventscentrati f, | Oh eens ents ne feces nfo Bando de 2 Bande moni de Hieoventé o 60 On 26 bas “Fron Jotrore fe fesire bende de 4 . coptord 5 Tt’ % 1 fe, WL hae YEE . bok totrare__a fegire Sotecto componentelon fe ‘7s de Vers [2)pentro 2s Unghiol de lazi| 90°10 frecventa centrolé I, hapron. intresemnol | O°s/ 100" le copelele bends de Intodeaura 0"lo calare , peomporoter | urmérire (th Lolare pear sone ofe Fee ba mo vente: centrale Reelio de 290" ‘mot lo intrareo Ridicoté Coborité ae semmol [1] Eordner ~ "Phase lock Techniques” Joba Wiley 1966 [2] bi Moschyte ~"Minioturveed KC filters Using PLL", BSTL, may 1965 Tabel sintetic cu informatii de proiectare cu MMC 4046. 161 BUCLA CU CALARE DE FAZA MMC 4046 cu canal n sicu canal p, ramin blocate, iesirea comparatorului de fazi prezentind o impcdanf& mare de iesire (,,3-state“). Se va mentine, astfel, constant tensiunea pe capacitorul FTJ. Semnalul de la iesirea PULSE PHASES (terminalul1) va fi la un nivel logic si va putea fi utilizat ca indicator al conditiei de calare. Astfel, in cazul comparatorului de faz4 II nu va exista diferenta de faz intre semnalele de intrare si de la intrarea comparatorului pe toata gama de frecventa a VCO. In plus, puterea disipata pe FTJ va fi minima atunci cind se utilizeaz acest com- parator de fazi, deoarece ambele tranzistoare de iesire sint blocate in cea mai mare parte a perioadei semnalului de intrare. Trebuie observat c4 banda de urma- rire a PLL, in cazul utilizarii acestui comparator de faz este egala cu banda de captura, independent de FTJ. Cind se utilizeaz’ comparatorul de fazd II, VCO este ajustat pe frecventa cea mai coborita daci nu exist’ semnal de intrare (SIGNAL IN — terminalul 14). Figura E reprezinti formele de unda tipice pentru un sistem PLL care utilizeazk comparatorul de fazi II la calare. Componentele ezterioare utilizate Componentele exterioare pasive utilizate trebuie si fie in urmitoarele game ©5kO < Ry Ry R, <1 MQ; Cv > 100 pF pentru Vzp > 5 V; © Ci > 50 pF pentru Vzp > 10 V. Performante ¢ oud tipw © pulere disipaté redusa : 100 uW (tipic) pentru VCO fo = 10 kHz, Vpp = 5 V3 © gama de frecventa pina la 1,4 MHz (tipic) pentru Vpp — 10 V; © coeficient de variafie de frecventa : 0,06%/°C (tipic) pentru Vz_ = 10 V. de comparatoare de fazi; MMC 4047 MONosTaBIL/ASTABIL : 162 Circuitul integrat MMC 4047 poate functiona ca: a) monostabil neretriggerabil comandat pe frontul pozitiv sau pe frontul negativ ; b) monostabil trigerabil comandat pe frontul pozitiv ; ¢) astabil cu functionare continua ; 4) astabila cu comandé START-STOP (poate genera trenuri de impulsuri). Blocul principal al circuitului este un astabil. Semnalul generat de astabil (disponibil la terminalul OSCILLATOR OUT si, in general, cu factorul de umplere # 1/2) este divizat cu 2 de un bistabil. Iesirile acestui bistabil sint disponibile in exterior (Q, 0). Semnalele de pe Q, Q sint in antifaz’ si au factorul de umplere de 1/2. Toate iesirile sint cu buffer. Astabilul este prevazut cu o logicé suplimentara care si permita functionarea ca monostabil a circuitului. In toate modurile de lucru, temporizarea este data de dou componente externe : un condensator intre terminalele C si RC COMMON si un rezistor intre terminalele R si RC COMMON. 1 Daci intrarea ASTABLE este in 1 logic sau daca intrarea ASTABLE este in 0 logic, circuitul funcfioneaza in mod astabil (c), generind in continua impulsuri, Daca intrarea ASTABLE este in starea 1 logic circuitul va oscila doar atit timp cit si intrarea ASTABLE este in starea 1 logic. Deci, aparifia impulsurilor la iesire este condifionat& de existenta unui semnal de comanda in starea 1 logic. Asemi- nitor, tinind intrarea ASTABLE in starea 0 logic, astabilul va functiona doar atunci cind intrarea ASTABLE este in starea 0 logic. In acest fel vom ave: pulsuri Ja iesiri numai atunci cind un anumit semnal de comandi (pe ASTABLE) este in 0 logic. Ausie | pene ogica de onirolel centrale rey Aer MABE! Neorobivte goede i T ' oo la 0 if Astobi! I ! f 1 avonuaror cur i 2 re camnont bg eeravceee -rnicste TRUER, Siegicoge Dwitorce} | —— IMcanvrova fecal ‘HOARE [al é russes, \ noite eg go AsmBLe ta @ ie 1 -rn1666" [a exracser ] *7eucere Schema bloc a circuitului. Semnificatia terminalelor. 163 MONOSTABIL/ASTABIL MMC 4047 = TRIGGER "oo Re canon E Jame I l wht TP | ase.oor De l 2 Car by ° e > LATERAL - ‘RESET BB rerecoer Schema logicd a circuitului. Tn modul de lucru monostabil, circuitul poate fi triggerat de frontul pozitiv al impulsului aplicat pe intrarea + TRIGGER, daca se menfine intrarea —TRIGGER in starea @ logic sau poate fi triggerat de frontul negativ al impulsului aplicat pe intrarea --TRIGGER, daci se mentine un nivel 1 logic pe intrarea + TRIGGER. Monostabilul este comandat pe front si impulsurile de intrare pot avea orice durat& relativ la impulsurile de iesire. Cireuitul poate functiona ca monostabil retriggerabil, dar comandat numai de frontul pozitiv al unui semnal aplicat simultan pe intrarile ;RETRIGGER si +TRIGGER. In acest fel, iesirea Q va ramine in 1 logic atit timp cit perioada impulsurilor de intrare este mai mic& decit perioada determinati de componen- tele R, C (v. fig. A). Un nivel 1 aplicat pe intrarea EXTERNAL RESET aduce iesirile Q si OSCI- LLATOR OUT in starea 0 si iesirea Q in 1 logic. Pentru a nu permite aparifia unui impuls parazit la iesire, la cuplarea sursei de alimentare se va mentine un nivel logic 1 pe intrarea EXTERNAL RESET \v. fig. B). Pentru functionarea circui- tului intr-un anume mod, conexiunile se vor face conform tabelei anexate. MMC 4047. MONOSTABIL/ASTABIL 164 PTRIBGEN RETICLE EIRIGGLRARE fi bo Jing? FRET L fF LE veo || FURL) Fig. A, Formele de unda ale impulsurilor de retrigger in modul de lucru monostabil retrig- rie gerabil. too Yoo | ' c Mo te HHC4069 wareeser TREE c tna it hs 4s Fig. B. Circuitele externe recomandate pentru a evita comutari parazite la cuplarea sursei de alimentare. Operarea tn modul astabil In figura C sint prezentate formele de unda de la iesirile OSCILLATOR OUT si Q pentra modul astabil. Duratele ty, fs, f, au expresiile : t= —RC n—Y2__ Von + Vee fe = —RC In Yea Vee 2Von — Var (VenX¥n0 — Vor) ty = Ah +b) = —— Wen o0 = Ve) _ ‘ (Woo + VraX2¥V nn — Ven) unde Vz, este tensiunea de tranzitie a carei valoare variaza dela circuit la circuit, Intre 33% si 67% din valoarea tensiunii de alimentare Vp Mai jos sint date valorile duratei f, pentru valorile minima, ti ale tensiunii de tranzifie: Vir = Ver min = 0,33 Von» ta = 4,62 RC Vor = Ven erp = 005 Vow ta = 4,4 RC Vag = Vin mec = 0,67 Veo» ta = 4,62 RC Variatia maxim’ a duratei fata de valoarea tipicd t, — 4,4 RC este de 4+-5%- Perioada semnalului generat mai variaz& cu tensiunea de alimentare si cu tempe- ratora. —2RC In si maxima 165 MQNOSTABIL/ASTABIL MMC 4047, lerminabl Terminal 19 4 | &}i ie p tmmouita_| 4 [& Lek Terminal 10 ule , tl? I ermal 0 7D [. 1 ——_4_—__.] Fig. C. Formele de unda In mo- Fig. D. Formele de unda in modul de aa dul de lucru astabil, cru monostabil, Operarea tn modul monostabil neretriggerabil Funetionarea in modul monostabil neretriggerabil este ilustrata in figura D. Duratele fi, fa ty au he ly = (e+ fa) = —RE In —W20Von — Ven) _ (2V np — VanX2V 0) unde fy, este durata impulsului generat de monostabil. Dacd se ia in caleul va~ loarea fy = 2,48 RC, variatia maxima va fi de +9,3%. Si in acest caz, durata impulsului generat variazi cu tensiunea de alimentare ns vou temperatura. In modul astabil, prima semiperioad& pozitiva are o durat& fy, urmatoarele dureaz’ tay. Operarea in modul monostabil retriggerabil Circnitul MMC 4047 poate fi utilizat ca monostabil retriggerabil pentru a extinde durata impulsului de iesire sau pentru a compara freeventa semnalului de intrare eu freeventa oscilatorului intern. In modul retriggerabil impulsul de comanda se aplicd pe intravile +-7RIGGER si RETRIGGER, iar iesirea se face pe Q, 0 Cind se aplic un singur impuls de comandi, circuitul funcfioneazi ca mono- stabil (fig. E). La aplicarea mai multor impulsuri cu perioadi corespunzitoare, se obtine prelungirea duratei impulsului de iesire (fig. E). Pentru dou’ impulsuri de intrare, tx: = +h + 2s (v. fig. E). Pentru mai mult de dou& impulsori iesirea Q trece in 0 dup% un timp variabil fy faf& de frontul negativ al ultimului impuls de retriggerare (fig. E). (Sint necesare doud impulsuri pozitive de la iesirea oscilatorului pentru a aduce bistabilul 4 in starea Q = 0, Q = 1). + TRIGGER Meee QT MM LSE (ierm.8 12) acuaprer ah Fh. SULLY (term 13) i I 2B fterm. 10) Sal Se Ll Sab Fig. E, Formele de und& in modul de lucru monostabil retrig- gerabil, MMC 4047. MONOSTABIL/ASTABIL 166 Impu's ofan Fig, F. Schema electricd in cazul utilizdrii unui numarator extern, wane be ions ef ts Apr jokes Fig. G, Schema propus& fn cazul unor impulsuri de co- manda scurte. Extinderea duratei impulsului cu ajutorul unui numérétor extern Durata fy, poate fi extinsi oricit de mult dac& se foloseste un numarator extern adecvat. Se obfine, astfel, controlul digital al duratei impulsului si se pot folosi condensatoare de temporizare mici pentru durate mari. O aplicatie tipi se vede in figura F. Circuitul MMC 4047 funefioneaz& ca astabil comandat. Im- pulsul de comanda reseteazi numar&torul MMC 4017. Atit timp cit iesirea de trans- port (CARRY OUT) este in @ logic, astabilul functioneazi si impulsurile de iesire incrementeazd continutul num&rdtorului MMC 4017. Cind iesirea de transport trece in 1 logic, oscilatorul se opreste. Circuitul iese din aceasta stare numai la resetarea numaratorului. Consumul de putere In starea de repaus (atit ca astabil, cit si ca monostabil), puterea disipata va depinde doar de curentii reziduali. Circuitul este proiectat in asa fel incit cea mai mare parte din consumul de putere in regim dinamic sé revina componentelor externe : — in modul astabil : P = 2CV}pf (semnalul de pe terminalul OSC OUT are freeventa [); P =ACVipf (semnalele de pe terminalele Q, 9 au frecventa f). — in modul monostabil : 2,9CV 50) Po EV io) doctoral de umptere) ¢p pentru semnalul de pe Q, Q). Cu cit 167 MONOSTABIL/ASTABIL MMC 4047 Conextunile terminalelor | tmpuisul {Perioada sau durata FUNCTIE Te Vor | ba Vex [intrare| € desire impulsulai do iepire ASTABIL : Oseilafii libero = | 10, 11,13 Comanda po 1 logic 5 | 10, 11, 13] {400 1) 94.4 RO Comanda pe 0 logic 4 | 40, 11, 13) £4013) =2. MONOSTABIL. : ‘Triggerat pe front pozitiv 3 | 10,11 ‘Triggerat pe front negativ 6 | 10,11 _ Retriggerabil 8,12 10,11 ffl, 11)=2-48 RO Cu numéardtor extern* 10, 11 + Impulsul de intrare Ja intrarea RESET a numaratorului extern, iesirea numérdtorulah Ja terminalul 4. In toate cazurile se adaugi din exterior componente R, C intre termi- nalele 1, 2 313. Tabel de conexiuni pentru circuitul MMC 4047 tensiunea si freeven{a sint mai mici, cu atit valorile calculate vor fi_mai apro- piate de realitate. Puterea disipati nedepinzind de valoarea rezistentei, pentru o putere consumati minima se va alege valoarea minima a capacitatii C permis’. Valorile componentelor externe R, C Condensatorul folosit nu trebuie s& fie polarizat si trebuie si aibi pierderi mici (rezistenta paralel a condensatorului trebuie si fie de cel putin 10 ori mai mare decit rezistenta R). Desi circuitul oscileaza pentru orice valori ale rezistentei si capacit&tii, condensatorul trebuie si aib o capacitate mult mai mare decit capa- citatile parazite din montaj. Rezistenta trebuie si fie mult mai mare decit rezisten- tele care apar in circuit in serie cu ea (sute de ohmi), dar, pentru valori foarte mari, pot apirea instabilitati. Pentru ca temporizirile obfinute s& concorde cu valorile calculate, trebuie si folosim : — condensatoare cu valori de cel putin 100 pF pentru modul astabil ; — condensatoare eu valori de cel putin 1000 pF pentru modul monostabil (atit pentru monostabil, cit si pentru astabil, valoarea superioara a condensatorului nu este limitata) ; — rezistente intre 10 kQ si 1 MQ. Funcfionarea cu impulsuri de comand scurte Circuitul MMC 4047 functioneazi daci impulsurile de comanda sint de cel putin 500 ns pentru Vp, — 5 V si de cel putin 200 ns pentru Vp» — 10 V. Cu cir- cuitul din figura G se obfine o comand& sigur’ pentru impulsuri de comand& de cel putin 20 ns. Performanje © operare cu monostabil sau astabil ; @ declansare pe front pozitiv sau negativ, retriggerabil ; e factor de umplere la iesire de 50% ; @ necesiti doar dow’ componente externe (R, C). POARTA MULTIFUNCTIONALA EXPANDABILA MMC 4048. cu 5 intrart 168 Circuitul integrat MMC 4048 este o poarté cu 8 intrari si 4 intriri de control. 3 intrari de control binare K,, K,, K, asigura implementarea a 8 functii logice diferite. Aceste funefii sint : SAU(OR), SAU-NU(NOR), SI(AND), SAU/SI(OR/AND), SAU/SI-NU(OR/NAND), SI/SAU(AND/OR), {AND/NOR). A patra intrate de control, Kg, asigura utilizatorului o ies! Gnd intrarea de control K, este in 1 logic, iesirea este fie in 1 logic, fie i in functie de starea interna a circuitului. Cina intrarea de control K, este in 0 logic, iegirea este intr-o stare de impedanfa ridicat’. Aceasta facilitate permite conec- tarea circuitului pe o magistrali comuna de date. In afara de cele 8 intrari ale porfii, este previzuta si o intrare EXPAND, care permite circuitului MMC 4048 s& isi mareascd numérul de intrari. De exemplu, 2 circuite MMC 4048 pot fi legate in cascada pentru a se obfine o poart& multifunc- fionalé cu 16 intrari. Atunci cind intrarea EXPAND nu se [oloseste, ea trebuie conectati la Vss. Performange »q A Yeo © icgirea ,,3-state“; : 4 B MND multe functii logice intr-o singur& capsulé ; ” 4) e timp de propagare: 150 ns (tipic) pentru Vpp = s]o @ fa) 91S = 10 V. gs) g a «|S Ste q fa 0 » @ fA % Ye @ fl te Semnificatia termina- elor. Ny hy hy My Re Re hy hy fo Schema logic’ a circuitului. POARTA MULTIFUNCTIONALA EXPANDABILA 169 cusintran, MMC 4048 4 4 c e £ £ € é a a 4 4 a e c. c 0 vo é é * e c & ” 4 ae. an US yo TN awe SEE iy as Pa HE be iar B e020) (EF OB OH) Uh Ket hg hy) S498, 70 FFE PET Ay By +050, Eth Og My Schema unei porti OR/AND cu 12 Schema unei porti NOR cu 16 intraxt, intrari, Fanetia ae Expresia booleeana Kalxo| Ke], Intra NOR | J=APBSCEDSE+FtGTH ololo] Vss or JeA+B+C+DS+E+FH+GHH ofolt] vss OR/AND JH=(AFB4+C+ DEF F4G4H) o}1fo] ves OR/NAND. J=(AF+B+CH DEF FF+G+H) O;1)/ 1] ¥ss AND J = ABCDEFGH — 1}0}0| Vo» NAND ‘J = ABCDEFCH 1}ol1| Vep ANDINOR | J — ABCD + FFGH tlafol v, AND/OR J = ABCD + EFGH thitil vow Kg = 1, lesire normal ; Ky = 9, iesiro de impendat& ridicata ; EXPAND = ‘Tabelul de adevar functional. MMC 4048 POARTA MULTIFUNCTIONALA EXPANDABILA 170 CU 8 CANALE LI Awo/wor on Ano/or r Lu) | oor rrr aa /NANO = ort O10 Configuratiile logice efective ale circuitului. rane 8 | ia interes BRP Expresia booleand NOR OR J=GQFB+CH+DFEFFLG+IMTEXP) oR OR Aa(AFB+CHDEEFE 4G +MF(EXP) AND NAND J = (ABCDEFGH) (EXP) NAND NAND = (ABCDEFGH) (EXP) OR/AND NOR (AL BHO + DME + PEG + HEXP) OR/NAND NOR GEPLCT DEPP LOT ERP ANDINOR, AND. J = GBCD) + EFGH) + EXP) AND/OR AND. J = (ABCD) + (EFGH) + (EXP) EXP reprezint& intrarea EXPAND (adicd X1 + X2 + Implementarea de porti cu mai mult de 9 intra s+ XM) 171 SASE SEPARATOARE INVERSOARE DE PUTERE MMC 4049 Circuitul integrat MMC 4049 confine gase separatoare (buffer-e) inverseare de putere, care realizeazi conversia de nivel logic folosind o singur& sursi de ali- mentare. Valoarea nivelului 1 logic aplicat la intrare poate depasi valoarea tensiunii sursei de alimentare si, astfel, circuitul se poate utiliza pentru conversia nivelelor logice. Acest circuit este gindit spre a fi utilizat ca interfati CMOS — DTL/TTL si poate comanda direct dou sarcini DTL/TTL (pentru Vpp = 5 V, Vor < 0,4 V $i Ig, > 3,2 mA). Pentru aplicatiile in care nu se solicité curent mare de iesire sau conversie de tensiune, din considerente de putere disipati, se recomanda utilizarea cireuitului MMC 4069 care contine sase inversoare. Performante curent mare absorbit la iesire pentru a comanda 2 sarcini TTL; @ conversie de nivel logic 1—0; WonGo Tact © timp de propagare: 60 ns (tipic) pentru Vis = — Semniticatia _ =Vpp =5 V. nalelor. 4G Pe] 6-4 e Dea -¢ 0G} a -3 6 B-boy Ff +} De -F Sore int?” ‘Bufie %e0}— dnteare = Terminal 35,7,3,)1s0u 14 lesire = Termingl 24,8 J0T2sau 1S Ks Z}-— - lerminol? Terminalele 1216- neconectore (Me) ferminal 8 Schema logica a circui- Conversie de nivel logic. tulni. wy & LO [pez sl : te Bem | yg = xo Sw}— Z € e y & & g nese ad & a i : £ £ fe $ 7 ua 08 0 ow 0 a ‘recreate de tatore, ir] ——= Franturile eonnatelr de otrare Ite. t), fas). —= Caracteristica putere disipati pe in- _Caracteristica_puteré disipaté pe inversor-frontu- vertor-frecventa semnalului de in- Tile semnalului de intrare. trare. MMC 4050 SASE SEPARATOARE NEINVERSOARE DE PUTERE 172 Circuitul integrat MMC 4050 confine sase separatoare (buffer-e) nein versoare de putere, care realizeazi conversia de nivel logic folosind o singura sursd de ali- mentare. Valoarea nivelului 1 logic aplicat la intrare poate depasi valoarea teasiunii sarsei de alimentare si, astlel, circuitul se poate utiliza pentru conversia nivelelor logice. Acest circuit este gindit spre fi utilizat precum inter- fafi CMOS — DTL/TTL si poate comanda direct doua sarcini DTL/TTL (pentru Vj>—5 V, Vo. <04 V si Tox > 3,2 mA). Pertormante © curent mare absorbit la iesice pentru a comanda 2 sarcini TTL ; conversie de nivel logic 1—0; timp de propagare: 70 ns (tipic) pentru Va — = Von =5 V. WoT connetion Semnificatia _termi- nalelor. wf . I = Sot Sel s : 34 7 7 . Terminalete 13 16-necenectolelNC) "pected inkare ihe) Schema logicd a circui- Caracteristica putere disipaté pe tului. etaj-frecventa sernalului de in- trare. Caracteristica putere disipati pe etaj-fronturile semnalului de in- trare. l,-25%7 Pulere disipoti ge BUFER. Jyh] —= & ® y 8 § a 0? tot Fronterite comnalute! de introrelér tp) [a6] —e MULTIPLEXOR/DEMULTIPLEXOR ANALOGIC CU 8 CANALE MMC 4051 173 Cireuitul integrat MMC 4051 este un multiplexor/demultiplexor analogic cu 8 canale, avind 3 intrari de control binare, A, B si C si o intrare de inhibare (IN- HIBIT). Cele 3 intriri binare selecteazi unul din cele 8 canale, comutatorul analogic corespunzator canalului selectat find deschis (starea ON). Multiplexarea semnalelor analogice cu amplitudine de pind la 20 V virf-la-virt se realizeaz’ cu semnale digitale cu amplitudini de la 4,5 V pind la 20 V (dac& Von — Vss = 3 V, se pot controla semnale Vp) — Veg pind la 13 V; pentru dife- tente Van — Vez de peste 13 V, este necesara o diferenté Vpp — Vss de minim 4,5 Y). De exemplu, dacé Vpn = +5 V, Vss = 0 $i Veg = —13,5 V, se pot cont- rola ‘semnale analogice de valori intre —13,5 V si +4,5 V, cu ajutorul unor semnale digitale intre 0 si 5 V. Circuitul confine comutatoare analogice (v. § 1.5.3) care au impedanfa in sta- tea ON coborita si curenti reziduali in starea OFF foarte mici. Un nivel 1 logic pe intrarea INHIBIT aduce toate canalele in starea OFF (blocate). . Performange ., enanveis|* ‘oo © plaja mare pentru semnalele analogice si 0” |e ? digitale: digitale 3...20 V, analogice pink la cewmm/ur | 3 1 evenneas 20 -V virf la virt ; counnets|? Gh o| meer e rezistenf’ in starea ON mick: 125 Q “wr ( ; (tipic) pe o plaji de 15 V vir la virf a semna- yaa GA ; lului de intrare si Vpp — Vez = 15 Vs io of ; © imperecherea rezistentei ON a com:tatoa- A i relor: 5 Q (tipic) pentru Vpy — Vex = 15 V. eG © rezistenfi mare in starea OFF: curent rezi- dual de + 100 pA (tipic) pentru Vpp>—Ves—18 V. —Semnificatia_terminalelor. cmannee meer TFs rT 5 aag a ia a Fc : a 2 meme |_| Sve 7 we || tase ee ber COMMON pod LL fotiee A ar , |_| e > bs Schema bloc a circuitulai. ‘MULTIPLEXOR/DEMULTIPLEXOR ANALOGIC MMC 4051 cy s cANALE 174 I’ on Vth > ia = pa Laatste a g - £ gat tL oe : (oot s : I & 3 — 4 — g : 0) 180 4 2 0 @ ¢ 6 aos 0 sO Seowai deintrare he, Rrvvll ee ntore te lH] = Caracteristica ON a unui canal. Rezistenta ON a unui canal, functie de semanalul de intrare. latrari Coro! deschis whist Le [8 [A oa) a 7le[e a a o|o i? 1 @ [elite 2 2 oles z 0 rlolo 4 a 7lot7 5 o t[rlo 6 o tists Z 7 XX TE | iii onal Tabelul de adevar al circuitului. MULTIPLEXOR/DEMULTIPLEXOR ANALOGIC us DIFERENTIAL CU 4 cANALE MMC 4052 Circuitul integrat MMC 4052 este un multiplexor/demultiplexor analogic dife- rential cu 4 canale, avind 2 intrari de control binare A si B si o intrare de inhibare (INHIBIT). Cele dou& intrari binare selecteazi una din cele patru perechi de canale, deschizind comutatoarele analogice (starea ON) corespunzitoare canalelor selectate. Multiplexarea semnalelor analogice cu amplitudine de pina la 20 V virf-la-virt se realizeazi cu semnale digitale cu amplitudini de la 4,5 V pina la 20 V (daci Von — Vss = 3 V, Se pot controla semnale Vpp — Vey pind la 13 V; pentru dife- rente Vpp — Veg de peste 13 V este necesard o diferenti Vyp— Vss de minim 4.9 V), De exemplu, daci Yor = +5 V, Vea = 0 si Vex 18,9 V. se pot controla semnalele analogice de valori intre —13,5 V cu ajutorul unor semnale digitale intre 0 si 5 V. Circuitul contine comutatoare analogice (v. § 1.5.3) care au impedanti in starea ON coborita si curenfi reziduali in starea OFF foarte mici. Un nivel 1 logic pe intrarea INHIBIT aduce toate canalele in starea OFF (blocate). Performanje rowangets: f Gq ~— B % e plajaé mare pentru semnalele analogice si” |r a a reaumee digitale: digitale 3...20 V, analogice pind la “morro | fa 1) “Heer 20 V_ virf-la-virf ; remmaes g [2 comara oor fiy e rezistenté in starea ON mica: 125 Q = ™” |; G a Sagara (tipic) pe o plaja de 15 V virf-la-virf a semnalului wnsir (| i a) “™orr de intrare si Vypy — Vez = 15 V; w © ia « © imperecherea rezistentei ON a comuta- ts @ In toarelor : 5 Q (tipic) pentru Voy — Vex = 15 V; rezistent4 mare in starea OFF : curent rezi- Semnificatia terminaletor. dual de4-100 pA (tipic) pentru Vpp—Vse—18 V- AcaaNINELS IN/OUT 7 7 c common %0 it auth C——tata TF | conmon Converse fecaten ZEN} y curfin oa omy Sacre my oy CLT OHooow % Dre aos Y CRANMELS THOT Schema bloc a circuitului. MULTIPLEXOR/DEMULTIPLEXOR ANALOGIC MMC 4052 DIFERENTIAL CU 4 CANALE 176 fa) On dey 2x, 2y on, By Wici vnul cane tone dha sisfsis}s. ++ =s[s]sJsf & x[sjaf[sf ‘Tabelul de adevar al circuitului. & =] & a & 2 es Aetistent0 0H 0 catoloscel fay fe = 50 Teen BY no toe | sor, finest \ Seana dereare tog. IY] & 4? 6? 4 6 Seamed ewtrare Vig IV) —= Caracteristica ON @ unui canal. lov 0. ‘we 5 5 0 tS SS Aeenmahi de introre by Lt —= Rezistenta ON a unui canal, functie de semnalul de intrare’ MULTIPLEXOR/DEMULTIPLEXOR ANALOGIC - TRIPLU CU 2 CANALE MMC 4053 i77 Cireuitul integrat MMC 4053 este un multiplexor/demultiplexor _analogic 4 ie triplu cu 2 canale, avind 3 intrari separate Moor \ bx By AUTH ox or by de control A, B, C si o intrare de inhi- 9 Fa aim ov orey bare (INHIBIT). Fiecare intrare de con- torlhexorey oh pr trol selecteazi unul din cele dou’ canale, Whar ex > mae aeschizind comutatorul analogic (sta- watt A rea ON) corespunzitor canalului selectat. he 5 Multiplexarea semnalelor analogice cu ty ¢ amplitudine de pind la 20 V virf-la-virf se realizeazi cu semnale digitale cu ampli- Semnificatia terminalelor. tudini de Ja 4,5 V pina Ia 20 V (dac& Von — Vss = 3 V, Se pot controla sem- |wiveir | A sev soe Conol deschic(0N) nale Vp) — Veg pini la 13 V ; pentru dife- a 2 on sou bx sau cK renje Vpp — Vex de peste 13 V este ne- [_@ 7 ey #00 by S00 ty cesara o diferenti Vp) — Vss de minim [7 z Het anil 4,5 V). De exemplu, daci Vp = +5 V, V5 = 0 si Veg = —13,5 V, se pot contro- la semnale analogice de valori intre —13,5 si-+ 4, 5V cu ajutorul unor semnale digitale fntre 0 si 5 V. Circuitul confine comutatoare analogice (v. § 1.5.3) care au impedanj& in sta~ rea ON coborita si curenfi reziduali in starea OFF foarte mici. Un nivel 1 logic pe intrarea INHIBIT aduce toate canalele in starea OFF Gblocate). Performanje © plajé mare pentru semnalele analogice si digitale : digitale 3...20 V, ana- logice pind la 20 V virf-la-virt ; © rezistenfa in starea ON mica : 125 Q (tipic) pe o plaja de 15 V virf-la-virf a semnalului de intrare si Vpp — Ver = 15 V3 © imperecherea rezistentei ON a comutatoarelor : 5 (tipic) pentru Vpp — — Vex Tabelul de adevar al circuitului. @ rezisten{a mare in starea OFF : curent rezidual de £100 pA (tipic) pentru Von — Ver = 18 V. wafour . aaa ao me «= FRG GGR brorby circuitului, eB) oor = onjn — ex orey om ae tes b a Yep Decoder binor “Ida 2 eu inhibare 12 —Cireutte integrate CMOS. Manual de utilizare — cd, 197 ayn “o-4 ate on oray L i aur Schema bloc a sah 2 a MMC 4054 River AFISAJ DE 4 SEGMENTE LCD - 178 Circuitul integrat MMC 4054 este un driver pentru afisaj de 4 segmente cu cristale lichide (LCD). Contine un bloc de deplasare de nivel, latch-uri strobate independent pe fiecare intrare si o intrare comun’ DISPLAY FREQUENCY IN (DFIN) de control al celor 4 lini de semanal. Circuitul MMC 4054 este proiectat in intenfia de a asigura compatibilitate de comanda cu decodoarele de 7 segmente MMC 4055 si MMC 4056 pentru punct zecimal, coloana, polaritate si alte comenzi similare de afisare. O iesire DF de mare amplitudine si nivel deplasat se poate obfine de la orice iesire din MMC 4054 prin conectarea intrarii corespunzatoare la 0 logic si a intrarii STROBE la 1 logic. circuitul MMC 4054 se poate utiliza la ,conversia SUS“ sau ,conversia JOS“ a nivelului logic. De exemplu, semnalul de intrare care vatiazi (Vpp la V.ss) intre +5 V si OV poate fi convertit intr-un semnal de iesire care variazd (Vpp Ia Ver) intre +5 V si —5 V. Functia de deplasare de nivel permite utilizarea de semnale cu game de variatie diferite la intrare si iesire. Astfel, semnalul de intrare este cuprins in gama Vs la Vpp, in timp ce semnalul de iesire este in plaja Vie la Vy. Astfel, intrarea si iesirea pot varia independent una de alta intr-o plaja de 3...18 V. Voss $i Vex Se pot lega impreun& cind nu se doreste o deplasare de nivel. mm — B—[_ aren — 0 10084 Bure g Bows STROBE, s = § g We BD uarcn z S a, St08t4 Yoo a s ‘ Fl we Hie aura sreoee 3 m BL sane yo, 8 3 aur sr8088 2 sTR06t, }-—— ory me oarat We sreoge} FRERN oo. ’ an a ~ Schema bloc a cireuitutui. Semnificatia terminalelor. Lew a a s “ siseke deplaraTe = aa we Saw a our 3 een - Iotoare DRIER flere segmeniohsay r _ segmentotisop Uagie= selectot} s L x im ao firs se on Copceitotea de worcind Caf] —= (__4 _] Pfr Caracteristica tipica timp de pro- Schema logicd a unui driver de segment. Pagare-capacitate de sarcina. 179 DRIVER AFISAJ DE 4 SEGMENTE LCD MMC 4054 Datele sint transferate la iesire aplicind 1 logic la in- trarea STROBE. Un nivel 0 logic pe STROBE ,,zvordste" ne ", intrarea de date si iesirile de comanda. ) ‘ntrare| I Performante gre) — @ iesiti care comanda di- rect afisajul cu cristale lichide ; ‘© conversie de nivel logic ; dublare de tensiune pe afisaj, Vop— Vex = 18 V, duce la 30 V virf-la-virf pe afisaj ; ‘© timp de propagare : 340 ns (tipie) pentru Von =10V, Vss = Ver = Oy M0 ‘whee oe UU, Fe UU UU Intra onolegicelt $4) ro! TI bet test asa Schema pentru deplasare de nivel (0, +5V) la (+5V, —5V). | Formele de und pentru ‘un segment de afisaj. t sareragous “J ts % — wre eset TU UUW oa 4 febme oe wndé ‘as oe (01) Pon tba!) ay r,) UU pet} STROBE? STROBES STROBE 4 3 i Schema unui afisaj LCD de 3¥/2 digiti. Yoo" 51; Nos = Oh; Vee *~10Y, Dhy 80M drephonghialor MMC 4055 DECODOR/DRIVER BCD-7 SEGMENTE PENTRU AFISAI LCD IESIRE_,,FRECVENTA AFISAJ 160 Circuitul iutegrat MMC 4055 este un decodor/driver WT pentra osingura cifras de afisaj, din cod BCD in cor 7 seg- #086 Yo mente si care asigura funcfia de deplasare de nivel. Aceasti. |, gi 2 ‘ funcfie permite conversia plajei de variafie a semnalelor 3}, (5 ia (S$ de intrare BCD (Vpp la Vss) intr-o plaji de variatie a 8|30 g fg ofS semnalelor de iesite 7 segmente identic& sau diferiti (Vpn 2444) fa cj& Ia Vgz). De exemplu, semnalul de intrare BCD poate “eC ba o|= varia (Vp la Vss) intre 0 si 3 V si poate fitransformat la « fhtr-un semnal de comand la iesire intre (Vp, la Vgs) 0 conn $5 V. Daca diferenta Vpp la Vep depaseste 15 V, dife- S°™mMCaA termina renta Vp, la Vss trebuie sa fie cel putin 4 V. Iesirile » segmente (a...9) sint controlate de semnalul aplicat la intrarea DISPLAY FREQUENCY IN (DF IN), iesirile segmentelor selectate putind fi in 1 logic, in @ logic sau forma de und& dreptunghiulara (pentru afisaje cu cristale lichide). Cind DF IN este in 0 logic, segmentele selectate de intrarile BCD sint in 1 logic. Cind DF IN este in 1 logic, segmentele selectate vor fi in 0 logic. Daci se exciti DF IN cu o forma de unda dreptunghiulara, segmentele selectate vor avea aceeasi forma de unda cu cea de la intrarea DF IN, dar defazati fata de aceasta cu 180°. Semnalele pe segmentele neselectate vor avea gi ele o forma de unda drept- unghiulara, dar in faz cu intrarea. Frecventa formei de undi de pe DF IN este cuprinsa, in mod uzual, pentru afisaje cu cristale lichide, intre 30 Hz (peste limi de ,,clipire“) i 200 Hz (sub limita superioara de rispuns in frecventa a cristalului lichid). Circuitul MMG 4055 are o iesire DF OUT de mare amplitudine si nivele de- plasate, care este solicitata pentru comanda electrodului comun al afigajelor cu cristale lichide. Decodarea tuturor combinatiilor de pe intrarile BCD dau comenzi pentru afisaj de 0 pind la 9, precum si L, P, H, A, — , gi blank. Performange © iesiri care comanda direct afisajul cu cristale lichide ; © conversie de nivel logic ; @ dublare de tensiune pe afisaj, Vpp — Vex = 18 V, duce la 30 V virf la virf pe alisaj ; e timp de propagare : 575 ns (tipic) pentru Vp) = 10 V, Vss = Vez = 0 V- Seonoles a oie me | rd wr ntrare ORWER ry 4 ohare segmertatisey segnventohsop oie Whegjes selecte!) Schema logic a unui driver de segment. DECODOR/DRIVER BCD-7 SEGMENTE PENTRU MMC 4055 181 AFISAJ LCD IESIRE_,FRECVENTA_AFISAJ* a0 LO pease & . f=] pe S aa t 4 @: 3 £ p |e ¥ op 150;Hg= 43 8 ate eB = sunar 3 5 wan g § ol g | te ro fe a i re) * Copccitatea oe sorciné 6; [pf] —e Schema Caracteristica tipica timp de propagare- capacitate de sarcina. 80 Diy er ] V = < i s sun 3 Sm le — & / Re 80 w @ w© @ 1 “Liectocul comun of ob sayihvi eB Schema logic a unui driver de segment, ip nite SUT te — te Fae he ‘atrrexgment "°° rowangnat OL ‘bo segire egment ” forma deme “VP ecorge) iH) Copacitatee de sorciné b,lpl}—= Caracteristica frontului_sem- naluluj de iesire-capacitatea de sarcina, SUA Anan. LULU PLU LJ JUUU UU L$ yp oalicat) _, oo'he) Formele de unda pentr — ‘a un Segment de afisa). DECODOR/DRIVER BCD-7 SEGMENTE PENTRU 1 MMC 4055 _agisal Lco, 1e5iRE_,FRECVENTA Arisa TE 2 iz 2 ]2lolelelole olololotrlrs|s [rr lolrlolole 2 | ly lolo|s ag Tabela de adevar a circuitului. ~ S84 MMCHWMIO la (217) gumenso e= Schema logic pentru conversia afisarii caracterului F din caracterul H. WAC HES sou 2058 sean DECODOR/DRIVER BCD-7 SEGMENTE PENTRU 183 AFISAJ LCD, JNTRARE_,STROBE" MMC 4056 Circuitul integrat MMC 4056 este un decodor/driver wisnar pentru o singura cifré de afisaj, din cod BCD in cod 7 "0. 0rl [B Yeo segmente care asigura si functia de deplasare de nivel. 2 (” @ [3 *) Aceasta functie permite conversia plajei de variatie a §{7 9) semnalelor de intrare BCD(Vpp la Vss) intr-o plaja de 3)? & a 2) = rie a semnalelor de iesire 7 segmente identic’ sau =| 2 Gf Ia «8 diferita (Vpp la Ves). De exemplu, semnalul de in- fz“ Im <}& ‘rare BCD poate varia (Vpp la Vss) intre 0 si —3Vsi Me fy |S poate fi transformat intr-un semnal de comanda la iesire %s & IA. intre (Vpp la Veg) 0 si —5 V. Dac& diferenta Vpp la Ves depaseste 15 V, diferenta Vpp la Vss trebuie s& fie cel putin 4 Vv. Iesirile 7 segmente (a...g) sint controlate de semnalul aplicat la intrarea DISPLAY FREQUENCY IN (DF IN), iesirile segmentelor selectate putind fi in 1 logic, in @ logic sau forma de undi dreptunghiulara (pentru afisaje cu cristale lichide). Cind DF IN este in 0 logic, segmentole selectate de intrarile BCD sint in 1 logic. Cind DF IN este in 1 logic, segmentele selectate vor fi in 0 logic. Dac& se exciti DF IN cu o forma de unda dreptunghiulara, segmentele selectate vor avea -aceeasi forma de unda cu cea de la intrarea DF IN dar defazata de aceasta cu 180°. Semnalele pe segmentele neselectate vor avea si ele o forma de und dreptunghiulara, dar~in faz& cu intrarea. Frecven{a formei de undi de pe DF IN este cuprinsa, in mod uzual, pentru afisaje cu cristale lichide, intre 30 Hz (peste limita de ,,cli- pire“) si 200 Hz (sub limita superioara de raspuns in frecvenfa a cristalului lichid). ircuitul MMC 4056 are o intrare STROBE (care la cireuitul MMC 4055 nu exist), care valideazd inscrierea intrarilor de date BCD in latch-urile de intrare. Decodarea tuturor combina{iilor de pe intrarile BCD dau comenzi pentru afisaj de 0 pind la 9 precum si L, P, H, A — gi blank. Datele sint transferate de la intrare la iesire punind STROBE in 1 logic. logic pe intrarea STROBE ,,zAvoraste intrarea de date si iesirile segmentelor. Semnificatia _ termina- lelor. Po Ca. 8/04 = 2 ‘ |B |» va 3 Ste & Hef ‘ea 2S pe 3 88 < [Hele STR06E TT} s 8 S 4a = DISPLAY fea & fs | Schema bloc a circuitului, DECODOR/DRIVER BCD-7 SEGMENTE PENTRU MMC 4056 AFISAJ LCD, INTRARE ,,STROBE” 18 Cireuitul MMC 4056 trebuie utilizat impreund cu cireuitul MMC 4054, pentra a avea iegirea comund DF OUT, deoarece, spre deosebire de MMC 4055, MMC 4056 nu are iesire DF OUT. Performanye @ iesiri care comand’ direct afigajul eu cristale lichide ; conversie de nivel logic ; dublare de tensiune pe afisaj, Vp, — Var = 18 V, duce la 30 V virf la virt pe afisaj 5 e timp de propagare : 575 ns (tipic) pentru Vp» = 10 V, Vss = Vex = 0 V- 2 \27{2"|2%ho late te le cfele rir alole fe oie ; ac [2 . o 2 a ; 7 ; 7 7 ‘igele deplovare te jeplosate ‘tntrore DRIVER Jesire ymentatisay iteges etn) vegnentohyaf Phar Schema logicd a unui driver de segment. AFISAJ LCD, INTRARE ,,STROBE” 185 DECODOR/DRIVER BCD-7 SEGMENTE PENTRU MMC 4056 Copacitaten te rvims & {90} —~ Caracteristica frontului_sem- wo eae T & | —= ogc ast | = = Wyn? 15; Her? OF £ sa g 8 go Sc 580 Copocitatea oe sorcina ty af] —= Caracteristica tipicd timp de propa~ gare-capacitate de sarcina. qalului de iesire-capacitatea de sarcina Se OULU, or ye FUT hee TL eo UU Yer dole syne! ” S te forma de vndg “the sclsny rl iyo) pe) Formele de und pentru un segment de afisaj, Bh MNCHOBO J Fw ad ais Schema logic’ pentru conversia afisdrii caracterului F din caracterul H. DECODOR/ DRIVE! D- MMC 4056 R BCD-7 SEGMENTE PENTRU AFISAJ LCD, INTRARE ,,STROBE” 186 mses arse — resem ahh 4 LN ar titi —titlir i> oe wwe ‘ne us ae Tn = 1m | hha I fet rice [rd SF eg “Ts Yog 10%, Vg = BOR eplurgivlor Schema unui afisaj LCD de 3/2 digitl. NUMARATOR BINAR ASINCRON 187 DE 14 BiTI si oscuator MMC 4060 Cireuitul integrat MMC 4060 confine un oscilator si un numarator binar asin- cren (cu transport succesiv) de 14 biti Configuratia de oscilator permite proiectarea de oscilatoare fie RC, fie cu cuarf. Cireuitul are o intrare RESET (activa pe 1 logic), care aduce toate etajele numardtorului in @ logic si inhib’ oscilatorul. ‘Toate ctajele numaratorului sint circuite bistabile master-slave de tip T (v. §1.8.1). Starea numéritorului avanseazi cu un pas (bit) in ordine binard, sincron cu tranzitia negativi a semnalului prezent la intrarea de tact ®; (si ®o). Toate intrarile si iesivile sint cu buffer. Cireuitul trigger Schmitt de pe intrarea de tact per 2G be mite lucrul cu impulsuri ale caror fronturi sint oricit de ow a lente. 4% & ay Performanje 4 4 i © operare statica ; a0 4% @ vitez’ medic de operare: 16 MUz (tipic) pentru %e % Von = 10 V; somuiticat © configuratie de oscilator RC sau cuarf. tommnatetan g- sa fap aa a. 4 Schema logica a circuitului, omarion ae Li---4 Fx face pentru Yooh = 77Ra” Yoo" 10" @ > Woop > the Beith Schema tipicd de oscilator RC, Schema logic de oscilator cu cuart. MMC 4066 PATRU COMUTATOARE BILATERALE 188 Circuitul integrat MMC 4066 confine patru co- mutatoare bilaterale, concepute pentru transmisia sau aa ae multiplexarea semnalelor analogice sau digitale. Cit- Sri et EA omen cuitul este pin la pin compatibil cu cireuitul MMC 4016 Yhnrar| ang dar, in comparatie cu acesta, asiguri o rezistenta ON . + mult mai mica. In plus, rezistenfa in starea ON a co- #7#0 46] HB auriiw 0 mutatorului este relativ constanta pe toata plaja sem- “#7! «lj 1 ouriw & nalului de intrare (v. § 1.5.4). hs G Ba) our o° Existé un singur semnal de control (CONTROL) pe comutator. Ambele. tranzistoare (si cel eu canal n sicel cu canal p) dintr-un comutator sint deschise (ON) sau blocate (OFF) simultan. Dupa cum rezulta din schema electricd a comutatorului, substratul tranzisto— rului MOS cu canal n din fiecare comutator este conectat fie la semnalul de intrare (cind comutatorul este deschis—ON), fie la Vs (cind comutatorul este blocat— OFF)- Aceasti configurafie elimina variatia tensiunii de prag a tranzistoarelor comu- tatorului cu semnalul de intrare si astfel, mentine rezistenta in starea ON la 0 va~ Joare coborita in toata plaja valorilor semnalului de intrare. Avantajele acestor comutatoare CMOS fata de comutatoarele realizate cu um tranzistor de un singur tip sint: gama Valorilor semnalelor de intrare egali cu valoarea tensiunii de alimentare si rezistenja in starea ON de valoare coborit& in toata plaja valorilor semnalului de intrare. Pentru aplicafii de tip,sample-and- hold“ se recomanda, insa, utilizarea circuitului MMC 4016, datorita capacitafilor de intrare, iesire si intrare-iesire de valori mai mici. Performante © rezistenfa in starea ON: 80 Q (lipic) la Vpp — Vsx = 15 V; e rezisten{a in starea ON imperecheata in 5 Q (tipic) pentru o plajé a sem- nalului de intrare de 15 V e yitezi de rispuns: 40 MIIz (tipic); @ liniaritate bund : 0,5% distorsiuni (tipic) pentru f,, — 1 kHz, Vis = 5 Vox Vp — Vsx > 10 V, Ry =10 kO; @ diafonic redusi intre comutatoare (crosstalk): —50 dB (tipic) pentru fy =0,9 MHz, R, = 1kQ e curent rezidual in starea OFF Ty = WC. Semnificatia terminalelor. 10 pA (lipic) pentru Vp, — Vss = 10 V Ws Schema electrica a unui comutator. PATRU COMUTATOARE BILATERALE MMC 4066 189 or! ans Yoo 5 ” ane a ba Sl, rie wes | | ‘nttare| Ve : Schema pentru deplasare ggrteol | g054 le nivel (0, +5V) la od ' de nivel (0, +5V) agit| i (45, —5V). 7} = der ov Leg Ol Neg sv ‘Tesirs analagice (®50) , & GEC T A= tka | Tensionee de rN camentere (ig Bee 50) 8 & 8 ge \ i i 15¢ & Aeristents No comutolorolr Ry fo] —* 2 642 0 7 6 6 6 Semnatu de intrare Wy, [0] —* Caracteristica rezistentei ON functie de semnalul de intrare. MMC 4067 MULTIPLEXOR/DEMULTIPLEXOR ANALOGIC CU_16 CANALE 190 Cireuitul integrat MMC 4067 este un multiplexor/demultiplexor analogic si contine comutatoare analogice (v. § 1.5.4) controlate digital, care prezintd-o rezis- ten{a in starea ON de valoare coborita, curent rezidual in starea OFF mic si deco- dare interna a adresei. In plus, rezistenta in starea ON a comutatoarelor este re- lativ constanta pe toatd plaja valorilor semnalului de intrare. Cireuitul MMC 4067 este un multiplexor cu 16 canale si are 4 intrari de con- trol A, B, C, D si o intrare de inhibare (INHIBIT), aranjate astfel incit 0 combi- nafie a intrarilor si selecteze un canal. Un nivel 1 logic pe intrarea INHIBIT blocheaza toate canalele. Performanje connon ovr 0 rezistenfa in starea ON : 125 Q (tipie) pentru 7 ‘ o plaja de valori ale semnalului de intrare de ping ’ Pp la 15 V virf-la-virl si Vpp — V, impe ‘stents ON t —— baasEe @ imperechere de rezistenti ON intre comu- ‘rs 15 V; 5 : tatoare: 5 Q (tipic) pentru Vp» — Vss =15 V; ; ° decodarea adreselor binare pe circuit ; 1 4} e rezistenta in starea OFF mare: curent re- o © zidual £10 pA (tipie) pentru Vop — Vss = a wns =10V a e ks oO Semnificatia terminalelor. alale [a jaw] oe, LET ETT ronal otetete to i @ oO go fo oTrhe pete Seppe pepe mopepe ta “rTetr felts aw 2 tela +f-fsis sists) ae “a a ! ebro} Tabela de adevar, Schema electricd a unui comutator. MULTIPLEXOR/DEMULTIPLEXOR ANALOGIC e CU_16 CANALE MMC 4067 CHANNEL IN/OUT BORTWIR TES 4 A GAGARABADaM AG CE Ata a common 7 i Decoder biter = Folin 6 cu inbibore a) uri oa ia Schema bloc a circuitului, & so § 8 3 Rerislenta OH acomsatooreor key [hfe Lo ws “$2 0 #8 $ 75 10 Rezistenta ON a unui canal func- Semneul de introre Wg LH = fie de semnalul de intrare. MMC 4068 POARTA SI-NU/SI CU 8 INTRARI . 192 Circuitul integrat MMC 4068 contine o poarti SI-NU/SI (NAND/AND) cu 8 intrari. Pe acelasi circuit exist ambele functii (deci iesiri separate) SINU (NAND) si SI (AND), in logic& pozitiva, pentru aceleasi 8 intrari. Toate intrarile si iesirile sint cu_ buffer. Performanje weascotrsn OT Fo @ timp de propagare: 75 ns (tipie) pentru [ah s-AaenTraR Cy, = 50 pl’ si Voy = 10 V5 iB ¥ © intrari si iesiri cu buffer ; in ¢ © caracteristici de iesire simetrice. lar jg & fa] we connection s aw wo 8 Sy { : = wl 1 | » | t a 10? 1? wt Frecventa semnclulu de iatrare [tHe] —e uitului, Puterea disipata, functie de frec- venta semnalului de intrare. = 3 = limp de aropagere Stra lnyh frp —> FH | 4 0) 0 ws «0 «BW It Ceocertotea de sorviné Gy, [pF] — 58 a 0 0 om Copoctalea de saci Gy, fal] — Pasture ceva dtl ty & Caracteristica tipie& timp de propa- Caracteristica tipi frontu- gare-capacitatea de sarcina, rile de iesire-capacitatea de sareind, 193 SASE INVERSOARE MMC 4069 Cireuitul integrat MMC 4069 confine sase inversoare CMOS (v. § 1.3). Acest tip de circuit este proiectat pentru aplicatii de uz general, in care nu se solicita 0 capabilitate de comanda pentru porfi TTL sau o conversie de nivel logic, ca in cazul cireuitului MMC 4049. Performanje agp: 1 %0 © cara ice ; wag, BF © timp dz propagare : 30 ns (tipic) pentru C, = 50;pF 9 #t er si Vpn = 10 V. wie, Me ef a lee eee. ido te 2 fad Semnificatia termi- nalelor, 4 of 8] of eg nme ses. be &= savy Tesine eS ep he see fo» fete. Noo fC 2 a a a y= Leh. Moo Frecvente ¢. [kHz] —~ “ ap? Schema logicd a Puterea disipata functie de frec- Schema unui trigger Schmitt circuitului. venta semnalului de intrare. realizat cu MMC 4069, oy + 0 4 Lae 1 few 2 wt z bo4 3° 3” | eit = ob < | Ns : al So : [Ee = r— : | BHM 163 s2 et i. eLT [o a 5 ” a ag @ w @ w i Tensunee de ofimentare Yop, [VY] —= Orpoctete decocindh [oF]) —= Caracteristica tipici timp de propa- Caracteristica tipicé timp de Schema ‘tipicd a gare-tensiune de diamentare. propagare capacitatea de sar- unui oscilator RC. cind. MMC 4070 PATRU PORTI SAU-EXCLUSIV CU 2 INTRARI 194 Circuitul integrat MMC 4070 contine patru porti SAU-EXCLUSIV (XOR) cu 2 intriri fiecare. Fiecare poarté SAU-EXCLUSIV consta din patru tranzis- toare MOS cu canal n si patru tranzistoare MOS cu canal p. Cireuitul MMC 4070 este -pin la pin compatibil cu circuitul MMC 4030, dar are o capabilitate sporiti de 4 of Ht too curent pe icsiri si curent rezidual de intrare. mai mic. 9 | fan Performante emo Er acon ___@ timp de propagare: 65 ns (tipic) pentru C,—50 pF" p fal cacor siVpp = 10V; | a oo Ie @ caracteristici de iesire simetrice ; « fay c © impedan|é micd de iesire. Semnificatia termina lelor. Alcee) =p— vuln) ‘taser or, | ceo 2 © soht}—\ (2 OF 3 -6@4 <= Semnificatia terminalelor. : 2a = s & a] s Poe 1S & os b& 8 @ J=A@8 easenea de clnentare yt] —x Tabela de adevar Caracteristica timp de propa- a _unei porti. gare-tensiune de alimentare. 250) T t e250 aa = = SV = pe | ss z ¢ 4 a = x i S al = : [a i rs & = SY = | wr] sa | So Tee sg = —S LT io i 7 o ao 9 Oo 3 o oo w FH WO B cpacioten de soins t lof] — Topocitatea de sorcinéG, [pf] —~ Caracteristica tipicd timp de Caracteristica tipicd fronturi propagare-capacitate de sar- Ja iesire-capacitate de sar- ina, cinal 195 PATRU PORTI SAU CU 2 INTRARI MMC 4071 Circuitul integrat MMC 4071 confine patru porti SAU (OR) cu 2 intrari fiecare, tealizate in tehnologie CMOS. Toate intrarile si iesirile sint cu buffer. Performanje © intrari si iesiri cu buffer; e caracteristici de iesire simetrice ; timp de propagare : 60 ns (tipic) pentru C,=50 pF si Vpp = 10 V. Semnificatia _ termina- lelor. Lae a ? weil 3 |e = ACES). “ : | ——_ wun & rr’ 1 mn Oe LT "ww N ScAeB el6D: LeEOE. MeOH Capocitolea de rorciné Ge lpf] —= Schema logicd a unei porti. Caracteristica tipicd timp de propagare-capacitate de sar- cind, S [aor Se Lewd] s & 8 9 “at & 3 we a 2 a ‘ eo |r] z wl : er 4 é So i rr ar rr ro Copacitolea de sarciné laf] —» Frecvenfo de atraref, [kit]. —e Caracteristiea _ tipied fronturi Puterea disipati de o poartd ta ieyire-capacitate de sar- functie de frecventa semnalului cind. de intrare. MMC 4072 boua porti SAU CU 4 INTRARI 196 Circuitul integrat MMC 4072 contine 2 porti SAU (OR) cu 4 intrari fiecare, realizate in tehnologie CMOS. Toate intrarile au buffer, ca si iesirile. Performanje © intrari si iesiri cu buffer ; e caracteristici de iesite simetrice ; timp de propagare: 60 ns (tipic) pentru Cz, = 50 pF si Vzp = 10 V. searsee-oT (o> internaTeonnecranyo nvce ubliae Semnificatia terminalelor. = Ale) wp pO __ Do JK) <> Potera divi pe poortt & - Frege, wo a 0 wt hen Arecrent te irae ite). —» Schema logici a unei porti Puterea disipaté de 0 poarta functie de freeventa semnalului de intrare. a ha 2g El 4 5 3 é Fal : i be $4 8 i Se . Sane pee ao Capote te 20208 G lof = Popocrtetea ce sored fy bpt}] — Caracteristica tipicd timp de Caracteristica tipicd fronturi propagare — capacitate de Ja iesire — capacitate de sar- sarcind, ind, 497 TRE! PORTI $i CU 3 INTRARi MMC 4073 Circuitul integrat MMC 4073 confine trei porti SI (AND) cu 3 intrari fiecare, realizate in tehnologie CMOS. Toate intrarile si iesirile sint cu buffer. Performante © intrari si i caracteristi buffer ; ide i = 50 pF gi Vp, = 10 V. Alga) Dp 2)» Jp pe sed 2080) py, Schema logica a unei porti. Copocitetes de sarcns 6, [of] —~ Caracteristica tipicA timp de propagare — capacitate de sar- ina, sire simetrice ; e timp de propagare: 60 ns (tipic) pentru Cz A 7) Yoo 6a o o [a a f ba 7 ‘gl [B e-oms woer [ v-aee 4s ac Semnificatia terminale- dor. wy T Lez = [Bae =" Mgt y \ a » iy , 3 : S yl ne E g » f ‘ oO a we we Foecventa se atrare§. [kts] — Puterea disipati de 0 poarté functie de frecventa semnalului la intrare. Feotanie semoaolan eli les] ——e . 0 6 mm Lapoctotes de corend lofh— Caracteristica tipicd fronturi_de iesire — capacitate de sarcina. MMC 4075 TREI PORTI SAU CU 3 INTRARI 198 Cireuitul integrat MMC 4075 confine trei porti SAU (OR) cu 3 intrari fiecare, realizate in tehnologie CMOS. Toate intrarile si iesirile sint cu buffer. Performanje Yoo ¢ intrari si iesiri cu buffer; ¢ © caracteristici de iesire simetrice ; 4 timp de propagare : 60 ns (tipicy pentru C, = I =50 pF si Vpp = 10 V. torn searert A Semnificatia_terminalelor. 5 weet Geta = Aatero diptd pe poorts fy ly}—— s alae) 5 » Dope Doig IEW) 7 a cit) oe ee Precventa de trore fh [ite] —e Schema logicd a unei porti. Puterea disipata de.o poarta func- tie de frecventa semnalului de intrare. a {fee z 5 Ss Sm dot $l ws : : | « wr ‘ & ‘i 2 w x i os i < ea at BEET Cosocitotea de sarees by, [pf] —= Copocrtatea de sorins le, lpF-—= Caracteristica tipici timp de Caracteristica tipicd fronturi la Propagare — capacitate de sar- iesire — capacitate de sarcina. oi 199 REGISTRU DE 4 BIT! MMC 4076 Cireuitul integrat MMC 4076 este un registru de 4 biti, realizat cu bistabili de tip D (v. § 1.6.) si iesiri ,,3-state". Exist& 2 intriri de invalidare (DATA INPUT DISABLE — Gy G.), care controleazi intrarea datelor in registru. Cind ambele intrari G. si Gz sint in O logic, datele de pe intrarile de date Di, Ds, Ds, Ds sint inc&rcate in bistabilii corespunzatori, la urmatoarea tranzitie pozitiva a semna- lului_de tact (intrarea CLOCK). Sint prevazute si intrri de invalidare a iesi- rilor (DATA OUTPUT DISABLE — M, N)- gr |» ho Daca intrarile M si N sint in 0 logic, starea logic& bed qd a eeser din bistabil este disponibili la iesire. esirile sint 2 a invalidate independent de tact printr-un 1 logic pe aa 2 oricare intrare M sau N si prezinta o stare de od a impedant{a ridicata. 2, a Performante ewer © e pee 3state”; me che, e invalidare intrari fara blocare de tact; © vitezi medie de lucru: 12 MHz (tipic) pentru V,, = 10 V. Semniticatia terminalelor. aw, rab : Dato ioput Sarco SABLE S| or Gisoble | 0 \urmetvore| Dey 7 * a Te g 0 Dy 7L* [*|* [a] lor a eo, ole l*lelal eo |ne Bap — [ol Fs |alr| a [ne oasie| 6 155 ol} Js |x iil a iw joe 7T 2 Ds DY ols loelolr| o> to4 bee ols lojolo] oa cue + aly |xlxlal] «tae D oP Te aT eae} py ¢ > oo Ds No Storeo muse cchimbs 42 ndhferent bee. Nsoulnf loge reve in tore de [ ‘inpedanté rsscots Tabela de adevar a circuitulu: “Dr Dio 1” (ase 4 @ a — fe S0pr Do ef} baa oe two @—p—_____| + Schema logicd a circuitului. Y 5 oS 2 Tenswnee de ehmentare tog, [¥]——e o Hrecrenfo monimd actly} 5 s Caracteristica frecventei maxime a semnalului de tact functie de 'tensiunea de alimentare. MMC 4077 PATRU PORTI SAU-NU-EXCLUSIV CU 2 INTRARI 200 Circuitul integrat MMC 4077 confine patru_porti_ SAU-NU-EXCLUSIV (XNOR) cu 2 intriri fiecare. Fiecare poarti SAU-NU-EXCLUSIV const din sase tranzistoare MOS cu canal n si sase tranzistoare MOS cu canal p. Intririle si iesirile sint cu buffer. Performante © timp de propagare: 65 ns (tipic) pentru C, = 50 pF si Vpp = 10 V. @ caracteristici de iesire simetrice ; impedanti mica de iesire. Semnificatia_terminale- lor, AGES) ‘D siot—) & Schema logied a unei porti. Ting de prapagere py .tyy),{t)-—e w) oe v= ae Tensiuneo de alinentere hy []] —~ Tabela de ade- Caracteristica timp de propa- var a unei porti. gare — tensiune de alimentare. oo z Wye 5C S a—- = vp St | & 150} ¥ fe ioe : e | | + ar] ¢ sa Bo a 2 & ° Frater Copacitelee de sarins lof] —= Caracteristica tipicd fronturi la iesire — capacitate de sar- cin’, Caracteristica tipicd timp de propagare — capacitate de sarcina, 201 POARTA SAU-NU/SAU CU 8 INTRAR! MMC 4078 Circuitul integrat MMC 4078 contine o poarti SAU-NU/SAU (NOR/OR) cu 8 intrari, Pe acelasi circuit existé ambele functii (deci iesiri separate) SAU-NU (NOR) si SAU (OR), in logied pozitiva, pentru aceleasi 8 intrari. Toate intrarile si iesirile sint cu buffer. Performanje wc bie © timp de propagare : 75 ns (tipie) pentru C, =50 pF si 4 fay Von =10V. eG (4, © intrivi si iesiri cu buffer; c@ 6 © caracteristici de iesire simetrice. og] far wy fae ¥5(Z] [jar C= ne connection Semnificatia _ter- minalelor. i“ Sof a xv] “3 8 Ww’ g & 2 t oO ee i? wt - Aoveente entre [ati] —= Schema logicé a unei porti Puterea disipaté de poarta func- tie de frecventa semnalului la intrare. (pas 2 & i igi de propegert in taal) 3 , o@ ww isoctleo te sored 6 gl} — “ Caracteristiea tipicd timp de Caracteristica tipicd fronturi_ la propagare — capacitate de iesire — capacitate de sarcina. sarcind, MMC 4081 PATRU PORTIS! CU 2 INTRARI 202 Cireuitul integrat MMC 4081 confine patru porfi'SI (AND) cu 2 inti care, realizate in tehnologie CMOS. Toate intrérile si igsirile sint cu buffer. Performante © intrari si iesiri cu buffer; © caracteristici de iesire simetrice ; timp de propagare: 60 ns (tipic) pentru C, = = 50 pF si Vpp = 10 V. ; 5 & 5 UK LM) Prlerea digo ge poartify|y't}—~ = ow gt B1aee) Frecrente de etore fii —x Schema logicd a unei porti. Puterea disipati de o poart& functie de frecventa semnatului . de intrare, are} 3 i Nk roots conceal yy 8) —= x 8 Tin arene na beh) — aan & ° 0 ww ie ww ‘owe wo Cepocittee de sored taf] —+ Capocrtateo desorcind [pf}—2= Caracteristica tipicA_ timp de Caracteristica tipica timp de propagare — capacitate de sar- iesire — capacitate de sarcina. cina, 203 . DOUA PORT! SI CU 4 INTRAR! MMC 4082 Circuitul integrat MMC 4082 confine dou porti SI’ (AND) cu 4 intrari fie- care, realizate in tehnologie CMOS. Toate intrarile si iesirile sint cu buffer. Performanye . © intrari si iesiri cu. buffer ; © caracteristici de iesire simetrice ; © timp de propagare : 60 ns (tipic) pentru C, = = 50 pF si Vpp = 10 V. wt lee] = Ge SOpF 3 ae | 3 om, 8 8 aw a) z i y y “Dp UK) & ? a ° ca re 7 0 a) Frecvente de atrore [hte] —~ Puterea disipaté de o poartd functie de frecventa semnalului ide intrare, ‘Schema logicS a unei porti. oe 8 1" 1 “Gem 2 g 2 3m : : an gu ¥ al = 3 , # fa a” a + | fy Lo az & £ eA , i ww wm ._ 46 am Copecitatca de sorcea Gp, {pf} —o Lapocitotea de sorciné ly, gf} ——> Caracteristica tipici timp de Caracteristica tipicd fronturile propagare — capacitate de sar- @. semnalului de iesire — capa: cina. tate de sarcina. PATRU PORTI SI-NU TRIGGER SCHMITT MMC 4093 cy 2 intRARI_ 204 Cireuitul integrat MMC 4093 contine patru trigger-e Schmitt. Fiecare dintre acestea funcfioneazi ea o poarta SI-NU (NAND) cu 2 intrari cu actiune de trigger Schmitt pe ambele intréri, Poarta comuta in nivele de tensiune diferite pentru semnale crescitoare si, respectiv, descrescitoare. Dife- renta intre-tensiunea pozitivi (Vp) si tensiunea nega- tiv (Vy) este definita ca tensiunea de histeresis (V,). Performante © actiunea trigger Schmitt pe fiecare intrare ; tensiune de histerezis : 0,9 V (tipic) pentru Vpp = = 5 V $i 2,3 V (tipic) pentru Vp» = 10 V; imunitate la zgomot mai mare de 50%; @ timp de propagare: 150 ns (tipic) pentru Voy = — semniticatia terminale- =10 V. dor. ACES) LAE 8(0:5:4) Spe be—be Schema logica a unei porti. 1° yao eee con Si prreten tag Snitch ty ¢ ‘ Per % ‘ ‘ ts Lea Soy s w 20 OS Tenornee de ahmentore yy. lt]—= Caracteristica tipicd tensiune de prag — tensiune de ali- mentare. wo 4 [eae T ae = et aS | Ps i ‘ | a r g spp a Boole La Fersvune9 de olimentare Iyglt]—~ Caracteristicile de intrare si de iesire. Caracteristica tipicd tensiune de histeresis — tensiune de alimen- tare, 205 BISTABIL MASTER-SLAVE DE TIP JK MMC 4095 Cireuitul integrat MMC 4095 este un bistabil master-slave ae tip JK (v. § 1.6.3) cu intrati multiple (Ja, J Js si Ky Kz, Ks) legate prin functia SI (AND). Informafia de pe intririle J si K este transferata la iesirile Q si Q pe frontul pozitiv al semnalului de tact (in- trarea CLOCK). Intrarile SET si RESET (active pe nivelul logic 1) sint prevazute pentru operare asincrona. Periormanje @ frecventd de lucru (modul toggle): 16 MHz (tipic) pentru Vpp = 10 V; Semnificatia _termi- © intrari_ multiple ; nalelor. © caracteristici de iesire simetrice cock }—De—Dotfoo— ci Schema logicd a circuitului. ! L- dperare sincroné (R=S-0) Operoreasincrond\tertoveonteass) —— & sy] "8007 Inirdiointeds intramdinas | [ ¢ | *# | a | @ ¢ | tonete porns raebe pais | | 5g Vs ge ¥ i | s[x«laTe 7 a [7 se 0 | 0 Wievoschimbore| [| @ | 7 | o | of ar r Z oj ge bo a a a os 6 8 £ f FOoGle Hehy Hey Tensivnea dealimentore sg Mf —~ Tabele de adevar. Freeven{a maxima a semna- lului de tact functie de ten- siunea de alimentare. BiSTABIL MASTER-SLAVE DE TIP JK CU MMC. 4096 inreari INVERSATE $1_NEINVERSATE 206 Circuitul integrat MMC 4096 este un bistabil maser-slave de tip JK (v. § 1.6.3) cu intriri multiple (Ji, Ja, Js si Ki, *! Avo Ky, Ry legate prin fu SI (AND). e6csr [ser Informatia de pe intrarile J si K este transferata la 4 @ (\ciocr iesirile Q si Q pe frontul pozitiv al semnalului de tact (in- 4 GI fas trarea CLOCK). Intrarile SET si RESET (active pe nivelul 3 G lat, logic 1) sint prevazute pentru operare asincrona. 7g ae Performante 46:2 jae e frecventé de lucru (modul foggle): 16 MHz (tipic) ‘Wes 20 connection pentru Vpp = 10 V; Semnificatia termi ¢ intrari multiple ; © caracteristici de izsire simetrice, ar SE] >>» ——________] cr coer }—po—pel pi Schema logica a circuitului, nalelor. dperore sincroné {Rh} Gperare osincronilsK nacontoes lntrirrincinted] lniaridons | 2 [4 tana par ante pd Temas 7[*«[el@ T_[ 0 [Weve ohrmbore ore 7 a Taser Tabele de adevar. & Tensivaee we climentore yg (if — | Ge A | epeaoas | Sy Laer. ga < Frecventa maxima a semna~ z lului de tact functie de ten~ se siunea de alimentare. Ey o 0 6 207 MULTIPLEXOR/DEMULTIPLEXOR ANALOGIC DIFERENTIALCU 8 CANALE MMC 4097 Cireuitul integrat MMC 4097 este un multiplexor/demultiplexor analogic si contine comutatoare analogice (v. § 1.5.4) controlate digital, care prezintaé o rezistenté in starea ON de valoare coborita, curent rezidual in starea OFF mic si decodare interna a adresei. In plus, rezistenta in starea ON a comutatoarelor este relativ constant pe toata plaja valorilor semnalului de intrare. Circuitul MMC 4097 este un multiplexor dife- rential cu 8 canale si are 3 intrari de control A, B, Csi o intrare de inhibare (INHIBIT). Intravile an’ %0 permit selectia uneia din cele 8 perechi de comu- ° tatoare. ' Mt Un nivel 1 logic pe intrarea INHIBIT blo- 2\omwnee, cheaza toate canalele. = a} iafour Performanje g ‘ @ rezistenta in starea ON : 125 Q (tipic) pentru & ciunay o plaja de valori ale semnalului de intrare de pina 8 emaanee la 15 V virfla-virt si Voy — Vss = 15 Vs tai e imperechere de rezistenta ON intre comu- t tatoare: 5 Q (tipic) pentru Vpp — Vss = 10 V; INHIBI ‘© decodarea adreselor binare pe circuit ; rezistenta in starea OFF mare: curent re- zidual £10 pA (tipic) pentru Vpp — Vss = 10 V. bgnal selectat Mici vol Ox, OF 1 2x, 2Y KW 4x, 4¥ 5x, SY 6X, 67 TTF NH [-Is{s/= & ES ~--Hse[sis= ° Ree R RE SSNS nee Semnificatia terminalelor. Tabela de adevar. Sor! sv. & 4 Aesirente tN a camlotoorter ee lgl—~ Rezistenta ON a unui canal wes Ww 0 a Ss 1S functie de semnalul de intrare. Semmalute iatrore Ys Lt] —= MULTIPLEXOR/DEMULTIPLEXOR ANALOGIC 208 MMC 4097 DIFERENJIAL CU 8 CANALE «@— eo a we BK Decoder binar Idin 8 cu inhibare Die Schema bloc a gircuitului. w We Schama electried’ 2 unui cemstator. 209 DOUA MONOSTABILE MMC 4098 Cireuitul integrat MMC 4098 contine doud monostabile care sint operabile si in modul de Incru retriggerabil. Controlul temporizarii circuitului se realizeazi cu o rezistenfi externa (Rx) si un capacitor extern (C,). Ajustarea_grupului R.—C, asigura o larga varietate de durate de impulsuri la iesirile Q si Q. Timpul de propagare al semnalului de la intrarea TRIGGER la iesire (timpul de propagare trigger) si timpul de propagare al semnalului de la intrarea RESET la iesire (timpul de propagare reset) sint inde- pendente de R, si C,. Intrarile de +TR (trigger pe front pozitiv — leading-edge) si —TR (trigger pe front negativ—trailing—edge) asigura posibilitatea de triggerare pe oricare front al impulsului de intrare. Atunci cind nu se utilizeazi intrarea + TR, aceasta tre- buie legata la Vss, iar cind nu se utilizeazd intrarea —TR, aceasta trebuie legatd Ja Voy. Exist gi intrare de RESET (activa pe nivel 0 logic) pentru a comuta imediat iesirea saw pentru a preveni impulsuri pe iesire la cuplarea sursei de alimentare. Intrarea RESET neutilizata se leagi la Vpp. Daca nu se folosesc ambele mono- stabile din MMC 4098, intrarea RESET a celui nefolosit se va lega la V5. In modul de operare normala, circuitul comuta (ex- tind> impulse! de iesire cu. 0 perioad’) la aplicarca fiecdrui nou impuls de comanda. Pentru ope- rarea in modul de lucru_neretriggerabil iesirea @ se leagi la —T'R cind se utilizeaza intrarea 4+-TR, sau iesi- rea Q se leagt la +-TR cind se utilizeaza intrarea — TR. Perioada de timp T a acestui monostabil se poate aproxima cu T,=(1/2)+R,C, pentru C,> 0,01 pF. Valorile lui T variazi de la’capsula la capsula si ca 0 functie de tensiune, temperatura si R,C,. Valoarea minima a rezistentei externe R, este de 5kQ. Valoarea maxima a capacitiitit externe C, este de 100 uF. Semnificatia terminalelor. Gk 150F wept woop Witt | ter Yeo bag Ale (2 RESET(OD -7Rt2) 1RI2) & 8 x Aeaistntaesterné fy, [0] —~ s _L wy ay wl | smasier wt lel orote inpeoult ty [x8] —~ & Caracteristica tipicd rezistenta externa — durata impulsului. MMC 4098 bouA MONosTABILE 210 Durata impulsului de iesire are variatii tipice de +2,5%, in plaja de tempe- ratura —55°C la +125°C pentru R, = 100 kQ si C, = 1000 pF. Pentru variatii de -£5% ale sursei de alimentare, durata impulsului de iesire variazi tipic cu +0,5% pentru Voy = 10 V si 15 V, sicu £1% tipic pentru Vpp =5 V, la C, = = 1000 pF si Rp = 5 kQ. Performante © capabilitati de retriggerare/resetare ; ¢ timpi de propagare trigger si reset independenti de RC, ; @ triggerare pe. front pozitiv sau nega’ @ iesiri Q si O cu buffer. ‘oo lL “ om: 4 @ cp Yoo Lia #6881 —D>o———_T ate << f P tal hy a ‘ Schema logicé a unui monistabil. i" ee | ey ae sn ge Z Sl &, |. = g ger & 0 tf; “ Wy Y j f of 0 1 rr a a a a roe imple hy, [ps] —~ Caracteristica capacitate externa — durata impulsului. 211 Doua monostasite MMC 4098 wot| fasta? fn t=2one 5 Burote minimd © rmpulestu reset typ foe) = oF ro ot 08 Copacitolee exterad Cy, [pF] —~ Durata minima a impulsului de RESET functie de capacitatea externa, 12 MONO, 3 [esire WHC $098 alimentore 0 Surso ve Lee fe | lpg treats) nts) Yoo tr | tod | eps o + a [oe ttims_| 058 Zink | due t "| ww and _| ass Jmd | bys + 1 |v wu |_tmA_| t5s WOIA : Toate volorile sint hpice Ge 40001 pF = OI Schema unui astabil realizat cu MMC 4098, MMC 4098 DovA MONOSTABILE 212 Tabelul conexiunilor functionale Conectarea_terminalelor Alte conexiuni Impuls La Vo La Vss FUNCTIONARE intrare Mono | Mono| Mono | Mono | Mono| Mono | Mono| Mono @) @) @ | @ | @ Monostabit retriggerabil (coman- @) dat_pe front pozitiv) 3,5_| 11,13 2 Monostabil neretrigyerapil (coman- dat _pe front MguPbpy i) 3 | 4s 4 | 12 | 57 [119 Monostabil ytotriggerabil (coman- dat pe front_negativ) a f43 [a fo | is | | Monostabil neretriggerabil (coman- dat_pe front negativ) 3 | 43 5 |_| 46 | 12,10 Sectiunea neutilizata 5 | 12,13 NOT. 2 Un monostabil retriggerabil are o duratd a impulsului la iesire care se prelun- geste cu o perioadd de timp 7, dup aplicarea ultimului impuls de comutare. + Un monostabil neretriggerabil emite un impuls a cérui durat& cepind cu aplicarea primului impuls de comutare, T, se masoard In- 213 LATCH ADRESABIL DE 8 BIT| MMC 4099 Circuitul integrat MMC 4099 este un latch adresabil de 8 biti, cu intrare comunad si iesire paralel. Data este introdusi intr-un latch selectat anume (prin intrdrile Ao, A, A2) si cind intrarea WRITE DISABLE este in 0 logic. Cind WRITE DISABLE om BDe—pe-o WRIE I} Dyo Doo Bia Dee no p—, 7— wa no | aicH @ Bay RESET “por 0 —4 wo a — sarone} 12) 0, cared | | a, waren? | 6, Lo eaten |B ay cations |B) a caren 6 | ag wo caren? |e, et Schema logicd a circuitului. este in 1 logic, intrarea datelor este inhibata ; toate cele 8 icsiri pot ficitite in mod continu si independent de WRITE DISA- BLE si intrarile de adresa. Exista o intrare de RESET general, care aduce tofi bitii in 0 logic cind. RESET si WRITE DISABLE sint in 1 logic. Cind RESETfeste in 1 logic si WRITE DISABLE in 0 logic, latch-ul se comporta‘ca un demultiplexor 1 din 8; bitul adresat are iesirea ac- tiva si urméreste intrarea de date, in timp ce restul bifilor (care au fost selectati) sint finuti in 0 logic. Performane e intrare seriali de date; @ icsiri active paralel ; poate functiona ca de- multiplexor ; © timp de propagare (tipic) pentru Vp» = 10 V. ‘5 ns Yoo Semnificatia terminalelor. [Laten neadresabit Tipurt_| wp R Latch adresat A 0 0 Urmareste Data | Mentine starea anterioard B o 1 | Urmareste Data | Reset in starea 0 Demultiplexor eu 8 canale c 1 o Mentine starea_anterioard 1 1__| Reset tn starea 0 [ Reset in starea 0 “Tabelul de sclectare a modului de lucru MMC 4500, UNITATE DE CONTROL INDUSTRIAL DE 1 BIT 214 Circuitul integrat MMC 4500 este o unitate de control industrial de 1 bit, care poate inlocui procesoare multibit sau logica cablata in aplicafii de control. Dispozitivul accepta 16 instructiuni de 4 bifi. Fiecare instrucfiune desemneazd © operatie asupra unei date care apare pe o linie bidirectionala de 1 bit. Princi- palul avantaj al circuitului fl constituic simplitatea utilizdrii sale in aplicatiile Tepetitive de control ale sistemelor. O configuratie minim& de sistem confine procesorul, 0 memorie externa de program, un contor de programe, un selector de date de 8 canale si un latch adre- sabil de 8 bifi. Intrarile de instructiuni sint compatibile TTL si linia de date bidi- Tectionalé de 1 bit are capabilitate ,,3-state". In circuit exista 3 registre de 1 bit, care sint direct adresabile si un oscilator pentru semnalul de tact. Cele 16 instructiuni de 4 bifi reprezinta intregul set de instructiuni 7 instructiuni logice, 5 de control al programului, 2 pentru iesire si 2 de Toate operatiile se executA pe bit. Programul din memorie se poate repeta dupa ce contorul de program atinge valoarea maxima, prin continuarea numararii, ceea ce inseamni revenirea la prima instrucfiune. Cireuitul confine un oscilator intern (utilizeazd o rezistenta exterioara intre terminalele X1 si X2), care genereazi semnalul de tact intern (disponibil exterior la CLK OUT X1). Circuitul poate fi utilizat si cu semnal de tact extern (intrarea X2). Orice instructiune se executd pe o perioadi a semnalului de tact. Rezultatele operatiilor booleene se memoreaza in registrul de rezultate (RR), care este, de fapt, un acumulator de 1 bit. Aceste rezultate sint generate in uni- tatea logicd (LU), care are ca intrari data exterioara si RR. Instructiunile prezente pe intrarile corespunzitoare (Io... Js) sint memorate in registrul de instructiune (IR) pe tranzifia negativa a semnalului de tact (de la iesirea X1). Instrucfiunile Sint decodate in unitatea de control logic (CTL), care transmite comenzile cores- punz&toare catre LU. In CTL se decodifica iesirile de semnalizare JMP, RTN, FLGO, FLGF, care sint semnale de control externe ce ramin active pe o perioada a semnalului de tact dupa tranzifia negativa a semnalului X1 (TACT). Transferul de date de la si spre microprocesor este controlat de continutul a 2 latch-uri interne, registrul de validare a intrarii (TEN) si registrul de validare a iesirii (OEN). [EN valideaza calea de date spre LU cind este in 1 logic. OEN in 1 logic, valideazi semnalul de scriere (WRITE) si iesirea de date. Trebuie ob- servat ci aceste registre pot fi setate prin terminalul DATA. Circuitul are un reset general (RST) activ in 1 logic, care sterge continutul registrelor si comanda semnalele FLAG din circuit in 6 logic. Terminalul oscilatorului X1 ul este tinut in 1 logic, cind RST este in 1 logic. Daca RST — weve trece in 0 logic, oscilatorul porneste dup un interval de am G] timp. In plus, starea RR este disponibili la iesirea cu 4 buffer RR (terminal 15). 4 Cireuitele de suport pentru un sistem cu MMC 4500 4 sint MMC 4599 (sau, MMC 4099) — latch adresabil de 4 8 biti, MMC 4508 — doua latch-uri de 4 Difi iesire w-state’, MMC 4051 — multiplexor eu 8 camale si gD termi. MMC 4593 — buffer-e cu iesiri_,,3-state". nalelor. 215 UNITATE DE CONTROL INDUSTRIAL DE 1 BIT MMC 4500 [aimee i a) ‘Regitteo arinrore [dew i iw an a oo" | T > Re Logica | | il toner | + Bune (ert) | (7 ew Lt Ju JU, Ha 060 DL aler ‘Schema blec a circuitutui. Existé o varianté a circuitului MMC 4500 fabricata in tehnologie TL la IPRS Baneasa, sub codul BP 14500. Circuitele sint pin la pin compatibile. Performante © operare staticd ; © frecvenja semnalului de tact: 1 MHz (tipic) pentru Vpp =5 V; © intrari de instructiuni compatibile TTL. necreutal | mf _ : tae i a ' L acca [ —h re einen i er iL nh + Ag ae zy, i LL hear ae! TT, ar ae AR | XT rece stration LO {06 ANLANDL OF ORC ANOR IEW execute docé RET+L ‘estrcfont NOP, HOPE RRTERDEN ré:min veschinboh Forme de und& pentru instructiunile LD, Forme de unda pentru instructiunile LDC, AND, ANDC, OR, ORC, XOR si IEN. NOPO, NOPF. MMC 4500 UNITATE DE CONTROL INDUSTRIAL DE 1 BIT 216 Figura 3.315 copUL, wstRuc | MNEMO- ACTIUNE TIUNIL #0]0000| Nopo Nici 0 schimbare in registre R > R, FLGO— 11 #1]/0001| uD Incare’. RR: DATA — RR # 2/0010] Loc Incarck complementul DATA cu RR: DATA + RR 33/0011] AND RR,-D ~ BRq. 4b 4|0100]| ANDG RED = RR a 5/0101] 0R BR+D-—RR 46] 0110] oRC RR+D—RR 47/0111] XNOR RROD — RR 4 8] 1000] sto RR terminalul DATA, comand’ SCRIERE (WRI #91001 stoc FR-termminalul DATA, comand’ SCRIERE (WRIT 4 a|+010| TEN Incarcare registra de intrare DATA —Reg. TEN #pl1011| oEN Inedreare rogistru de iesire DATA —~ieg. OEN 4ec{1100| gmp Instrucjiune de salt JMP— TL 4#D| 1101) RIN Return. RTN~_{” [sare urmatoarea instructiune #E/1110/ Kz Daci RR =0 sare urmitoarea instru 4 F|1111| NoRF Nici o schimbare in registre, FLGF. Forme de_unda pentru Setul de instructiuni al microprocesorului. STO, STOC, OEN. eens] ss fiat ie Hee a instrutiunile = a Kaya liner) : wae i tN, tw “ Inctovetons $10, TOG DEN ‘executobe ind APT “2 LS LF LLL m\ ' Forme de unda pentru instruc- —— tiunile SKZ, JMP, RTN. weg | \ \ fs Ta donee f—_\ wee . natant O1Z,IMP TBAT, YUEN sae 100 cto 217 SASE ETAJE BUFFER NEINVERSOARE ,,3-STATE” MMC 4503 Circuitul integrat MMC 4503 confine sase etaje buffer neinversoare cu iesiri »3-state si capabilitate sporita in curent. Iesirile ,,3-state* fac circuitul util in aplicatii orientate pe magistrale de date. ‘A doua intrari’ separate de invalidare (DISA- BLE). Buffer-ele 1...4 sint controlate de DISABLE A, iar buffer-ele 5 si 6 de DISABLE B. Un nivel 1 logic pe oricare intrare de DISABLE face ca iesirile etajelor pe care Je controleazi si treaci in starea de impedanti ridicata. Performante © iesiri ,3-state*; © capabilitate de comanda pentru 1 sarcina TTL ; Semmificatia @ timp de propagare: 25 ns (tipic) pentru Vpp—10 V. _terminalelor. ae 2 Se Sa ‘ Le s go Sy So £ Www ee ee Capcctte de sominé 6, [pf] —= oposite oe sorein8 Caf] —» Caracteristica tipicd timp de Caracteristica tipicd fronturi la ie- propagare — capacitate de sarcina. sire — capacitate de sarcina. { 2 Schema logicd a unui buffer si tabela de adevar. Comin cx celslalte crrcvite BUFFER 2uA(B) MMC 4508 DOUA LATCH-URI DE 4 BIT 218 Circuitul integrat MMC 4508 confine doua latch-uri de 4 biti identice, eu in- trari separate de control STROBE, RESET si OUTPUT DISABLE. Cu intrarea STROBE in 1 logic, datele de pe intrarile D apar la iesirile Q corespunzitoare, daci OUTPUT DISABLE este in 0 logic. Schimbind STROBE in 0 logic, datele vor fi mentinute in latch. 4074 [Z Un I logic pe RESET aduce iesirile in 0 logic, finind 21284 seama de starea intrarii STROBE. lesirile sint for- cvst's fate in starea de impedanta ridicata (pentru aplicatii toa cu magistrale) prin 1 logic pe intrarea OUTPUT ©" DISABLE. : ae 28 ae a8 48 aA 08 A 8 Performante a ys 2 latch-uri de 4 biti independente; a Dele © iesiri ,.3-state" ; oA west 8 timp de propagare : 70 ns (tipic) pentru C, = hs mere = 50 pF si Voy = 10 V. Semnificatia terminalelor. owrpur SABLE Ae p a t STROBEA ov i 1 ut ee 4a 4 Tos 5 3 ¥ SS eo ica tivies ti Tvl Caracteristica tipicd timp de propa- 8 3 ——- 15V/ gare — capacitate de sarcina. io a %y uD 0 wo 9 OD 80 9 0 Copocitotea de soreiad Gy [pF] —~ 219 DOUA LATCH-URI DE 4 BITIMMC 4508 Reset | Disable | Strobe| DO @ oa o 4 i me DISABLE >—+>) oooh rareh vl ee ainete x zZ US OE = Wnaiforend bare 2 Store de impedents nidicaté (an) Tabela de adevar-a circuitului. Schema unui registru cuplat pe bus. meine CELE owe 09 1 Tarer Sane { $ biti ‘BUS DATE i] aus | oare|—1 woh | . ee wae gas | aos |] oat |—t “| i | a i to Tar 1 Ko sate | Le [ia nee T 218 [aehbre HA 1 [test TL rc 2063 rlrt are Schema a doua bus-uri multiplexate. MMC 4510 NUMARATOR BCD REVERSIBIL PRESETABIL 220 Circuitul integrat MMC 4510 este un numdrator BCD sincron reversibil si pre- setabil, care confine 4 bistabile sincrone de tip D (cu o structuri logicd care per- mite si operare de bistabil de tip T), conectate ca un numarator (v. § 1.8). Continutul numaratorului poate fi sters printr-un nivel 1 logic la intrarea RESET si poate fi presetat in orice numar binar prezent pe intravile tip JAM Pr, Pz, Ps, P; printr-un nivel 1 logic pe intrarea PRESET ENABLE. Circuitul MMC 4510 va numara, pornind din stari de numarare nor-BCD, maximum 2 impulsuri de tact in modu! inainte si maximum 4 impulsuri de tact in modul inapoi. Daca se fine intrarea CARRY IN in 0 logic, numaratorul numara (inainte” sau inapoi, dup& cum intrarea UP/DOWN este 1, respectiv 0 logic ), la fiecare tran- zitie pozitiva a semnalului de tact. Se poate realiza o cascadare sincrona legind toate intririle de tact (CLOCK) in paralel si iesirea CARRY OUT a numaratorului la intrarea CARRY IN a nu- méar&torului urmator. Cascadarea circuitului in configuratie cu actionare succesiva a tactului (ripple mode) se face prin conectarea CARRY OUT la intrarea CLOCK a numiratorului urmator. Daci se modifick intrarea UP/DOWN cind numérStorul a ajuns la nu- marul maxim, iesirea CARRY OUT trebuie sincronizata cu tactul, iar intrarea UP/DOWN trebuie modificata cind tactul este in I logic. Aceasté metoda asigura pentru etajele urmatoare de numirare un semnal de tact curat. Performante © vitezi medie de lucru: 8 MHz (tipic) pentru Vp) = 10 V; © propagare interni sincron& a_transportului ; ¢ capabilitate de RESET si PRESET. | elie wumeed eR La Yo “| - honed mo ts fi ccoce Lfele [oe fo lamnsinaine 4 Ba S| oo |e | 0 | womens inopoi 4 Bs Darrin] ls Te late le | Peon " a K [ale la | 7 | Resetore carer oor] [ig vr/oown bs & nf X- ladiferent g JD ever Tabela de adevar. Semnificatia terminalelor_ uso oo Wu Hi Tog (re os 107 bdo dae 4/0 PE dy Jp Uy lg cr Lee cop —der Het to hdr 08 KOK by Wp Oy Wy R LK Oy Gp Oy bg BOK G ty Me [ety Mit yp Cascadarea paralelé a numératorului. NUMARATOR BCD REVERSIBIL PRESETABIL MMC 4510 4@ al nese PSE. ‘evasit 1} Me cc0ce ner 007 |} ——-—— ler FRR B}-D-—— srfoown Deb Das > Schema logicd a circuitului. cuoce FF 5 carer noo nest? % % % TERY ware Va litalalalstelotelytatzlelstelate tr lo lolale lz lo Formele de unda pentru circuit. 0 >-— wf - Ty Ti Ti 002 FE dy Jp dy a U0 PE Sy ap oy a 10 PE dy dp Jy Jig cr BEE cr thao ler EO co £04, & 0 Os A OK TG te Fok GG By Oe tt pitti i RESET 1 Cascadarea numératorului cu transport succesiv. MMC 4511 LATCH/DECODOR/DRIVER BCD - 7 SEGMENTE 222 Circuitul integrat MMC 4511 este un latch/decodor/driver BCD — 7 segmente construit cu logic’ CMOS si dispozitive de iesire tranzistoare bipolare npn, intr-o singurd structura monoliticd. Acest circuit combina avantajele dispozitivelor CMOS (putere statica disipati mick si imunitate la zgomot ridicata) cu cele ale tranzis- toarelor bipolare npn de iesire, capabile s& furnizeze un curent de pind la 25 mA. Aceasti particularitate permite circuitului MMC 4511 s4 comande direct afisaje cu LED-uri cu catod comun sau de alte tipuri. Intrarile de testate afisaj (LT), blanking (BL) si validare latch/strobare (LE/STROBE) sint folosite pentru a testa afisajul, pentru a-l stinge sau pentru 4 modula intensitatea lui si, respectiv, pentru a memora sau stroba un ced BCD. Daca se utilizeaz circuite externe de multiplexare, pot fi multiplexate si afisate mai multe semnale diferite. Performanje capabilitate mare de curent la iesire: pind la 25 mA; @ latch-uri de intrare pentru memorarea coduri- Jor BCD ; capabilitate de testate afisaj si stingere; © timp de propagare: 210 ns (tipic) pentru semnificatia _termina~ Von = 10 V. lelor. aan eee as Taw? TEST (iT) fle 424 |. (Zo Me 8H a 0— = son {facraer! lomecl as | "lose TT Tel g 8 a S 3 3 |¢GH | > 7 7 E me S @ ~ I rg 4% — : Y x0 LATCH ENABLEUE) Bram LBL) 3 ° 300 = TROBE oo gs - ‘lle ounar ‘bal i ef le as y is a Tensenea big gg yg) 0) > Schema bloc a circuitului, teristica tipicd curent de iesire in starea 1 logic — nivelul tensiunii Ja iesire. MMC 4511 LATCH/DECODOR/DRIVER BCD. - 7 SEGMENTE 223 § Schema logic a circuitului. > uu JJ) Sm § ruta 818) 8} 8) § ays Ss8/S/SiS olsteishI- se lsisieissisy ] & a oss siSeRRIsisisfs} | 8 t alx{ 8 TRPEREEBEEESEESRISESIS | 3 g eles eee isisisisisis} | & «al s}s[s I~ |} s|~| sfs|sis|s]s| 3 : Ss 8 8 S & ‘ 3 x 4 Tabela de adevar. MMC 4511 LATCH/DECODOR/DRIVER BCD - 7 SEGMENTE 224 ‘oo + mR seg lb 7, = Inti’ | 8 4 sco |e e yo d se a Alisajcu LED ola ; “re C__4] rn —— 1 Jere =ly= 0A i¥ (entry intensitote um inoasd pe segment-250 td) Yon Vor pa eH Nor bee Yor Yes Conectarea circuitului la un afigaj cu LED-uri, catod comun. 225 NUMARATOR BINAR REVERSIBIL PRESETABIL MMC 4516 Cireuitul integrat MMC 4516 este un numaritor binar sincron reversibil si presetabil care contine 4 bistabile sincrone de tip D (cu o structuri logic& care permite gi operare de bistabil tip T), conectate ca un numérator (v. § 1.8). njinutul numératorului poate fi sters printr-un nivel 1 logic la intrarea SSET $i poate fi presetat in orice numar binar prezent pe intrarile tip JAM P,, Ps, Pe printr-un nivel 1 logic pe intrarea PRESET ENABLE. Daca se tine intrarea CARRY IN in 0 logic, numritorul numara (inainte sau inapoi, dup’ cum intrarea UP/DOWN este 1, respectiv 0 logic) la fiecare tranzitie pozitiva a semnalului de tact. Se poate realiza 0 cascadare sincrona legind toate intririle de tact (CLOCK) in paralel gi iesirea CARRY OUT a numaratorului la intrarea CARRY IN a numa- ratorului urmitor Cascadarea circuitului in configuratie cu actionare succesiva a tactului (ripple mode) se face prin conectarea CARRY OUT la intrarea CLOCK a numaratorului urmator. Dac& intrarea cind UP/DOWN se modificd numiritorul a ajuns la nu- marul maxim, iesirea CARRY OUT trebui sincroni- peeger zata cu tactul, iar intrarea UP/DOWN trebuie modi- ene G oi icaté cind tactul este in 1 logic. Aceasté metoda % [ cvscr asigura pentru etajele urmatoare de numarare un a 4 semnal-de tact curat. 4 4 marm Periormante a ra 3 v2 vitezd_medie de lueru: 8 MHz (tipie) pentru sgraz of wis bo = 3 © propagare interna sincrona a transportului capabilitate de RESET si PRESET. Semnificatia _terminalelor. Ba *% a pe 4 & Mm, 6 4 nr © MEE Melt aac © memset nari ler” @ x ro anton “ A © Schema logica a circuitului. MMC 4516 NUMARATOR BINAR REVERSIBIL PRESETABIL 226 cx | Gi | oo} re |e Achune riba lo lo | me mwmire a} 1 | 0 | 0 |muméns inainte a |e |e |e | mmr’ inopo x ft Tabela de adevar. [7 ‘ aja |e |e | Pesetone a fale late | teserore A> Indiferent voce carr anjooen ast) T 4 1 I aanran = T + suet Noli lolatatstelotaly late lelslelats teietelslely ie Formele de unda pentru circuit. oer PE Ty Li ly DPE dy dy Iya 0 PE I dy Sa Va ane Mie e456 "45 A OKO & Oy FH G, Oy Oy by cr ME og FOF Wty Oe uso | ‘Cascadarea paralela a numaratorului. a0: ee “ ' Ly Liiiy Ld DPE I, wy Sa ID PF, ap wy le OPEL, Wy Ve ln ie oo ler Eco er LE oo Peers a ROK 8, 05 Oy Oy ROK G, OO % Tht THT TTT ewe aes - Pop Cascadarea numératorului cu transport succesiv. 227 NUMARATOR BINAR REVERSIBIL PRESETABIL [MMC 4516 Intrdi ote onologice Logica MHC 4516 Intesti PRESET ctock PE Schema unui sistem de achizitie de date de 10 MMC 4518 DOUA NUMARATOARE BCD 228 Cireuitul integrat MMC 4518 confine doui num&ritoare BCD sincrone, fie- care fiind construit din 4 bistabili de tip D, sincronizati intérn (v. § 1.6.2). Numaratorul are intrari de tact (CLOCK) si validare (ENABLE) care permit incrementarea confinutului fie pe tranzitia pozitiva, fie pe tranzitia negativa a semnalului. Cind folosim o singuré capsula, intrarea ENABLE este mentinuta in 1 logic si num&r&torul avanseaz la fiecare tranzitie pozitiva a semnalului de tact. Confinutul numaratorului este sters printr-un nivel 1 logic pe intrarea RESET. Numiratorul poate fi cascadat cu acfionarea succe- sivi a tactului (ripple mode) conectind iegirea Qs la “%* 4 B bo intrarea ENABLE a numaratorului urmator, in timp (“4 @ AESE B ce intrarea CLOCK a celui anterior este in 0 logic. &*@ ae ag a8 Performante aa ae © vitezi medie de lucru: 6,MHz (tipic) pentru 44 @ ae Von =10 V; reser 4 2 Faasiee % coe 8 © triggerare pe front negativ sau pozitiv; © propagare interna sincron& a transportului. * semnificatia terminalelor. 4 4 4 “ aL | fo ba] Schema logicd a unui numa- de oh |b de qe rator. fk # af) 401 DD} + t t = wnr—pyt___ fed . Sh uF It ete ["aaer [avasie | nese | napine [ fifo a | Meméré a | NN | 2 | mmers Nor 0 | Meio schimnbore x | S |e | wicio schimbore f ? 7 " Wiipsohinbone Tabela de adevi 1 | NL | 2 | Meee schimbore x x_| 1 [ea-o X= Indiferent 1 Nivel de ensione sus 9 Mel de bosione jos DOUA NUMARATOARE BCD MMC 4518 229 vaxexguinu ap eluaazas o najuad epun ap araunog MMC 4520 DOUA NUMARATOARE BINARE 230 Circuitul integrat MMC 4520 confine doua numaritoare binare, sinerone, fie- care fiind construit din patru bistabili de tip D, sincronizati intern (v. § 1.6. Numiratorul are intrari de tact (CLOCK) si validare (ENABLE) care permit incrementarea con{inutului, fie pe tranzitia pozitiva fie pe tranzitia negativa a semnalului. Cind folosim 0 singuré capsuli, intrarea ENABLE este men{inuta in 1 logic si numaratorul avanseaza la fiecare tranzifie pozitiva a semnalului de tact. Continutul numaratorului este sters printr-un nivel 1 logic pe intrarea RESET. ‘Numéaratorul poate fi cascadat cu actionarea succesiva a tactului (ripple mode) conectind iesiren Q, Ja intrarea ENABLE a numaratorului urmator, in timp ce intrarea CLOCK a celui anterior este in 0 logic. Performange © vitezd medic de Iucru: 6 MHz (tipic) pentru Vp) = 10 V; © triggerare pe front negativ sau pozitiv ; © propagare internd sincroni a transportului. cxace [ewnaic | restr | defione fl of NL 0 | mmana x S_ 0 Momaré 0 | Meio schimbore 0 | Micio schimbore ewex 4 ENABLE ‘bo AESET Xx ran 0 a Sicio schimbore _ 2] chinbore | aA 48 1 ae Mei » sebimbare BA 48 A x Q. O20 aA ae aA a8 X- Mndilerent RESET A ENABLE 1 = Wine de fonsivne sus O- Mel cde lonsiune sos id Oars Tabela de adevar. Semnificatia terminalelor. Le LO aS te Tze is pwim eto ie om IAAT ti bo Formele de unda pentru o secven{a de numérare. 231 DOUA NUMARATOARE BINARE MMC 4520 ype jo ott fo et py | | Idea ) de @ sun pop fe) eT |e) H a east er 10tK ‘Schema logic a unui numérator. MMC 4543 LATCH/DECODOR/DRIVER BCD - 7 SEGMENTE 232 Circuitul integrat MMC 4543 este un latch/decodor/driver BCD — 7 segmente, proiectat pentru a fi utilizat la comanda afisajelor cu cristale lichide (LCD). Cir- cuitul confine 4 latch-uri de stocare a datelor, un decodor din cod BCD in7 seg- mente si. driver-e de iesire Circuitul are posibilitatea de a complementa nivele logice de pe iesiri. Intra rile PHASE (Ph), BLANKING (BL) si invalidare latch (ID) sint folosite pentru a inversa tabela de adevar a circuitului, pentru a stinge display-ul si, respectiv, pentra a memora un cod BCD. Pentru afisajele cu cristale lichide trebuie aplicat un semnal dreptunghiular comun pe intrarea Ph si pe electrodul comun al afisajului. {esirile cireuitului se conecteazi direct la segmentele afisajului. Pentru alte tipuri de afigaje sint specificate in continuare diagramele de conexiuni. nny oo, Performante B 9 él Lalo intrare de faz& pentru afisaje cu cristale r) Be ef |e lithide ; A ao @ memorare a codului de intrare ; asco) ine intrarea blanking pentru modularea in- — aasnine . tensitajii afisajului ; tes B: © timp de propagare: 210 ns (Lipic) pentru Vpp = 10 V. terminalelor. >> Schema logich a deco- 4 dorului. <+>-Or e WHE ASAT lesire Ph. nut dn Tsegmente Heghrodu! comin wf afsel 60 Conectarea circuitului la un afisaj LCD. — a vemnarctepringhiator yo!t Ios) LATCH/DECODOR/DRIVER BCD - 7 SEGMENTE MMC 4543 Tatars Tegirr io [ar [Pn ole ay lol Te [ole [7]a | arse x11 fo lrleletrfololelojo {oo | Bion. rte fo lololot iri |i iol 0 r[o fo folololrlolr|rlolololol + Tle [oe fale lolol [loll 2 To fo folate [rt lolol [3 7 fo [oe lolriolotol(rfoletrtr + ro fo fort tft lolr [Ts tbo to lof fol ol tipi 6 Toto jolts folololoy 7 mrArannoonannnener, Thole Polo Tilo 9 T\o [oa |rolrlololololalolalol Bone. tle [ao \rlolrifololo lolol iol sione T[o [0 {r[riololololotelo lolol alone tla {oe |rirlolr folate lolol a/one [2 fo Vo tir prlolofololotololol aione tho tao Titi folololololoiol sione. Dolo lexan AX a Tomplemental | Aisare efepr | © femtianior | comer 4 lndilerent 1 Mel de tensiune sus = Nivel de fenmine jor 4 Reatre afisparele-cu cristal ichid, se wor aplico la ferminoly! PH impolour dréphorghivlore Pentru obsvarele cu LED cotod comun PA =0 Pentre ofgeorele cu UD onod comin PH=1 4N-Aisegz’ corespandentel ultinulv: cod BCD cind LO-t © Cambinafile Ge mor rus ‘Tabela de adevar a decodorului. HRC We 4582 | 4543 A 2 isgsttoy Vs ang uder Vy cofed conn nod comin ' "8 MOA Pentre eet sesera ax wageyd frnuisoore bipalore loons 8 tbr ug ® OA) Conectarea circuitului la afisaje cu LED-url, anod co- mun sau catod comun. MMC 4599 LATCH ADRESABIL DE 8 BITI 234 Cireuitul integrat MMC 4599 este un latch adresabil de 8 bifi cu facilitati de conectare in sisteme cu MMC 4500. Circuitul posed’ o intrare de selectare (CHIP ENABLE), care permite, even- tual, extinderea adresei (do, A1, Aa), iesiri cu buffer (Qo. . .Q,) si 0 intrare de RESET general, care aduce toti biti in 0 logic, cind RESET este in 1 logic. Circuitul are o linie de date (DATA) bidirectionala, care poate trece in ,,3-state“, in functie de 1 intrarilor de control (CHIP ENABLE, WRITE DISABLE, WRITE/READ). Aceasta linie bidirectional permite conectarea pe o magistrala (bus) comuna de date de 1 bit. Astfel, datele din latch pot fi cilite atit la iesiri (Qo...Qz) cit si la terminalul DATA, dup’ cum comanda intrarile de control. Intrarea CE este activa in I logic. Inscrierea datelor prin intrarea DAT'A se rea- lizeaz cind W/R estein Hogic si WD in 0 logic. W/R in 0 logic permite doar citirea confinutului latch-ului (la iesirile Q si DATA). Aducerea liniei DATA in starea de impedanta ridicata se realizeaza prin WD = 1 logic si W/R = 1 logic. Performange paralel cu. buffer ; linie intrare/ iesire bidirectionala ,,3-state“ ; intrari control CHIP ENABLE, WRITE/READ, WRITE DISABLE; ° . . © timp de propagare: 75 ns (tipic) pentru V,, = 10 V. sc Dedede r « aeser 2 ma Gl ere osio.e % & % 4 & oe (oss) 4 @| our enaate 4% & Semnificatia terminalelor. enn ] a4, fata : kT — —o«, Ceteigte yer, Ope I atch we ‘ DO |, “ Becooor ‘ « Oe) 2. pas dices Bp | car a ee ra a [ole | ne [ovser | ats Lewes oun tee Pt . . Taine [Tare a gett 4 Schema logicd si tabela de EUG Tcmsoe one ich obese! adevar a circuitului, 238 REGISTRU UNIVERSAL prpirecowat MMC 40104, Cireuitul integrat MMC 40104 este un registru universal avind intrari paralel, paralel, intrari serie SHIFP LEFT IN si SHIFT RIGHT IN i 0 intrare de validare iesire (QUTPUT ENABLE), care asigurA iesiri ,.3-state“ in scopul utilizArii dispozitivului in sistemele organizate pe magistrala. In modul de inearcare paralel, datele sint inc&rcate in bistabilcle asociate si apar la iesiri dupa tranzitia pozitiva a semnalului de tact. Pe durata incarcarii, intrarile serie de date sint inhibate. Deplasarea dreapta si deplasarea stinga are loc sincron cu frontul pozitiv al semnalului de tact (aplicat la intrarea CLOCK), date serie find introduse pe intririle SHIFT RIGHT IN si, respectiv, SHIFT LEFT IN. Stergerea registrului este facut prin punerea in @ logic a ambelor intrari de control al modului de Incru (SELECT 1 si SELECT 2) si, aplicind semnalul de tact. Intririle de control ale modului de lucru se pot modifica doar pe nivelul de © logic al semnalului de tact. Cind intrarea de OUTPUT ENABLE este in 0 logic, toate iesi starea de impedanta ridicata. Performante © vitezi medie de operare: 9 MHz (tipic) pentru Vpp — 10 V; @ operare sincrona paralel sau serial ; © icsiri ,,3-state“ ; © opcrare statica. curror esate (| a %o sme excar in | 5 a » OF (a o & 1 Semnificatiaterminalelor. f lelor. oe la 4 2 @l B cuoce smeriern as ts @ % Aetione RESET Deplaware desoalo f ee lo lpluty Deplosore stage Tabela de adevir. S12 |e | | eee fit [ot Tor | trcércore porele! Dperdrile sin] ca mo? x |x | x | |ousdoriepinle ov stereo de mpetionlé more X= ladiferent MMC 40104 REGISTRU UNIVERSAL BIDIRECTIONAL DE 4 BIT! 236 oosror oe MALE es cubek Sy G swity “aw Schema logicd a circuitului. 237 DOUA BUFFER/DRIVER SI-NU CU 2 INTRAR| MMC 40107 Cireuitul integrat MMC 40107 confine dou’ etaje , (4 buffer SILNU (NAND) cu 2 intrari fiecare si tranzis- 4 Gf toare MOS cu canal n cu dren in gol (open-drain) la ea Gl iesire. Cu acest dispozitiv se poate realiza functia SAU- 4, cablat (wired-OR) si se pot absorbi curenti mari prin iesire (136 mA tipic pentru Vpp = 10 V si Vps = 1 V). Performanje © capabilitate de curent de 32 ori mai mare decit a circuitelor CMOS din seria 4000: 136 mA (tipic) pentru Vpp = 10 V si Vos =1 V3 © timp de propagare : 60 ns (tipic) pentru Vp»—10V si R, = 120 Q. [De Ine [ae eae Semnificatia termi- nalelor. Mt =00 coomechen Semnificatia _termi- 0B 4 a 8 z 7 Z naleior. ty Z z no Z ‘pt + lamar bot Tle ° Sbcrceslontb nd + Ks Mee soning} Schema logica si tabela de adevar pentru circuit, 1 me 1a L | Ae et 0 = - 106, z Taat A itotgtiot Siro ay ete yd ¢ a ¥,|—4 | |. is EE : rye : en fol is te 4 vis : ! ie ort fa} 24 im = of fee 4 Tid & [ "% wo w oO a ie io 7 we 0 0 0 182 Copoetaea de sercid 6 [pf] - Capactetea de socms tf) —~ Caracteristica ici timp de pro- Caracteristica tipicd fronturi pagare-capacitate de sarcina. Ja iesire-capacitate de sarcina. MMC 40181 UNITATE LOGICA ARITMETICA DE 4 BITI 238 Cireuitul integrat MMC 40181 este o unitate logica aritmetic’ (ALU) paral de 4 biti, capabil si efectueze 16 operatii aritmetice binare intre 2 cuvinte de 4 biti si 16 functii logice intre dou variabile booleene. Intrarea de control a modului de lucru M selecteaz& operatiile logice (M = 1 logic) si aritmetice (M — Ologic), Cele 4 intrari de selectie (So, Si, Sz si Ss) selecteazi funcfiile logice sau aritmetice dorite, care includ SI (AND), SAU (OR), SI-NU (NAND), SAU-NU (NOR), SAU EXCLUSIV (XOR) si SAU-NU EXCLUSIV (XNOR) in modul logic si sumé diferentaé, decrementare, deplasare stinga si transfer direct in modul aritmetic, corespunzitor cu tabela de adevir a circuitului. Operarea circuitului MMC 40181 poate fi interpreta cu datele de pe intrarile de operanzi A si B si iesirile func- tillor F, fie active pe 1 logic, fie active pe 0 logic, prin utilizarea tabelei de adevar corespunzatoare. —"Cireuitul MMC 40181 confine logica necesari pentru operare cu transport anticipat (look-ahead-carry), pentru generare rapidi a transportului folosind iesi- rile de generare de transport G si propagare transport P pentru cei 4 biti ai lui MMC 40181. Exista o iesire de transport succesiv C,,. pentru utilizare in sisteme in care viteza nu este importanta. In circuitul MMC 40181 este inclusa si o iesire de comparator A = B, care ia valoarea 1 logic cind cele 2 cuvinte de 4 bifi de la intrare sint egale si cireuitul este in modul de lucru scAdere (diferent&) intre cele 2 numere. In plus, informatia relativa de marime se poate obfine din intrarea de transport C, si iesirea de transport succesiv C,,4; punind cireuitul si efectueze sciderea $i folosind o decodare externa, conform tabelului corespunzitor, prezentat in continuare. Cireuitul MMC 40181 este similar cu tipul de circuit 74181 din seria TTL. Performanje. © genereazi 16 functii logice pentru 2 variabile booleene ; genereazi 16 operafii aritmetice pentru 2 cuvinte de 4 biti; © iesire de comparator A = ¢ timp necesar pentru adunar 10 V; © transport anticipat pentru operare de vitezi asupra cuvintelor lungi. : 200 ns (tipic) pentru Vop Compararea civintelor KONTO SHS SS batele active sus Dotele active yor tupere | tev | camporore | | Mae | |G | Comporare 7 T AE 7 7 ao 7 7 Ao 7 7 a8 T 7 oo Z 7 oo 7 a ae 7 7 ae Tabel pentru compararea cuvintelor de 4 biti. Semnificatia termi- nalelor, 239 UNITATE LOGICA ARITMETICA DE 4 BITI MMC 40181 Dotele active jos lated selectic honche to SS SG 1 @ 48 Dé iotos \* De Covintut ” Y sesinh fonefr 4 & ms 4 A e, ” ‘ iO - M8 lesire comporore . 4 eovighel \ secure tramaport. DB) Gang le2tre transport svocesiv & Go (eit CARRY QUIALT) 4 terare 9 F casey tegiri transport porolel Molilde iy TF Ta) B | MOOK AHEAD CARRY OUrFUTS) feora Schema functionala (date active JOS). Dotele active-sus Inteériselecte fnchie oS GS () GB) % 6 Covintel PE earanti 4 | & als AB lesite comporane Lovintot @ , FH Gnee Mesire teonsportcucceciy TRIPLE CARRY OUTPUT) 6 sronrnpar | ae lesity transport poralel. cane Wear) (ld0® AWEAD CARRY OUTPUTS) Modul de were (BA e Schema functional (date active SUS). MMC 40181 UNITATE LOGICA ARITMETICA DE 4 BITI 240 ‘Tabela de adevar Selectia functiilor Intréri/iesiri active JOS Intriiri/iesiri active SUS. Funetii Funetii ‘i so] so] st | so | “Tostco | Fupetilsritmetico | "ogi | Funct aritmetice (=H) =b, Cy (=m) OF=% C= Hm) o}e}]o lax A minus 1 K A ef} ef a [a5 | AB minus 2 Avs [asp e 1 © | A+B | AB minus1 AB A+B @;ayada minus 1 oO minus 1 1} e]o fare | apusasay | as | A prs ad 1 . 1 |B AB plus (A + B) B (A +B) plus AB 1] 1 | 0 |@B_ | A minus B minust | A@B | A minus B minus 1 a} a|a]a+B | a+B AB AB minus 1 ° ° o | KB A plus (A + B) A+B | Aplus AB eo} ej} 1 {ap | A pus B AB | A plus B e}ife|s AB plus (A+B) | B (A +B) plus AB e}1i]1fays | ays AB AB minus 1 r}olofo A plus A 1 A plus A 1 e 1 | AB AB plus A A+B | (A+B) plus A 1] a]o |aB AB plus A A+B | (A435) plus A afaldaja A A A minus 1 He nee ene cccocscs 1 = nivel de tensiune SUS © = nivel do tensiune JOS 241 NUMARATOR BCD REVERSIBIL PRESETABIL MMC 40192 Circuitul integrat MMC 40192 este un nu- marator BCD sincron reversibil si presetabil si * confine 4 bistabili sincroni pe tact de tip D, legati % im configuratie de numarator (v. § 1.8). 6 Intrarile sint : 4 intrari paralele tip J. 1004 Bowne Js, Js), 0 intrare de control PRESET Lae OP BLE, intriri individuale CLOCK UP si CLOCK DOWN si un RESET general. Circuitul mai are 4 iesiti Q cu buffer, iesiri transport (CARRY) si imprumut (BORROW) pentru cascadarea_nu- Semnificatia terminalelor. maratorului. Stergerea numératorului (toate i rile in @ logic) se realizeazd printr-un 1 logic pe intrarea RESET, asin- cron fafi de semnalul de tact. Fiecare iesice este programabilé asincron faf& de semnalul de tact, corespunzitor cu nivelul logic pe intrarea JAM a fiecdrui bistabil, cind semnalul de control PRESET ENABLE este in 0 logic. Numératorul isi incrementeazA confinutul (numira inainte),pe frontul pozitiv al semnalului CLOCK UP, cind CLOCK DOWN este in 1 logic. Numaratorul isi decrementeaz4 continutul (numar fnapoi) pe frontul pozitiv al semnalului CLOCK DOWN, cind CLOCK UP este in 1 logic. lesirile CARRY si BORROW sint in 1, logic cind numaratorul numara inainte~ sau fnapoi. Cind numiratorul a atins numarul maxim numarabil fn modul numa rare inainte, dupa jumitate din perioada semnalului de tact, CARRY trece in logic. Cind numaratorul a atins numirul minim numarare fn modul numarare inapoi, dupa jumatate din perioada semnalului de tact, BORROW trece in 0 logic. Cascadarea mai multor numaratoare se face simplu, farA circuite externe suplimentare, prin legarea iesirilor BORROW si CARRY la intrarile CLOCK DOWN si, respectiv, CLOCK UP, corespunzitoare numaratorului urmator. Performante ‘oo Bu west aR aR FRERETEWABTE 4 Ys de tact separate pentru numéarare inainte sau inapoi; iesiri sincrone intirziate de transport si imprumut pentru cascadare ; vitezi medic de operare: 8 MHz (tipic) pentru Vp, = 10 V; intrari asincrone de reset si presetare. cock oP \10ce von) FRERET Y peser dctine | J | fe |e Tree {fy [s a | Meme ry] 0 | Ming Tabela de adevar. x x oO o PRESET z x x 1 | Reser J = Wivel de tensivne sus 0 - Nivel de tensiune jos X ~ Indilerent 16 — Circuite integrate CMOS. Manual de utilizare — ed. 197 MMC 40192 NUMARATOR BCD REVERSIBIL PRESETABIL 242 nest 4 b 4 hel be pe Schema logic a blocurilor de control. cuscroP rece sown Bo Schema logicé a circuitului. ase we 4 LI “1 o eof — 4 4 of ; ut cuore | Lh] ower § aOWN 9 UT Uy a! ; 4 — ° a & jt 4 ; =| % 44 ua eA aoa | sane ol lelololrt2 jrloetslels Formele de unda pentru o secventé de numérare 243 NUMARATOR BINAR REVERSIBIL PRESETABIL MMC 40193 Cireuitul integrat MMC 40193 este un numara- tor binar sincron reversibil si presetabil si con- fine 4 bistabili sincroni pe tact tip D legati in configuratic de numarator (v. § 1.8). Intrarile sint : 4 intrari paralele tip JAM (J, “0# 00mw Jay Jas Js), 0 intrare de control) PRESET ENA- = “*¢? BLE, intrari individuale CLOCK UP si CLOCK & DOWN siun RESET general. Cireuitul mai are 4 i iesiri Q cu buffer, iesiri transport (CARRY) imprumut (BORROW) pentru cascadarea numa- Semnificatia terminalelor. ratorului. $tergerea numiritorului (toate iesirile in 0 logic) se realizeazi printr-un 1 logic pe intrarea RESET, asincron fafa de semnalul de tact. Fiecare iesire este programabili asincron fafa de semnalul de tact, corespunziitor cu nivelul logic de pe intrarea JAM, a fiec&rui bistabil, cind semnalul de control PRESET ENABLE este in 0 logic. Numaratorul isi incrementeaz continutul (numara inainte) pe frontul po- zitiv al semnalului CLOCK UP, cind CLOCK DOWN este in 1 logic. Numar: torul isi decrementeaza continutul (numara inapoi) pe frontul pozitiv al semnalului CLOCK DOWN, cind CLOCK UP este in 1 logic. Iesirile CARRY si BORROW sint in 1 logic cind numaratorul numara inainte sau inapoi. Cind numfratorul a atins numarul maxim numarabil in modul numa- rare inainte, dupa jumitate din perioada semnalului de tact, CARRY trece in 0 logic. Cind numartorul a atins numarul minim numarabil in modul numarare inapoi, dupa jumatate din perioada semnalului de tact BORROW, trece in 0 logic. Cascadarea mai multor numiritoare se face simplu, fara circuite externe su- plimentare, prin legarea iesirilor BORROW si CARRY la intrarile CLOCK DOWN si, respectiv, CLOCK UP, corespunztoare numfratorului urmator. RESET BaF oer PRESET EARLE Performante [ cxocr Jwcr oom) FF Aefione ® intrari de tact separate pentru FT numirare inainte sau inapoi ; a e iesici sincrone intirziate de trans- XN 1 1 0 | amid port si imprumut pentru cascadare ; Sone e vitezi medie de operare: 8 MHz ri} fy ie ol nope (tipic) pentru Vyp = 10 V; he e intrari asincrone de reset si pre- 7 7 a od 5 x x 0 | prestr x x x 1 | aeser 1 = Wivel de tensione sus 0 = dive! de fensiune jos K+ ndiferent Tabela de adevar. MMC 40193 NUMARATOR BINAR REVERSIBIL PRESETABIL 244 fest! Schema logicd a blocurilor de control. user oom ap 4 4 a 6 Schema logicd a circuitului, : es a | a @ ‘ oy ‘ : aioeur ' cazoce conn |, ¢ 4 a ’ : “| % 0 aa} morn |, Formele de unda pentru o secventi de numarare.

S-ar putea să vă placă și