Sunteți pe pagina 1din 1

01.10.

2011

SUBIECTE EXAMEN CID


Anul III, CR, CE, EA, sem I, 2011-2012
1. Tehnologia de fabricaie a CI: introducere, fabricarea diodelor, rezistenelor i capacitilor
(v. Materiale didactice, Supliment 1- pe net).
2. Fabricarea circuitelor integrate. Comparaie ntre tehnologia unipolar i bipolar (v.
Materiale didactice, Supliment 1- pe net).
3. Regimul de comutaie al diodei semiconductoare (Cap. 2, 2.1) i tranzistorului bipolar (
2.2).
4. Regimul de comutaie al tranzistorului unipolar ( 2.3). Reprezentarea electric a
variabilelor booleene (2.5).
5. Circuite logice cu componente discrete pasive i active (Cap. 3, 3.1, fr seciunile
3.1.2.2 i 3.1.2.3 ).
6. Circuite logice integrate RTL i DTL ( 3.2: 3.2.1.1, 3.2.1.2).
7. Familia TTL standard ( 3.2.1.3). Poarta NAND TTL ( 3.2.1.3.1) i NOR TTL
(3.2.1.3.3).
8. Poarta AND TTL i OR TTL (v. Materiale didactice, Supliment 2- pe net).
9. Inversorul TTL: funcionare, caracteristica de transfer ( 3.2.1.3.2).
10. Parametrii familiei TTL standard ( 3.2.1.3.5).
11. Subfamilia TTL rapid: creterea vitezei de lucru prin creterea puterii disipate pe poart (
3.2.1.4.1) i introducerea montajului Darlington ( 3.2.1.4.2).
12. Subfamilia TTL rapid: creterea vitezei de lucru prin introducerea rezistenei neliniare (
3.2.1.4.3). Subfamilia TTL Schottky ( 3.2.1.5).
13. Circuite logice cu colectorul n gol ( 3.2.1.6).
14. Circuite logice cu 3 stri ( 3.2.1.7).
15. (1) Familia logic ECL ( 3.2.1.8).
16. (2) Circuite logice I2L ( 3.2.1.9).
17. (3) Circuite integrate realizate n tehnologie unipolar ( 3.2.2). Familia logic NMOS
static: inversorul, NAND-ul i NOR-ul ( 3.2.2.1).
18. (4) Poarta de transfer NMOS ( 3.2.2.2). Familia logic NMOS dinamic: inversorul,
NAND-ul i NOR-ul ( 3.2.2.3).
19. (5) Familia logic CMOS: inversorul, NAND-ul i NOR-ul ( 3.2.2.4, fr poarta de
transfer CMOS).
20. (6) Circuite logice combinaionale: generaliti (Cap. 4).Memorii ROM: generaliti
(4.10). Memorii ROM bipolare programabile la productor ( 4.10.1.1) i la utilizator (
4.10.1.2).
21. (7) Memorii ROM unipolare programabile la productor ( 4.10.2.1) i la utilizator (v.
Materiale didactice, Supliment 3- pe net).
22. (8) Organizarea unei memorii ROM de 8Kb ( 4.10.3). Extinderea capacitii memoriilor
ROM ( 4.10.4).
23. (9) Circuite logice programabile (v. Materiale didactice, Supliment 4 - pe net). Arii
logice programabile ( 4.11).
24. (10) Circuite logice secveniale: generaliti (Cap. 5). CBB-SR asincron realizat cu NORuri ( 5.1.1.1) i cu NAND-uri ( 5.1.1.2).
25. (11) CBB-SR sincron ( 5.1.2) i Master-Slave ( 5.1.3).
26. (12) CBB-D asincron ( 5.2.1) i sincron ( 5.2.2). Aplicaii: latch-ul adresabil ( 5.2.2.1) i
memoria RAM ( 5.2.2.2).
27. (13) CBB-D Master-Slave ( 5.2.3). Aplicaii: registrul de deplasare serie ( 5.2.3.1),
registrul paralel ( 5.2.3.2). Registrul universal bidirecional de 4 bii ( 5.2.3.4).
28. (14) CBB-T sincron ( 5.3). CBB-JK asincron, sincron i Master-Slave; numrtorul
asincron ( 5.4)
Not:
Paragrafele menionate n paranteze indic locul din manual (Filipescu, V.F., Circuite
electronice digitale, Ed. Universitaria, Craiova, 2002) n care gsii subiectele respective.
Manualul poate fi gasit pe net la adresa http://electronics.ucv.ro/vfilipescu
Conf. dr. ing. Vintil Filipescu

S-ar putea să vă placă și