Sunteți pe pagina 1din 4

-1S .

Circuite logice secveniale


Algebra logica, numita si algebra booleana sau calculul propoziional, opereaz cu propoziii, la care intereseaz veridicitatea acestora. iecrei propoziii i se asociaz o variabila, numita variabila logica sau binara, care are valoarea 1!unu" c#nd propoziia este adevrata si 0!zero" c#nd propoziia este $alsa. %n algebra propoziiilor $unciile &', S% (i SA' reprezint $uncii elementare. )le $ormeaz un sistem complet de $uncii pentru ca orice $uncie logica !de oric#te variabile" poate $i scrisa cu a*utorul acestor $uncii (i+sau combinaii ale acestora. Alte $uncii logice curent utilizate sunt, &%-% !SA'.&'", &'/A% !S%.&'", SA'.)0-1'S%2, etc. orma de prezentare cea mai utilizata pentru $unciile logice este tabelul de adevr care este un tabel in care se trec valorile $unciei in corespondenta cu valorile argumentelor $unciei considerate independente. 3in punct de vedere al evoluiei in timp, sc4emele logice se 5mpart in doua categorii , . sc4eme logice combinaionale, $6$!7"8 . sc4eme logice secveniale, $6$!7,t". Asociind valorilor logice 0 si 1 semnale sau stri $izice, purttoare de in$ormaii cu caracter logic, se pot imagina modelri $izice ale blocurilor logice. )ste vorba despre structura $izico.constructiva a blocurilor logice si vorbim de elemente logice sau circuite logice. %n componenta circuitelor logice intra dispozitive semiconductoare !diode, tranzistoare, etc." care lucreaz in regim de comutaie. 2alorilor logice 0 si 1 li se asociaz doua niveluri de tensiuni electrice, nivel cobor#t !LOW" si nivel ridicat!HIGH". Regula de asociere pentru logica pozitiva , 0 logic ......9 !0,...8 +e1"2 .....9 LOW 1 logic ......9 !+).e:,...8)"2.....9 HIGH unde e1,e: sunt tolerantele admise. %n alte situaii, se poate adopta si logica negativa dup regula de asociere , 0 logic ......9 !0,...8.e1"2 .......9LOW 1 logic ......9 !.)+e:8.)"2 .......9HIGH Circuitele logice secveniale sunt circuite logice la care variabilele de ie(ire depind at#t de variabilele de intrare c#t (i de strile anterioare ale ie(irilor. 3ependena variabilelor de ie(ire, de strile anterioare ale ie(irilor se realizeaz prin intermediul reaciilor. 3atorit lor circuitele posed un comportament parial independent de semnalele aplicate la intrare. 2ariabilele de ie(ire nu mai urmresc $idel orice variaie a semnalelor de intrare, numai un set limitat de tranziie va determina modi$icarea ie(irii. Rezult c circuitele secveniale sunt elemente de memorare. ;rincipalele tipuri de circuite logice secveniale sunt, - circuitele basculante bistabile R.S, 3, <, =.> - registrele de deplasare - numrtoarele.

-ircuite basculante bistabile


<oate bistabilele prezint dou ie(iri Q (i Q unde Q este negat. . )ste cel mai simplu element de memorare. <abel de adevr, Sc4em,
1. ?istabilul asincron R S

0 0 1 1

R 0 1 0 1

Qn+1
* 1 0

Q n+1

S
* stare interzis

* 0 1
Qn

Qn

2eri$icarea

-1S . :

tabelului de adevr se $ace pe baza tabelului de adevr al $unciei @%.&'. Rezult deci c 5n cazul 5n care una din intrrile circuitului @%.&' este 0 logic, ie(irea este 1 logic. 3ac

3ac

S = 0 atunci Q n + 1 = 1 R = 1 S = 1 atunci Q n + 1 = 1 R = 0
R = 0 ar rezulta c Qn+161 (i S = 0
Q n +1 =1 ,

3ac

ceea ce nu este corect din punct de vedere logic,

deci starea R6S60 este interzis. 3ac R61, S61 (i Qn61, deci Q n = 0 , rezult c Qn+161. 3ac R61, S61 (i Q n +1 = 0 , deci Qn+160. Se observ c se pstreaz starea ie(irilor anterioare cazului c#nd R61 (i S61. ?istabilul R S , este un bistabil de tip latc4 !a zvor5 5n limba englez" pentru c reine !memoreaz, zvore(te" prin starea sa de tranziie temporar a uneia din intrri 5n 0 logic. :. ?istabilul sincron R.S A $ost introdus pentru a se realiza un control al strilor de intrare care determin modi$icarea ie(irilor. S R Q
n+1

0 0 1 1

0 1 0 1

Qn 0 1 * R -1>

-1> se nume(te intrarea de tact sau de ceas. ;rin -1> se comand momentul tranziiilor. ;entru -1>60 A (i 1 6 1 indi$erent de strile intrrilor S (i A (i : 6 1, deci Q n+16Qn, respectiv Q n +1 = Q n se pstreaz aceea(i stare care determin modi$icri ale ie(irilor Q (i Q . Rezult deci c pentru -1>60 starea ie(irilor nu depinde de starea intrrilor.
Q n +1 = S + RQ n

B. ?istabilul de tip 3.
3 0 0 1 1 Qn 0 1 0 1 Qn+1 0 0 1 1

-1>

Q
R

<abelul de adevr,

-1S . B

?istabilul 3 este un repetor care realizeaz interzicerea cu un tact a datelor de intrare. 3enumirea provine de la cuv#ntul 3elaC D 5nt#rziere 5n limba englez. ?istabilul 3 leag intrarea cu ie(irea 5n prezena tactului. ?istabilul 3 se poate = > Qn+1 obine din bistabilul R.S, dac S63 (i R = 3 .
0 0 1 1 =0 1 -1> 0 > 1 QQ n 0 1

Qn

E. ?istabilul =.>. )ste cel mai versatil bistabil. ;entru =6>61 bistabilul realizeaz divizarea prin dou impulsuri de tact.
Q n +1 = = Q n + R Q n

<abelul de adevr,

< 0 1

Qn+1 Qn
Qn

< -1>

F. ?istabilul < !toggle . inversare de

stare" Se observ c Q n +1 <abelul de adevr,

=Qn

. ;entru < 6 1, Q n +1 = < Q n + < Q n .

Se observ c pentru = 6 > 6 1 bistabilul =.> devine bistabil <.

Montajul experimental
-onine un panou pe care sunt montate, . circuite logice @%.&' de tip <<1 . butoane de comand . becuri de semnalizare /onta*ul respect urmtoarea convenie, . buton apsat 0 logic bec stins . buton neapsat 1 logic bec aprins 1. Se realizeaz bistabilul asincron R.S (i se veri$ic tabelul de -1> !spre intrarea de clocG" adevr. :. Se realizeaz bistabilul sincron R.S (i se veri$ic $uncionarea pe baza tabelului de adevr. a" pentru -1> 6 0 !Q (i Q nu 5(i modi$ic starea indi$erent de strile intrrilor R (i S. b" pentru -1> 6 1 se veri$ic $uncionarea pe baza tabelului de adevr. B. Se realizeaz bistabilul 3. Se ine seama de, a" poarta &' se obine din poarta @%.&' ls#nd o intrare neconectat !intrare neconectat 1 logic 5n cazul <<1" b" intrarea de -1> se obine cu a*utorul circuitului monoimpuls.

-1S . E

c" pentru a evita deteriorarea butoanelor, se conecteaz de la un buton apsat, un $ir, succesiv la cele : intrri. Se veri$ic $uncionarea bistabilului pe baza tabelului de adevr. E. Se realizeaz bistabilul =.>. Se veri$ic $uncionarea lui pe baza tabelului de adevr. F. Se realizeaz bistabilul tip <. Se veri$ic $uncionarea pe baza tabelului de adevr. H. Se realizeaz circuitul secvenial.

S-ar putea să vă placă și