Sunteți pe pagina 1din 7

MINISTERUL EDUCAIEI I TINERETULUI AL REPUBLICII MOLDOVA

UNIVERSITATEA LIBER INTERNAIONAL DIN MOLDOVA


FACULTATEA INFORMATIC I INGINERIE

Dare de seam
Lucrarea de laborator Nr.2
Disciplina Analiza dispozitivelor numerice
Tema Sumatorul elimentar pentru adunarea a 2 numere
binare cu 2 bii

A efectuat studientul gr. TI-21

A verificat

____________

____________

Chiinu 2014

Tacu Ion

Dutcovechi Iurie

Lucrarea de laborator Nr.2


Tema: Sumatorul elimentar pentru adunarea a 2 numere binare cu 2 bii
Scopul: prezentare i verificarea schemei logice a sumatorului
Scurt teoretic. Operaia fundamental efectuat de calculator i sisteme cu
microprocesoare este adunarea. Conform sistemului de numerare i codificare
folosit n sistemul cu microprocesor sumatoarele sunt clasificate n:
Binare
Zecimale
Binar-zecimal
Conform sistemului de organizare a procedurii de adunare se clasific n:
Combinaionale
Acumulatoare
Conform metodei de efectuare a operaiei de adunare:
Serie
Paralel
Serie-paralel
Semisumatorul elimentar este cel mai simplu sumator, care realizeaz
suma cifrelor de pe ultima poziie a dou numere binare. El este numit
semisumator deoarece la el nu se oine cont de transportul din bitul inferior.
Sumatorul are dou eiri S0 suma parial i P1transportul ctre bitul superior.
a0
0
0
1
1

b0
0
1
0
1

S0
0
1
1
0

P0
0
0
0
1

Tabelul1.Tabelul de
funcionare pentru
semisumatorul elimentar

SM

a0

S0

b0

P1

a0
b0

S0

P1

Fig.1. Semisumatorul elimentar


Sumatorul elimentar. Pentru sumarea a doua numere elimentare de mai
muli bii se adun succesiv biii de acelai rang adugnd i transportul rezultat
din operaia precedent.
Intrri

Ieiri

SM

ai

ai bi Pi Si Pi+1

bi

0 0 0 0

Pi

0 1 0 1

1 0 0 1

1 1 0 0

0 0 1 1

0 1 1 0

1 0 1 0

1 1 1 1

Si
S

Pi+1

Mersul lucrrii.
Lucrarea a fost efectuat n laboratorul virtual Electronics Workulbench.
Pentru elaborarea unui sumator elimentar a dou numere pe doi bii avem
nevoie de sumarea a dou numere de pe bitul inferior (semisumatorul) sau rangul 0
i treapta cu rangu l. n rezultat obinem urmtorul tabel de adevr:

Treapta 0
Avem intrrile X1 i X2 i eirile S0 i i P1 mai jos este reprezentat tabelul de
adevr i schema logic:
X1

X2

S0

P1

X1 X2
S0
P1

Treapta 1
Realizm adunarea celui de-al doilea numr cu bitul de transfer din treapta 0. Deci
intrrile le vom avea X3 X4 i P1 iar eirile S1 i P2. Dup care schema obinut din
treapa 0 o unim cu cea din treapta 1. n tabelul de mai jos este reprezentat tabelul
de adevr pentru treapta 1

X3 X4 P1 S1 P2
0


(
(


)
(
)
()

)
(

Conform funciei facem schema logic a circuitului

Rezultatele obinute sunt prezentate n scrinul de mai sus.


Pe primele 4 linii sunt reprezentate semnalele de intrare pe linia 8 i 9 S0 i S1 iar pe
ultimile dou linii P1 i P2
Concluzii:
n urma lucrrii am aflat cum se realizeaz o schem logic a unui sumator
elimentar de 2 bii a dou numere n baza elementelor logice XOR. Dezavantajul
acestor tipuri de sumatoare, cu transport succesiv, l constitue viteza mic de
adunare, care scade odat cu creterea numrului de bii sumai.

S-ar putea să vă placă și