Sunteți pe pagina 1din 6

MINISTERUL EDUCATIEI AL REPUBLICII MOLDOVA

UNIVERSITATEA TEHNICA A MOLDOVEI


CATEDRA DE MICROELECTRONICA SI INGINERIE BIOMEDICALA

RAPORt
Lucrare de laborator Nr. 5
La disciplina Circuite Integrate Digitale
Tema : Studierea bistabilelor sincrone JK si D.

A Efectuat :
A verificat:

Chisinau 2014

Scopul lucrrii: Studierea schemei si regimului de functionare a bistabilelor masterslave de tip JK si D; insusirea unor deprinderi practice pentru folosirea bistabilelor de
acest tip pentru proiectare.

Schemele de masurare:

Fig.1 Schema bistabilului JK K155TB1

Fig.2 Schema electrica principiala a bistabilului D K155TM2 (a) si structura lui logica (b)

Fig.3 Schema 1 pentru masurarea frecventei la intrare si la iesire

Fig. 4 schema 2 pentru a urmari starea terminalelor Q si ~Q

Fig.5 schema 3 pentru masurarea frecventei la intrare si la iesire

Rezultatele obtinute :
Tabelul 1 : tabelul de adevar a bistabilului JK la setare si resetare fortata
S
0
0
1
1
1

R
0
1
1
0
1

Q
1
1
1
0
0

~Q
1
0
0
1
1

Tabelul 2 : tabelul de adevar a bistabilului JK cu aplicarea impulsului de sincronizare dupa fiecare


schimbare la intrarile J si K
J
0
0
1
1
1

K
0
1
1
0
1

Q
1
0
1
1
0

~Q
0
1
0
0
1

Q
0
0
1
1
0

C
0
1
1
0
1

Q
0
0
0
1
1

~Q
1
1
1
0
0

~Q
1
1
0
0
1

Tabelul 2 : tabelul de adevar a bistabilului D


D
0
0
1
1
1

Montam schema 1 din fig.3 si obtinem fig.6 (semnalul la intrare sus, semnalul la iesire jos):

Montam schema 1 din fig.3 cu 2 bistabile JK unite in serie si obtinem fig.7 (semnalul la intrare
sus, semnalul la iesire jos):

Montam schema 3 din fig.5 si obtinem fig.8 (semnalul la intrare jos, semnalul la iesire sus):

Montam schema 3 din fig.5 cu doua bistabile D unite in serie si obtinem fig.9 (semnalul la intrare
jos, semnalul la iesire sus):

Montam schema 2 din fig.4 si observam: aplicam J 1, K 0, atunci Q 1 si ~Q 0. Cind


comutam J 0, K 1, atunci Q si ~Q devin respectiv 0 si 1 peste un timp. Aceasta se
explica prin faptul ca schimbarea se petrece atunci cind se sincronizeaza cu semnalul de clock de
0,5 Hz, cind clock 1.

Concluzie : Efectuind aceasta lucrare de laborator am studiat bistabilele sincrone JK si D.


Conform tabelului 1, am obtinut ca la aplicarea concomitent la S si R 0, avem o stare
nedeterminata. La resetare fortata avem Q 1 si ~Q 0. La setare fortata, avem Q 0 si ~Q
1. La aplicare concomitenta la S si R 1 avem memorarea starii precedente. Conform tabelului 2
am obtinut ca la aplicarea concomitenta la J si K 0, avem Q 1 si ~Q 0, sau invers in
dependenta de rezultatul precedent. La aplicarea concomitenta la J si K 1, avem inversarea starii
precedente. Conform tabelului 3, pentru bistabilul D observam ca la aplicarea la D si C 1 avem
memorarea starii precedente. De asemeni, cu ajutorul schemelor din fig.3 si fig.5 am obtinut
divizoare la 2 si la 4. Rezultatele le vedem in fig.6 fig.9, unde semnalele de iesire au o perioada de
2 ori si respectiv de 4 ori mai mare.

S-ar putea să vă placă și