Sunteți pe pagina 1din 7

UNIVERSITATEA POLITEHNICA BUCURESTI

SUMATOARE BINARE

MILEA ANDREI LUCIAN


122A
1. STUDIUL MULTIPLEXORULUI 8:1

Organizarea multiplexorului este aranjată pe trei nivele :


1. nivelul de ieşire ocupat de logigrama SAU;
2. nivelul intermediar populat cu logigrame ŞI;
3. nivelul de intrare este cel pe care se plasează logigramele NU care generează
perechi bivalente ale intrărilor de comandă (selecţie, strobare) S2, S1 şi S0.
Circuitul este prevăzut şi cu alte două categorii de intrări , ambele cu acces pe
nivelul intermediar
1. octetul In7, In6, In5, In4, In3, In2, In1, In0;
2. o intrare de selecţie E.

Fig 1. Studiul
multiplexorului
MUX 8:1

Se selecteaza blocul MUX 8:1 obţinand structura interna a acestuia (fig. 2).

Fig 2. Schema MUX


8:1
1.1 CHESTIUNI DE STUDIAT

Pentru studiul implementării funcţiilor booleene cu ajutorul multiplexoarelor folosim


fisierul luc2.mdl. Se lansează simularea modelului luc2.mdl; se selecteaza imaginea grafică
corespunzătoare osciloscopului (Scope) care permite vizalizarea storburilor S2,S1 şi S0
precum şi a bitului x1 ( In). Reţineţi formele de undă a semnalelor marcate astfel: funcţia Y,
x1, x2, x3 şi x4.
Cu ajutorul graficelor din figura 3 se creaza harta MUX-lui ca in figura 4:

00 01 11 10
0 1 3 2

00 1 0 1 1

4 5 7 6

01 1 0 0 0

1 1 1 1
2 3 5 4
11 0 0 1 0

8 9 1 1
1 0
10 1 0 1 0

Fig 4. Harta muxului


8:1
Fig 3. Formele de
unda a
semnalelor x1, x2,
x3, x4 si functia Y
2. SUMATOARE PENTRU OPERAŢII DE ADUNARE

Sumatoarele binare sunt dispozitive digitale utilizate în implementarea


operaţiilor algebrice – adunări, scăderi,etc. Schema de principiu al unui astfel de
sumator este prezentata in figura 5.

Fig 5. Schema de
principiu al unui
sumator binar

2.1 CHESTIUNI DE STUDIAT

A. Sumatorul de un bit (semisumator). Modelul acestui sumator este


prezentat în figura 6. Folosind rezultatele simularii modelului din figura 5 reprezentam
variatia in timp a semnalelor de intrare ( Ai,Bi şi Ti-1) şi de ieşire (Ti şi Si ) din semisumator ca
in figura 7, iar din aceste grafice s-a dedus tabela de adevar a semisumatorului
(figura 8 a) si b)).

Fig 6. Schema de principiu al


unui sumator de un bit
b)
a)

Fig 7. Variatia in timp a


semnalelor:
a) de intrare Ai,Bi şi Ti-1

b) de iesire Ti şi Si

00 01 11 10 00 01 11 10
0 1 3 2 0 1 3 2

0 0 1 0 1 0 0 0 1 0

4 5 7 6 4 5 7 6

1 1 0 1 0 1 0 1 1 1

a) b)

Fig 7. Tabele de adevar la sumatorul de un bit


pentru:
a) iesirea Si si intrarile x1=Ai; x2=Bi; x3=T(i-
1);

b) iesirea Ti si intrarile x1=Ai; x2=Bi; x3=T(i-


1);
B. Sumatorul de patru biţi ( sumator de semioctet ).

Fig 9. Schema de principiu al


unui sumator de 4 biti

Se atribuie operandului A = A(A3,A2,A1,A0) o valoare A=1101, apoi se urmareste


cele 5 spoturi ale osciloscopului Sum0..3 şi indicaţiile blocului Display,care converteşte
rezultatul binar în forma zecimal.

c)

a)

b)

Fig 9. Variatia in timp a semnalelor


in
sumatorul de 4
a) marimi intrare
b) rezultatul grafic al sumarii
c) rezultatul numeric al sumarii

S-ar putea să vă placă și