Sunteți pe pagina 1din 17

Ministerul Educaţiei, Culturii şi Cercetării al Republicii Moldova

I.P. CENTRUL DE EXCELENȚĂ ÎN ENERGETICĂ ȘI ELECTRONICĂ

APROB
Director adjunct

pentru instruire
__________ Gh. Zvezdenco

ÎNDRUMAR METODIC
pentru proiectul de curs la disciplina „Circuite Digitale”

Autor: I. Grigoraş,
profesor de specialitate,
grad didactic II

Examinat la şedinţa catedrei „Electronică”


Proces verbal № ____ din „___” _________ 2018
Şef de catedră E. Șeremet

Chişinău, 2018
CUPRINS

Prefaţă......................................................................................................................................................................3
Evaluare................................................................................................................................................................4
Sarcina.....................................................................................................................................................................5
EXEMPLU DE REALIZARE A PROIECTULUI...............................................................................................7
Bibliografie............................................................................................................................................................15
Prefaţă
Scopul realizării proiectului de curs este întărirea şi aprofundarea cunoştinţelor obţinute
la lecţiile teoretice şi cele de laborator, dobândirea abilităţilor practice la analiza şi sinteza
circuitelor combinaţionale cu elemente logice, proiectarea circuitelor digitale care îndeplinesc
funcţia de convertire a informaţiei numerice.

• Proiectul se va prezenta personal într-un dosar având următorul conţinut:


 coperta va conţine următoarele informaţii:
 numele disciplinei (“Proiect – Circuite Digitale”);
 titlul temei (“Sinteza circuitelor logice”);
 anul de studiu, numele şi grupa elevului;
 numele cadrului didactic;
 răspunsurile la capitolele menţionate.
• Se vor respecta strict denumirile capitolelor, conform tematicii.
• Numele alese pentru blocurile funcţionale vor sugera rolul acestora.
• Cu excepţia copertei şi a enunţului temei şi cuprinsului, proiectul se va redacta exclusiv pe
foi formatul A4 cu chenar cu indicator de 15mm, tapat la calculator cu următorii parametri:
(atât desenele cât şi textele).
Stilul de formatare Normal
Fontul Times New Roman
Dimensiunea caracterelor 14
Alinierea textului Pe ambele margini
Intervalul între rânduri 1,5
Aliniat 1,27
Nu se admite folosirea pixului sau a stiloului în redactarea proiectului. Fiecare figură,
tabel va conţine la bază un text explicativ.
• Capitole ale proiectului:
o Enunţul temei de proiect (se scoate la imprimanta exact aşa cum a fost primit).
o Sinteza CLC cu o singură ieşire. (se descrie principiul de minimizare a funcţiilor logice şi
a circuitelor logice cu o singură ieşire. (10-12 pagini)).
o Concluzii. (o pagină format A4 (25-30 rânduri)).
o Bibliografie. (se scrie literatura utilizată).

Evaluare
• Dosarul proiectului se va preda până în ziua de vineri din săptămâna premergătoare
ultimei şedinţe de proiect.
• Susţinerea orală a proiectului se va face în ultima şedinţă de proiect.
• Nepredarea dosarului la timp sau neprezentarea la susţinere, determină nepromovarea
disciplinei.
• Nota maximă pentru primul punct din sarcină, va fi notată cu nota opt şi este un punct
obligatoriu. Pentru nota 9-10 este necesar de realizat şi punctul 2 al sarcinii.
• Nota obţinută la susţinerea proiectului intră în calculul notei finale obţinute la disciplină.
Nota minimă de promovare este 5 (cinci).
Sarcina
1. Obţinerea unei expresii a cărei implementare va costa mai puţin sau care va opera
mai rapid decât prin implementarea expresiei iniţiale. Implementarea în practică a funcţiilor
logice cu diverse porţi logice. Proiectarea schemei cu simbolurile logice asociate circuitelor şi
calcularea numărului de circuite integrate necesare.
Pentru schema electrică principială iniţială (figura 1), conform variantei indicate (tabelul
1), efectuaţi următoarele:
1.1 Determinaţi funcţia circuitului (figura 1) conform variantei.
1.2 Determinaţi tabelul de adevăr a funcţiei primite utilizând diagramele
de timp (formele de undă).
1.3 Alcătuiţi forma disjunctivă normală (FND) şi forma conjunctivă
normală (FNK).
1.4 Compuneţi circuitele logice care implementează aceste forme ale FL,
utilizând circuitele integrate existente.
1.5 Obţineţi funcţia minimă prin metoda analitică și grafică.
1.6 Realizaţi circuitul funcţiei minime utilizând:
 Elemente logice 2NAND;
 Elemente logice 2NOR;
 Decodificatorul;  Multiplexorul.
1.7 Concluzii
2. De sintetizat circuitul ce va îndeplini următoarele condiţii, utilizând circuitul
integrat K155TM2:
Q’1=
Q’2=
Q’3=
Q’4=Q3 Q5
Q’5=Q4
Q’6=
Figura 1 – Schema electrică principială iniţială
Tabelul 1 – Date iniţiale
VAR DD1 DD2 DD3 DD4 DD5 DD6 DD7 DD8 DD9
1. NOT OR XOR NXOR NAND AND NOR NAND OR
2. NOT NOR NXOR XOR AND OR NAND NOR AND
3. NOT AND XOR NXOR NOR AND NOR NAND OR
4. NOT NAND NXOR XOR OR OR NAND NOR AND
5. NOT OR XOR NXOR OR AND NOR NAND OR
6. NOT NOR NXOR XOR AND OR NAND NOR AND
7. NOT AND XOR NXOR NOR AND NOR NAND OR
8. NOT NAND NXOR XOR NAND OR NAND NOR AND
9. NOT OR XOR NXOR NOR AND NOR NAND OR
10. NOT NOR NXOR XOR NAND OR NAND NOR AND
11. NOT AND XOR NXOR OR AND NOR NAND AND
12. NOT NAND NXOR XOR AND OR NAND NOR AND
13. NOT NOR XOR NXOR OR AND NOR NAND OR
14. NOT OR XOR NXOR NAND AND NOR NAND OR
15. NOT NOR NXOR XOR AND OR NAND NOR AND
16. NOT AND XOR NXOR NOR AND NOR NAND OR
17. NOT NAND NXOR XOR OR OR NAND NOR AND
18. NOT OR XOR NXOR OR AND NOR NAND OR
19. NOT NOR NXOR XOR AND OR NAND NOR AND
20. NOT AND XOR NXOR NOR AND NOR NAND OR
EXEMPLU DE REALIZARE A PROIECTULUI
1. Sinteza circuitelor logice combinaţionale
Figura 2 - Schema iniţială conform variantei
Am realizat schema iniţială conform variantei. Am utilizat diverse porţi logice pentru a
obţine rezultatul necesar la ieşire. Analizând schema, determinăm funcţia la ieşire. 1.1
Determinarea funcţiei Y
;
;
;
;
;
Y= ;
1.2 Determinarea tabelului de adevăr utilizând diagramele de timp

Figura 3 – Diagrama de timp a funcţiei Y


Tabelul 2 – Tabelul de adevăr a funcţiei Y
X3 X2 X1 X0 Y
0 0 0 0 1
0 0 0 1 0
0 0 1 0 1
0 0 1 1 0
0 1 0 0 1
0 1 0 1 0
0 1 1 0 1
0 1 1 1 0
1 0 0 0 0
1 0 0 1 0
1 0 1 0 0
1 0 1 1 0
1 1 0 0 1
1 1 0 1 1
1 1 1 0 1
1 1 1 1 0
1.3 Determinarea formei canonice disjunctive a funcţiei Y FND pentru funcţia dată
este:
Y=
Y=
1.4 Minimizarea funcţiei logice Y prin metoda analitică
Scoatem în faţa parantezei termenii asemenea, folosind legea distributivă, obţinem:

Folosind axioma, A+ =1 obţinem:

Utilizând iarăşi legea distributivă, obţinem:

Folosind axioma A+ =1, şi regula de semiabsorbţie A+ B=A+B, obţinem:


)
1.5 Minimizarea prin metoda grafică

Figura 4 - Diagrama Karnaugh


Y= )
1.6 Realizarea circuitului cu ajutorul porţilor 2NAND

Datorită teoremelor De Morgan: .


Figura 5- Schema electrică principială a funcţiei Y cu porţi 2NAND
În circuitul dat se foloseşte circuitul de tip К155ЛА3 care conţine în capsulă patru
operatori ȘI-NU independenţi cu câte două intrări.
1.7 Realizarea circuitului cu ajutorul porţilor 2NOR

Figura 6 – Schema electrică principială a funcţiei Y cu porţi 2NOR


În circuitul dat se foloseşte circuitul de tip К155ЛE1 care conţine în capsulă patru
operatori SAU-NU independenţi cu câte două intrări

1.8 Realizarea circuitului cu ajutorul decodificatorului


Figura 7 - Schema electrică principială a funcţiei Y pe baza decodificatorului 1.9
Realizarea circuitului cu ajutorul multiplexorului

Figura 8 - Schema electrică principială a funcţiei Y pe baza multiplexorului


Anexa 4
Model de circuit realizat conform STAS.

I.P. CEEE 71410Var 001 NE


Litera Masa Scara
Sinteza circuitelor logice
Mod Coala Nr . document Semn.
combinaţionale.
Elaborat Î
(Circuitul FL transferate în baza
Controlat I. Grigoraş de elemente ŞI-NU)

Contr.STAS I.
CEEE
Grigoraş
gr. AE-0117
Aprobat I. Grigoraş
Anexa 5 Model de pagină
pentru cuprins

I.P. CEEE 71410 Var 001 NE

Mod Coala Nr. document Semn.


Elaborat Sinteza circuitelor logice Litera Coala Coli
combinaţionale.
Controlat Grigoraş I. (notă explicativă). Î

Contr.STAS Grigoraş I.

Aprobat Grigoraş I.
CEEE gr. AE-0117
Anexa 7
Standardele utilizate pentru porţile logice

MINISTERUL EDUCAȚIEI, CULTURII ȘI CERCETĂRII AL


REPUBLICII MOLDOVA

I.P. CENTRUL DE EXCELENȚĂ ÎN ENERGETICĂ ȘI


ELECTRONICĂ

CATEDRA: ELECTRONICĂ

DISCIPLINA: CIRCUITE DIGITALE


PROIECT DE CURS
TEMA: SINTEZA CIRCUITELOR LOGICE

A elaborat: elevul gr. AE-0117


Flueraru Tutor

A verificat: profesor discipline de specialitate


Ion GRIGORAȘ

CHIȘINĂU, 2019
Bibliografie

1. Gheorghe Ştefan „Circuite Integrate Digitale”, editura DENIX 1993.


2. Enescu Gheorghe „Logica de adevăr”, Bucureşti 1987.
3. Drăgănescu „Electronica funcţională” editura Tehnică Bucureşti 1991.
4. Mihai Antoniu „Măsurări Electronice” Vol.1. editura Gheorghe Asachi Iaşi 1995.
5. Mihai Antoniu, Ştefan Poli, Eduard Antoniu „Măsurări Electronice” editura SATYA Iaşi
1997.
6. Barry Wilkinson „Electronica digitală. Bazele proiectării” Teora, 2002.
7. Популярные цифровые интегральные схемы. // Под ред. В. Шило – Изд. «Высшая
школа». Москва, 1992.
8. V. Nastas „Electronica digitală în telecomunicaţii. Curs de prelegeri.” Versiune electronică.
– Chişinău, 2000.

S-ar putea să vă placă și