Sunteți pe pagina 1din 18

Model grila pentru examenul Electronica Digitala - 2022-2023 (varianta on-line)

*Cititi cu atentie observațiile/indicațiile de la finalul documentului!


8. Pentru majoritatea circuitelor numerice uzuale
nivelele logice reprezintă:
1. Aveți 3 capacitori cu valorile: C1= 300nF, a. rezistențe asociate stărilor logice
C2=300000pF si C3= 0.3µF. Dacă cei 3 capacitori se b. capacități asociate stărilor logice
conectează in serie, capacitatea lor echivalentă va fi: c. tensiuni asociate stărilor logice
a. 175nF d. curenți asociați stărilor logice
b. 15000pF
c. 100nF 9. Faptul ca pentru un circuit numeric nivelele logice
d. 0.9µF sunt definite in logică pozitivă înseamnă că:
Justificare. a. un nivel de „0” este mai pozitiv decât unul de
„1”
2. Cât este puterea disipată P (exprimată in mW) de un b. un nivel de „1” este mai pozitiv decât unul de
rezistor ideal R=1 KOhm, care are la borne o tensiune „0”
continuă V=10V ? c. un nivel de „1” este mai negativ decât unul de
a. 1000 mW „0”
b. 10 mW
c. 1 mW 10. La modul general pentru un circuit electronic de tip
d. 100 mW poartă logică(si nu numai), caracteristica statică de
Justificare. transfer reprezintă:
a. dependența intrării de ieșire
3. La modul general, legătura intre putere si energie b. dependența ieșirii de intrare
înseamnă: c. independența ieșirii de intrare
a. puterea este energie raportată la timp d. independența de curentul de alimentare
b. puterea este același lucru cu energia
c. puterea este energia înmulțită cu timpul 11. Marginile de zgomot de curent continuu, pentru o
d. puterea este pătratul energiei familie de circuite integrate numerice, caracterizează si:
e. puterea este independentă de energie a. consumul propriu
b. imunitatea la perturbații
4. Un terrawatt(TW) este mai mare decât un c. compatibilitatea nivelelor logice
petawatt(PW). d. tensiunea de prag
a. adevărat
b. fals 12. Pentru ca o familie de circuite integrate numerice să
Justificare. fie viabilă (si utilă), nivelele logice de intrare și respectiv
ieșire trebuie să fie:
5. La modul general, curentul pe la bornele unui a. mici
capacitor oarecare C depinde de: b. compatibile
a. valoarea constantă a tensiunii la borne c. mari
b. viteza de variație a temperaturii
c. viteza de variație a tensiunii la borne 13. Marginile de zgomot de curent continuu, pentru o
familie de circuite integrate numerice, depind si de
6. Avem un capacitor C = 5pF pe care este acumulată valoarea:
o cantitate de sarcină Q = 100pC. Cat este tensiunea la a. timpilor de propagare
bornele capacitorului: b. timpilor de front
a. cca. 200 V c. tensiunilor de alimentare
b. cca. 20 V
c. cca. 200 mV
d. cca. 2 kV 14. Pentru o poartă oarecare, care din următoarele
Justificare. mărimi reprezintă un factor de influență extern:
a. nivelele logice de intrare
b. tensiunea de prag
7. Aveţi 3 rezistori cu valorile: R1= 600 kOhmi,
c. tensiunea de alimentare
R2=600 kOhmi si R3= 0.6 MOhmi. Dacă cei 3 rezistori
d. nivelele logice de ieșire
se conectează in paralel, rezistența echivalentă va fi:
a. cca. 2000 kOhmi
15. Pentru o poartă oarecare, care din următoarele
b. cca. 20 kOhmi
mărimi nu reprezintă un factor de influență extern:
c. cca. 200 kOhmi
a. tensiunea de prag
d. cca. 1.2 MOhmi
b. temperatura
Justificare.
c. tensiunea de alimentare

1
d. fan-out-ul 23. Un semnal numeric periodic, are perioada
T=66nsec. Care este valoarea aproximativă a frecventei,
16. Fan-out-ul, pentru o poartă logică dintr-o familie de exprimată in MHz:
circuite integrate numerice, exprimă: a. 150MHz
a. numărul maxim de intrări similare, care poate b. 15MHz
fi comandat de ieșire c. 1.5MHz
b. numărul maxim de ieșiri similare are pot fi Justificare.
legate la intrări
c. numărul maxim de ieșiri al unei porți 24. Timpii de creștere (rise), respectiv de cădere (fall),
pentru o formă de undă numerică trapezoidală descriu,
17. Fan-in-ul, pentru o poartă logică dintr-o familie de in primul rând:
circuite integrate numerice, exprimă: a. lățimea impulsului in „0”
a. numărul de intrări al unei porți b. lățimea impulsului in „1”
b. numărul de ieșiri al unei porți c. întârzierea intrare-ieșire
c. numărul de intrări, legate împreună, al unei d. viteza de variație a semnalului
porți
25. Timpii de creștere (rise), respectiv de cădere (fall),
18. Care din următoarele elemente in mod tipic nu pentru o formă de undă numerică in reprezentare
afectează caracteristica statică de transfer a unui circuit trapezoidală, se măsoară față de amplitudinea
numeric: impulsului:
a. tensiunea de alimentare a. între 20% si 80%
b. viteza de variație a semnalului b. între 30% si 70%
c. fan-out-ul c. între 10% si 90%
d. temperatura

19. Pentru o caracteristică statică de transfer a unui 26. In contextul caracterizării unei forme de unda
inversor numeric, pe axa x (abscisa) va fi reprezentat(ă): numerice periodice explicați acronimul PWM.
a. Tensiunea de ieșire
b. Timpul 27. Timpul de propagare, pentru o poartă oarecare,
c. Tensiunea de intrare descrie:
d. Tensiunea de alimentare a. amplitudinea maximă a semnalului de ieșire
b. caracteristica statică de transfer
20. Pentru un circuit numeric (o poartă), care din c. întârzierea intrare-ieșire
următoarele informații nu pot fi determinate pe baza d. imunitatea la perturbații
caracteristicii statice de transfer:
a. tensiunea de prag 28. Pentru un circuit numeric (o poartă), care din
b. timpul de propagare următoarele informații pot fi determinate numai pe baza
c. nivelele logice de intrare caracteristicii statice de transfer:
d. nivelele logice ieșire a. timpul de propagare
b. nivelele logice
21. Pentru o poartă logică oarecare dintr-o familie de c. curentul de intrare
circuite integrate numerice, caracteristicile de intrare
sau de ieșire utile sunt caracteristici: 29. Care din următoarele materiale este folosit ca un
a. curent - tensiune conductor la realizarea unui microcircuit (cip) modern:
b. tensiune - tensiune a. siliciu monocristalin
c. temperatură - timp b. siliciu policristalin
d. rezistență – curent c. oxid de siliciu

22. Un semnal numeric periodic, de perioada 30. Care ar fi ordinul de mărime (x) al capacității de
T=100nsec are factorul de umplere de 20%. Cât este intrare al unei intrări a unui circuit integrat numeric
durata aproximativă cat forma de undă este in „1”: CMOS:
a. 20nsec a. x 1nF
b. 80nsec b. x 1µF
c. 50nsec c. x 1pF
d. 60nsec
Justificare. 31. Care din următoarele ordine de mărime (x) ar fi
credibile dacă este vorba de curentul de grilă al unui
tranzistor MOSFET intr-un regim normal de
funcționare:
2
Model grila pentru examenul Electronica Digitala - 2022-2023 (varianta on-line)
*Cititi cu atentie observațiile/indicațiile de la finalul documentului!
a. x mA stare (închis/deschis) să fie interpretată corect logic de
b. x A intrarea porții; pentru aceasta mai avem nevoie si de:
c. x nA a. Un capacitor conectat către Vcc
b. Un rezistor conectat către Vcc
32. Care din următoarele perechi de tensiuni ar c. Un inductor conectat către masa Gnd
reprezenta nivele logice de intrare valide („0”, L si „1”, d. Un capacitor conectat către masa Gnd
H) o poartă alimentată la Vcc=5V si descrisă ca având Justificare(Desenați si o schemă).
intrarea compatibilă TTL:
a. VIL=0.5V si VIH=3.5V 38. Curentul de ieșire al unei porți TTL oarecare, cu
b. VIL=1.5V si VIH=2.5V ieșire normala (totem-pole), este:
c. VIL=0.1V si VIH=0.8V a. pozitiv când ieșirea este in „0” si negativ când
Justificare ieşirea este in „1”
b. negativ când ieşirea este in „0” si pozitiv când
33. Care din următoarele perechi de tensiuni ar ieşirea este in „1”
reprezenta nivele logice de intrare valide („0” si „1”) o c. sensul depinde doar de natura sarcinii
poartă alimentată la Vcc=5V si descrisă ca având conectate la ieșire
intrarea compatibilă CMOS: Justificare.
a. VIL=0.5V si VIH=1.5V
b. VIL=1V si VIH=1.5V 39. O ieșire de poartă descrisă ca fiind de tip colector
c. VIL=0.2V si VIH=4.8V (sau drenă) in gol, poate:
Justificare a. Absorbi curent, dar nu poate debita
b. Debita curent, dar nu poate absorbi
c. Absorbi si debita curent
34. Pentru un circuit CMOS modern(de ex. 74AHC), cu
etaj de ieşire normal(totem-pole), care din următoarele 40. In cazul unui circuit TTL oarecare, cu ieşire
relaţii intre curenţii de ieşire Io (ca valori absolute) normală, de tip totem-pole, în urma scurtcircuitării
pentru cele două stări ale ieşirii (H,L), este adevărată: ieșirii în “1” la masă :
a. IOH ≈ IOL a. etajul de ieşire se distruge
b. IOH >> IOL b. nu se întâmplă nimic, dacă scurtcircuitul
c. IOH << IOL durează relativ puțin

41. Nivele de intrare compatibile CMOS înseamnă si


că tensiunea de prag a porții CMOS in cauză este:
35. Aveţi de conectat un LED la ieşirea unui inversor a. jumătate din tensiunea de alimentare
TTL, ca „martor” pentru starea ei (LED aprins: ieşirea b. aproximativ 1.4V
in „0”, cu VOL = 0.2V/IOL=8mA, Vcc=5V). Conducţia
directă a LED-ului este caracterizată de VF=2V la 42. Desenați schema unui integrator RC de ordinul 1
IF=8mA. Care din următoarele valori ar fi corectă (cu un singur R si un singur C) conectat la intrarea unui
pentru rezistența de limitare a curentului prin LED: inversor cu intrare trigger Schmitt. Comentați care ar fi
a. cca. 0.035 kOhmi motivele pentru care ar fi pus acolo.
b. cca. 0.35 kOhmi
c. cca. 3.5 kOhmi 43. Pentru o poartă oarecare timpii de propagare
d. cca. 700 Ohmi standard tpLH si tpHL se măsoară, față de amplitudinea
Justificare(Desenați si schema). formelor de undă trapezoidale de la intrare, respectiv
ieșire:
36. Avem de comandat un releu electromecanic(o a. la 50%
sarcină inductivă) cu ieșirea unei porţi TTL sau CMOS b. la 10%
normale (Vcc=5V). Dacă releul este caracterizat prin c. punctul respectiv se poate alege de utilizator
valorile nominale Un=24V si In=50mA ce fel alte
dispozitiv(e) externe ar trebui să mai utilizăm pentru 44. Pentru o poartă oarecare timpii de propagare
realizarea unei interfețe de „putere”: standard tpLH si tpHL reprezintă:
a. o dioda pn si un rezistor a. o măsură a întârzierii
b. un rezistor si un capacitor b. o măsură a consumului
c. un TBJ sau MOSFET si o dioda pn
d. un LED si un rezistor
c. o măsură a tensiunii de ieșire
Justificare(Desenați si o schemă)
45. Tensiunea de alimentare nominală a unui circuit
37. Avem de conectat un comutator electromecanic pe numeric este descrisă ca fiind Vcc = 3.3V +/- 10%. Care
din următoarele tensiuni se încadrează in plaja dată:
una din intrările unei porți CMOS, comutator a cărui
3
a. 3.50V c. AND4
b. 2.75V d. NAND3
c. 3.65V Justificare (relație si schema).
d. 4.15V
Justificare. 53. Care din următoarele porți, ar putea să fie utilizate
ca un inversor, prin conectarea intrărilor „neutilizate” in
46. Pentru un circuit având o ieșire de tip tri-state cea de „0” (L):
a treia stare a ieșirii este: a. OR2
a. A treia stare a logicii ternare utilizate de circuit b. NOR4
b. O stare de impedanță foarte mare c. AND4
c. O stare de impedanță foarte mică d. NAND2
Justificare (relație si schema).
47. Completați si comentați corespunzător tabela de
adevăr a următorului circuit (buffer neinversor cu intrare 54. Pentru o poartă XOR2 (cu 2 intrări) cum ar trebui sa
de activare activa in „1”/H) cu ieșire de tip tri-state: conectăm cealaltă intrare pentru a obține un inversor:
a. in „1”
b. in „0”
A X c. nu contează
d. nu este posibil
Justificare(relație).
E
55. Care din următoarele porți componente pot fi
utilizate (doar ele!) la realizarea unei porți NAND4:
A E X a. AND2, AND2, NAND2
b. NAND2, NAND2, AND2
c. NAND2, NAND2, NAND2
d. AND2, AND2, AND2
Justificare (Desenați schema de conectare si scrieți
relațiile justificative).
48. Avem mai multe porți NAND de tip cu colector in
gol, ale căror ieşiri sunt legate împreună. Funcţia logică 56. Desenați cel puțin 2 scheme care să reprezinte
realizată prin aceasta cablare este: modalități de a obține o poartă NAND2 (SI-NU 2
a. un AND cablat intre intrările lor intrări) dintr-o poartă NAND4 (SI-NU 4 intrări), de tip
b. un OR cablat intre ieșirile lor CMOS.
c. un AND cablat intre ieșirile lor
d. un XOR cablat intre ieșirile lor 57. Desenați cel puțin 2 scheme care să reprezinte
modalități de a obține o poartă NOR3 (SAU-NU 3
49. Care din următoarele „porți” componente, pot fi intrări) dintr-o poartă NOR4 (SAU-NU 4 intrări), de tip
utilizate (doar ele!) la realizarea unei porți (unei funcții) CMOS.
XOR2:
a. Două inversoare (NOT), o poartă NOR2, două 58. Deosebirea intre familiile (seriile) de circuite
porți NAND2 CMOS 74HCT si 74HC ar fi că:
b. Două inversoare (NOT), o poartă OR2, două a. Seria 74HC este mai rapidă
porți AND2 b. Seria 74HC are intrarea compatibilă TTL
c. Un inversor, o poartă OR2, două porți NAND2 c. Seria 74HCT are intrarea compatibilă TTL
d. Un inversor, o poartă NOR2, două porți AND2 d. Seria 74HCT este mai rapidă
Justificare(Desenați si o schemă).
59. O intrare In a unei porţi CMOS, alimentată la
50. Scrieți o tabelă de adevăr pentru o poartă XOR2 (un Vcc=5V este conectată ca in figură. Cele două rezistoare
SAU-EXCLUSIV cu 2 intrări). R1=84 KOhmi si R2 = 16 KOhmi sunt înseriate si se
conectează cu nodul comun la acest pin si respectiv la
51. Scrieți o tabelă de adevăr pentru o poartă XOR3 (un Vcc si masă:
SAU-EXCLUSIV cu 3 intrări)! In
Vcc ----R1---|- --R2----Masă
52. Care din următoarele porți, ar putea să fie utilizate Valoarea tensiunii pe pinul In este:
ca un inversor, prin conectarea intrărilor „neutilizate” in a. cca. 1.4V
„1” (H): b. cca. 0.6V
a. OR4 c. cca. 0.8V
b. NOR3 d. cca. 1.2V

4
Model grila pentru examenul Electronica Digitala - 2022-2023 (varianta on-line)
*Cititi cu atentie observațiile/indicațiile de la finalul documentului!
Justificare. a. cu nivele logice compatibile CMOS
b. cu timpi de propagare mici
60. O ieşire O a unei porţi CMOS, alimentată la c. cu timpi de front mari
Vcc=5V este in „1”(H). Două rezistoare R1 si R2 de 200 68. La un sistem numeric oarecare, una din principalele
KOhmi sunt înseriate si se conectează la acest pin si surse de zgomot este legată de:
respectiv la masă, ca mai jos: a. valoarea constantă a curenților de alimentare
O ----R1--x--R2----Masă b. viteza mică de variație a curenților de
Care este valoarea tensiunii pe nodul comun x al celor 2 alimentare
rezistoare: c. viteza mare de variație a curenților de
a. cca. 5V alimentare
b. cca. 3.75V
c. cca. 2.5V 69. Puterea consumată de o poartă CMOS in regim
d. cca. 1.25V static, in condiții normale de funcționare, este:
Justificare. a. comparabilă cu cea de regim dinamic
b. nesemnificativă
61. Cate tensiuni de prag diferite are o poartă cu intrare c. comparabilă cu cea a unei porți TTL
de tip trigger Schmitt are:
a. 3 70. Puterea consumată de o poartă CMOS in regim
b. 2 dinamic este proporțională:
c. 1 a. direct cu capacitatea de sarcină
b. invers cu tensiunea de alimentare
62. Pentru o poartă cu intrare de tip trigger Schmitt, c. invers cu frecvența de comutare a ieșirii
histerezisul caracteristicii statice de transfer reflectă:
a. dependența de sensul de variație al temperaturii 71. In condiţii normale de funcționare, curentul de
de funcționare intrare pentru o poartă CMOS este:
b. independența de sensul de variație al tensiunii a. nesemnificativ
de alimentare b. de ordinul x 10 mA
c. dependența de sensul de variație al tensiunii de c. egal cu curentul de ieșire
intrare
72. In condiții normale de funcționare, curentul de
63. Desenați caracteristica statică de transfer intrare pentru o poartă CMOS:
Vout=Vout (Vin) pentru un inversor cu intrare trigger a. Depinde de nivelul logic de intrare
Schmitt; marcați corespunzător tensiunea sau tensiunile b. Nu depinde de nivelul logic de intrare
de prag precum si histerezisul!
73. Conexiunea (borna) de masă (GND) a unui circuit
64. Desenați schema minimală si completă a unui integrat numeric uzual TTL sau CMOS trebuie să fie, de
oscilator de tip numeric realizat cu o poartă NAND2 cu regulă:
intrare de tip trigger Schmitt (de exemplu 74AC32), a. la potențialul de referință, de 0V
împreună cu un grup RC. b. la un potențial nu mai mare de 2V
c. la un potențial oricum negativ(< 0V)
65. La intrarea a unei porți cu intrare normala este adus
semnalul de ieșire, compatibil TTL, al unui optocuplor 74. Desenați schema electrică minimală dar si completă
comun (lent, etajul de ieșire fiind realizat cu (incluzând alimentarea) pentru o poartă CMOS de tip
fototranzistor); de ce ar trebui să ținem cont? NAND2 (cu 2 intrări).
a. Fronturile lente
b. Curentul mare de intrare 75. Desenați schema electrică minimală dar si completă
c. Tensiunea de prag mai mare de 2.5V (incluzând alimentarea) pentru o poartă CMOS de tip
Justificare (schema, diagrama de timp). NOR2 (cu 2 intrări).

66. O poartă cu intrare de tip trigger Schmitt nu ar putea 76. Desenați si explicați o schema completa si corecta
fi utilizată direct pentru realizarea unui circuit: pentru „deparazitarea” hardware a unui contact
a. oscilator numeric electromecanic utilizat ca intrare numerică; explicați
b. de „deparazitare” a unui contact rolul componentelor, adăugați si o diagramă de timp
c. de tip redresor explicativa.

67. O poartă cu intrare de tip trigger Schmitt trebuie in 77. Necesitatea „deparazitării”, in anumite situații, a
mod obligatoriu utilizată atunci când avem un semnal de unui contact electromecanic utilizat ca o intrare
intrare: numerică pentru o poartă este legată de:

5
a. rezistența contactului
b. vibrația contactului 86. Explicați ce înseamnă un conflict de magistrala
c. temperatura contactului (bus contention).

78. Pentru o poartă CMOS obișnuită din 87. Explicați care ar fi avantajul tehnologiei BiCMOS
seriile/familiile standardizate (ex. 74ACT sau 74HC) a fata de tehnologia CMOS in cazul realizării unor circuite
lăsa o intrare flotantă (in gol) este un lucru: de cuplare la magistrala.
a. bun
b. recomandabil 88. Ieșirea unei unice porți cu drenă in gol este in starea
c. interzis „0” dar nu are rezistența de sarcină externă conectată
d. la latitudinea utilizatorului către o tensiune de alimentare Vcc. Ce tensiune am
Justificare. măsura intre borna de ieşire si masă:
a. cca. Vcc
79. Pentru o poartă CMOS din seriile standardizate (cum b. nimic, practic nu putem vorbi de o tensiune
ar fi 4000 sau 74HC) existența unei intrări flotante (in c. cca. 0V
gol) poate afecta si: Justificare.
a. tensiunea de prag
b. timpul de propagare 89. Explicați ce se poate întâmpla pentru o linie de
c. curentul de alimentare magistrala tri-state daca toate ieșirile conectate la ea sunt
d. tensiunea de alimentare inactive (in starea High-Z) si cum se poate fi controlata
situația.
80. Două sau mai multe ieșiri de porți se pot conecta
(lega) împreună numai dacă: 90. Circuitele numerice având ieșirea de tip colector
a. intrările au aceleași nivele logice (sau drenă) in gol pot fi utilizate si la translația:
b. tensiunea de alimentare a porților este aceiaşi a. funcțiilor logice
c. ieșirile porților au şi rezistențe serie b. tensiunilor de alimentare
d. ieșirile porţilor sunt de tip colector(sau drenă) c. nivelelor logice
in gol d. timpilor de propagare

81. Care din următoarele categorii de circuite nu sunt 91. Avem mai multe porți cu ieșire de tip cu colector
utilizate principial pentru implementarea magistralelor (drenă) in gol, ale căror ieșiri care sunt legate împreună.
numerice: Pentru a utiliza aceasta ieșire comună mai avem nevoie
a. numărătoare sa mai conectam la acest nod:
b. cu ieșire de tip tri-state a. un rezistor către o tensiune de alimentare
c. multiplexoare b. un rezistor către masa
d. comutatoare analogice c. un capacitor către o tensiune de alimentare
d. un capacitor către masa
82. Două sau mai multe ieşiri de porţi cu ieșire de tip tri-
state se pot conecta (lega) împreună dacă: 92. Utilizarea unui releu electromecanic intr-un sistem
a. toate ieșirile sunt active in același timp numeric, si nu numai, este uneori o soluţie (nu chiar
b. tensiunea de alimentare a porților este aceiași ideală) si pentru realizarea unei:
c. la un moment dat doar o ieşire este activă a. izolări termice
d. ieșirile porților sunt in același timp si de tip b. izolări acustice
colector(sau drenă) in gol c. izolări galvanice

83. Unul din principiile de bază utilizat la 93. Dispozitivul electronic numit optocuplor este, in
implementarea magistralelor numerice (multipunct) forma sa cea mai simplă, alcătuit in mod tipic din:
uzuale este multiplexarea in: a. un LED pe ieşire si un fototranzistor pe intrare
a. timp b. două LED-uri
b. frecvență c. un LED pe intrare si un fototranzistor pe ieşire
c. amplitudine d. două fototranzistoare
Justificare. (Desenați si schema acestui optocuplor)
84. Desenați o schema completa si corecta in care trei
ieșiri de drivere de tip cu ieșirea de tip drena in gol sunt 94. Dispozitivul electronic numit optocuplor este, este
legate la o singura linie (aceiași) de magistrala. utilizat in mod tipic intr-un sistem numeric si pentru a
realiza (tipic intre intrări si ieșiri):
85. Desenați o schema completa si corecta in care doua a. izolarea galvanică
ieșiri de drivere de tip cu ieșirea de tip tri-state sunt b. izolarea termică
legate la o singura linie (aceiași) de magistrala c. izolarea acustică

6
Model grila pentru examenul Electronica Digitala - 2022-2023 (varianta on-line)
*Cititi cu atentie observațiile/indicațiile de la finalul documentului!
b. aplicarea unei tensiuni de intrare mai mari
95. Aveți la dispoziție o sursă Vcc = +5V, un circuit decât tensiunea de alimentare
inversor numeric (de ex. 74HCT04), 2 rezistori,
R1=10KOhmi si R2=300Ohmi, un LED (cu 103. Pentru un circuit CMOS apariția fenomenului
VF=2V/IF=10mA) si un comutator electromecanic K. de latch-up (zăvorâre) este corelată cu intrarea in
Desenați o schemă electrică completă si corectă in care conducție a unei structuri interne bipolare parazite
LED-ul, conectat la ieșirea inversorului, să se aprindă similare unui:
atunci când comutatorul, aflat la intrarea inversorului, a. rezistor
este închis (on). b. capacitor
c. tiristor
96. Desenați o schemă in care, la ieșirea unei porți d. tranzistor
CMOS moderne, de tip XOR2 (de ex. 74HC86,
alimentat la Vcc=5V) să fie conectat corect un LED, 104. Explicați care din următoarele scenarii si de ce
care să fie aprins atunci când ieșirea este in „0” (L). poate produce fenomenul de latch-up pentru circuitul de
Intrările porții trebuie să fie conectate astfel încât LED- CMOS mai jos.
ul să fie aprins. Comentați. a. VA=Vdd+0.5V
b. VA=Vdd
97. Fenomenul de descărcare electrostatică (ESD) este c. VA=0; Vss= -1V
de regulă asociat unui transfer foarte rapid:
a. de sarcină termica
b. de sarcină electrică
c. de sarcină magnetică
d. de sarcină mecanică

98. Pentru un circuit CMOS circuitul intern de protecție


la descărcări electrostatice (ESD) este realizat in esenţă
cu o reţea internă de:
a. capacitori 105. Un circuit CMOS in urma apariției
b. inductori fenomenului de latch-up (zăvorâre):
c. diode a. devine nefuncțional si se încălzește
b. devine ceva mai lent si se răcește
99. Având la dispoziție o incintă care in ingineria c. se distruge instantaneu
electrică ar fi descrisă ca o cușcă Faraday, care din
următoarele nu si-ar justifica locul in interiorul 106. Care din următoarele scenarii duc la apariția
acesteia: fenomenului de latch-up (zăvorâre) pentru un circuit
a. un tranzistor MOSFET CMOS:
b. o memorie semiconductoare a. aplicarea unui semnal in „1”(H) unui circuit
c. un rezistor nealimentat
d. o poartă CMOS b. aplicarea unui semnal in „0”(L) unui circuit
nealimentat
100. Acumularea de sarcină electrică pe corpul c. aplicarea tensiunii de alimentare si pe intrarea
uman, prin diverse mecanisme triboelectrice (bazate pe circuitului alimentat
frecare), este posibilă si pentru că acesta poate fi asimilat
si unui: 107. Un varistor, ca element de circuit, are in comun
a. inductor cu un bec cu incandescență faptul că este si:
b. tranzistor a. o rezistența neliniară
c. capacitor b. o rezistența liniară
c. o inductanță liniară
101. In industria semiconductorilor un echipament
zis anti-static nu permite : 108. Pentru protecția externă a intrării unui circuit
a. deplasarea numeric la fenomenul de descărcare electrostatică
b. acumularea de praf precum si la alte supratensiuni se pot utiliza si:
c. acumularea de sarcina a. varistori
b. capacitori
102. Pentru un circuit CMOS apariția fenomenului c. izolatori
de latch-up (zăvorâre) este corelată si cu: d. inductori
a. aplicarea unei tensiuni de intrare egală cu cca
jumătate din tensiunea de alimentare

7
109. Pe o masă din plastic (o piesă de mobilier) a. asimetrică
vedeți un circuit integrat, eventual unul cu foarte mulți b. intermitentă
pini. A îl atinge direct cu mâna, fără nici o precauție, c. diferențială
este:
a. periculos pentru om 118. Standardul de comunicație serială RS-422/485
b. periculos pentru circuit este descris si ca fiind unul cu „semnalizare”:
c. periculos pentru mediu a. diferențială
d. periculos pentru masă b. asimetrică
c. continuă
110. Pentru orice circuit integrat CMOS, si nu
numai, fenomenul de descărcare electrostatică (ESD) 119. Nivelele logice RS-232 prin raportare la cele
este unul: RS-422/485 sunt descrise ca fiind:
a. imposibil a. perfectibile
b. benefic b. compatibile
c. periculos c. incompatibile
d. imperfecte

111. Cel mai bun material izolator (cu cea mai mică 120. Pentru un circuit numeric având o intrare
permitivitate dielectrică relativă) este: descrisă ca fiind de tip diferențial, tensiunea de intrare
a. apa este definită/măsurată ca:
b. vidul a. o diferență de tensiune intre una din cele două
c. sticla borne de intrare si masă
b. o diferență de tensiune intre intrare si ieșire
112. Explicați ce fel de tensiune este disponibila si c. o diferență de tensiune intre cele două borne de
sub ce forma in rețeaua domestica de alimentare cu intrare
energie electrica (instalația electrica de distribuție de
joasa tensiune,). 121. Pentru un circuit numeric având o ieșire
descrisă ca fiind de tip asimetric, tensiunea de ieșire este
definită/măsurată față de:
113. Standardul de comunicație serială RS-232 a. borna de alimentare Vcc
permite doar o comunicație ce poate fi descrisă si ca: b. borna de intrare
a. punct la punct c. borna de masă Gnd
b. multi-punct
122. Ieșirea unui circuit de tip emițător (driver) de
114. Care din următoarele perechi de tensiuni ar tip RS-232 poate fi conectată direct la intrarea unui
reprezenta corect 2 nivele logice valide (Mark/Space) receptor (receiver) de tip RS-422/485 astfel încât acesta
pentru standardul de comunicație seriala RS-232: să funcționeze corect:
a. 0 V / -5 V a. adevărat
b. -6V /+7V b. fals
c. -0.1V / +0.1V Justificare

115. Pentru a realiza o comunicație serială RS-232 123. Două sau mai multe ieșiri ale unor circuite de
bidirecţională intre două sisteme numerice (cu surse de tip emițător (driver) de tip RS-232 pot fi
alimentare diferite) avem nevoie de: conectate/legate intre ele:
a. 2 fire a. adevărat
b. 3 fire b. fals
c. 4 fire
Justificare(Desenați si o schemă): 124. Care din următoarele standarde (electrice) de
comunicație permit legarea intre ele (cablarea) a două
116. Pentru a realiza o comunicație serială RS-485 sau mai multe ieșiri de emițătoare/drivere:
bidirecțională half-duplex intre două sisteme numerice a. RS-422
avem nevoie de minim: b. RS-232
a. 4 fire c. RS-485
b. 2 fire d. RS-423
c. 3 fire
Justificare (Desenați si o schemă) 125. Un circuit receptor sau emițător RS-422/RS-
485 are întotdeauna două borne de intrare:
117. Standardul de comunicație serială RS-232 este a. adevărat
descris si ca fiind unul cu „semnalizare”: b. fals

8
Model grila pentru examenul Electronica Digitala - 2022-2023 (varianta on-line)
*Cititi cu atentie observațiile/indicațiile de la finalul documentului!
c. Adaptarea (traducerea) foii de catalog a
126. Un circuit receptor sau emițător RS-232 este circuitului
întotdeauna unul cu caracter inversor:
a. adevărat 131. Desenați si explicați o schema completa
b. fals (inclusiv surse) si corecta pentru a realiza o translație
de nivele de tip „de la mai mare la mai mic”, de la
127. Aveți la dispoziție doua circuite, de tip Vcc=5V -> la Vcc=3.3V
transceiver, unul de tip RS-232 (Max232) si altul de tip
RS-485 (ADM489), vezi mai jos. 132. Desenați si explicați o schema completa
MAX232 (inclusiv surse) si corecta pentru a realiza o translație
de nivele de tip „de la mai mic la mai mare”, de la
Vcc=2,5V -> la Vcc=3.3V

133. Care din următoarele circuite numerice nu sunt


tipic utilizate pentru implementarea magistralelor
numerice (de tip multi-punct):
a. cu ieșire de tip tri-state
b. aritmetice
c. multiplexoare
Un MAX-232 unde DIN1, DIN2 sunt intrările RS-232. d. cu ieșire de tip drenă in gol

134. In cazul unei magistrale numerice (multi-


punct) descrisă ca fiind una de tip tri-state, avem un
conflict de magistrală (pentru o linie/un bit de
magistrală) dacă:
a. Avem mai mult de o ieșire activă
b. Nu avem nici o ieșire activă
Un ADM 489 unde Z,Y sunt ieșirile RS-485, iar DE este c. Avem conectate mai multe intrări
intrarea de activare (Data Enable) a ieșirii. d. Nu poate exista o astfel de situație
Desenați si explicați o schema in care un semnal X de
tip RS-232 aplicat pe o intrare RINi sa fie translatat intr- 135. Un circuit de tip oscilator numeric este in
unul TTL/CMOS si apoi intr-unul RS-485 disponibil pe primul rând descris si ca un circuit basculant de tip:
Z,Y. a. Monostabil
b. Bistabil
128. Un semnal cu un nivel logic RS-232 se poate c. Astabil
aplica fără nici o problema pe intrarea compatibilă TTL
a unui circuit numeric oarecare: 136. Având ca mărime de intrare un impuls numeric
a. adevărat activ in „1” de durată T1, dacă ar trebui ca pe baza lui să
b. fals elaborăm o mărime de ieșire de tip impuls numeric activ
Justificare in „1”, de durata T2>T1, una din cele mai simple soluții
folosește un circuit:
a. Monostabil
129. Dacă un circuit numeric are o intrare descrisă b. Bistabil
ca fiind flotantă, ea este de fapt o intrare conectată la: c. Astabil
a. borna de alimentare Vcc
b. o ieșire 137. Faptul ca un circuit numeric secvențial este
c. borna de masă Gnd descris ca fiind sincron înseamnă in primul rând că
d. nimic modificarea stării (stărilor):
a. este strict corelată cu un semnal de ceas
130. In practica realizării interfeței intre familii b. nu corelată cu un semnal de ceas
diferite de circuite integrate numerice, prin translația de c. este independentă de orice semnal de ceas
nivele se înțelege:
a. Adaptarea nivelelor logice de ieșire/intrare 138. Un CBB de tip D latch este descris ca fiind si
astfel încât ele să devină compatibile transparent atunci când, la un moment dat de timp:
b. Adaptarea poziției prin translație a circuitului a. Ieșirea lui urmărește intrarea

9
b. Ieșirea lui poate fi urmărită printr-o fereastră de 147. Cum ați descrie conceptul de acces aleatoriu
cuarț transparentă pentru un circuit de memorie?
c. Ieșirea lui este in „1” a. Datele (de la adresele corespunzătoare) pot fi
accesate doar într-o ordine prestabilită
139. Pentru un CBB de tip D cu comutare pe front b. Datele (de la adresele corespunzătoare) pot fi
intrarea de date trebuie să fie: accesate in orice ordine
a. stabilă cu un timp de hold înainte de frontul
activ 148. Cum ați descrie conceptul de acces secvențial
b. stabilă cu un timp de hold după frontul activ pentru un circuit de memorie?
c. stabilă cu un timp de setup după frontul activ a. Datele (de la adresele corespunzătoare) pot fi
accesate doar într-o ordine prestabilită
140. Pentru un CBB de tip D cu comutare pe front b. Orice date (de la adresele corespunzătoare) pot
explicați si ilustrați cu o diagrama de timp fi accesate in orice ordine
corespunzătoare timpul de setup (pregătire) al intrării de
date. 149. Un circuit de memorie descris ca fiind volatil:
a. își păstrează conținutul după întreruperea
141. Un CBB de tip D cu comutare pe front diferă alimentării
de unul de tip D - latch si prin: b. nu își păstrează conținutul după întreruperea
a. momentul de timp la care ieșirea comută din alimentării
„0” in „1”
b. doar momentul de timp la care informația este 150. Care din următoarele tehnologii de realizare (si
transferată la ieşire acronime) pentru circuitele de memorie descriu o
c. momentul de timp la care informaţia este memorie volatilă:
memorată si respectiv transferată la ieşire a. SDRAM
b. MRAM
142. Pentru un CBB de tip D cu comutare pe front c. FRAM
există si intrări descrise ca asincrone, pentru Reset/Clear d. FLASH
(ștergere, aducere in „0”) si Preset (aducere in „1”).
Aceasta înseamnă că intrările respective: 151. Care din următoarele tehnologii de realizare (si
a. sunt condiționate de semnalul de date acronime) pentru circuitele de memorie descriu o
b. sunt condiționate de semnalul de ceas memorie nevolatilă:
c. nu sunt condiţionate de semnalul de ceas a. SRAM
b. DRAM
143. Pentru un CBB de tip D cu comutare pe front c. FRAM
intrarea de date trebuie să fie stabilă cu un timp de:
a. setup(pregătire) înainte de frontul activ 152. O celulă de memorare SRAM este in esență:
b. hold(menținere) înainte de frontul activ a. un capacitor
c. setup(pregătire) după frontul activ b. un CBB
c. o poartă
144. Pentru un CBB de tip D constrângerea d. un rezistor
respectării timpilor de setup(pregătire) si
hold(menținere) este legată de fenomenul de: 153. O celulă de memorare DRAM este in esență:
a. stabilitate a. un capacitor
b. metastabilitate b. un bistabil
c. instabilitate c. un rezistor
d. incompatibilitate
154. Care din următoarele tipuri de cicluri de acces
145. Este posibil ca unul sau mai multe CBB de tip nu există pentru circuit de memorie de tip EPROM:
D să aibă si ieșiri de tip tri-state: a. programare
a. nu b. împrospătare
b. da c. verificare
d. ștergere
146. Pentru un CBB de un tip oarecare există si un
parametru dinamic numit un timp de propagare intrare- 155. Un circuit de memorie DRAM clasic este
ieșire, similar unei porți: descris ca având capacitatea de 256 Kilo cuvinte.
a. adevărat Magistrala sa de adrese ar trebui să aibă 18 linii/biți
b. fals (218=262144=256k). Totuși el are numai 9 conexiuni
exterioare pentru adrese (A0..A8). Este posibil?
a. adevărat

10
Model grila pentru examenul Electronica Digitala - 2022-2023 (varianta on-line)
*Cititi cu atentie observațiile/indicațiile de la finalul documentului!
b. fals 162. Un circuit de memorie SRAM are si un semnal
Justificare de intrare utilizat pentru activarea ieșirii(lor) (tipic
numit /OE- Output Enable). Aceasta denotă că avem un
156. Câte cuvinte de date pot fi adresate pentru un circuit cu:
circuit de memorie SRAM având o magistrală de adrese a. intrări si ieșiri de date comune
formată din 16 linii (A0..A15): b. intrări si ieșiri de date separate
a. 128 Kcuvinte
b. 64 Kcuvinte 163. Diagramele temporale utilizate pentru
c. 256 Kcuvinte descrierea unui ciclu de acces la un circuit de memorie
d. 32 Kcuvinte exprimă in primul rând:
Justificare a. restricții temporale pentru si intre toate
semnalele de interfață
157. Un circuit de memorie EPROM (cu interfaţă b. restricții pentru nivelele logice ale semnalelor
paralelă) este descris ca având capacitatea de a adresa de interfață
256 Kilo cuvinte. Magistrala sa de adrese are: c. restricții temporale numai pentru timpii de
c. 10 linii front ai semnalelor
d. 12 linii
e. 18 linii 164. Conţinutul deja programat al unui circuit de
f. 16 linii memorie EPROM de tip OTP poate fi șters/reprogramat:
Justificare a. prin expunere la radiaţie UV
b. folosind tensiuni mai mari decât tensiunea de
158. Un circuit de memorie SRAM este descris ca alimentare
având dimensiunea de 2048 de cuvinte de 16 de biţi. c. operația nu este posibilă
Capacitatea sa totală exprimată in biţi este:
a. 32 Kbiti 165. Aveți mai jos un circuit EEPROM cu interfață
b. 16 Kbiti I2C. Desenați si comentați o schema in care 3 astfel de
c. 2 Kbiti circuite slave sunt conectate la un singur master cu
d. 2 Mbiţi interfață I2C (pentru master exista doar SCL, SDA si o
Justificare borna de masa, WC e neutilizat)

159. Un circuit de memorie SRAM este descris ca


având dimensiunea de 4096 de cuvinte de 32 de biţi.
Capacitatea sa totală exprimată in octeţi (Bytes) este: :
a. 32 K octeţi
b. 16 K octeţi
c. 2 K octeţi
d. 2 M octeţi
Justificare

160. Un circuit de memorie SRAM (cu interfață


paralelă) este descris ca având 16 linii (biți) de adresă 166. Aveți mai jos un circuit EEPROM cu interfață
precum si cuvinte de 32 de biți. Capacitatea sa totală SPI (25LC512), unde SO=MISO, SI=MOSI. Desenați
exprimată in octeți (Bytes) este: si comentați o schema in care 3 astfel de circuite slave
a. 64 K octeți sunt conectate la un singur master cu interfață SPI
b. 256 K octeți (pentru master exista doar borne MOSI, MISO, SCK,
c. 512 K octeți semnale de selecție /SSi, i=1..3 si o borna de masa, WP
d. 1 M octet si Hold nu sunt utilizater).
Justificare

161. Pentru un circuit de memorie, cu organizare


matricială a celulelor de bit, utilizarea unor circuite
interne de decodificare permite:
a. reducerea dimensiunii celulelor de memorare
b. reducerea numărului de linii de adresare
c. creșterea numărului de linii de adresare
d. micșorarea dimensiunii cuvântului de date
Justificare
167. Un circuit de memorie de tip EPROM propriu-
zis poate fi șters numai prin expunere la radiație:
11
a. infraroșie c. mecanismul de selecție si adresare
b. ultravioletă d. rolul semnalului care definește scrierea (/WE)
c. gamma
178. Pentru un circuit de memorie de tip NAND
168. Circuitele de memorie de tip FLASH diferă de FLASH mecanismul de acces la informație (scriere sau
cele EEPROM propriu-zise in primul rând prin: citire) poate fi descris ca:
a. numărul maxim posibil de operații de citire a. aleatoriu
b. numărul maxim de biți din cuvântul de date b. secvențial
c. numărul maxim posibil de operații de
ştergere/scriere 179. Explicați, in contextul si al circuitelor de
d. tensiunea de alimentare memorie FLASH, care este diferența intre un acces
aleatoriu si unul secvențial.
169. Un circuit de memorie de tip NOR FLASH
poate fi șters si programat si la nivel de octet sau cuvânt: 180. O celulă de memorare DRAM este in esență
a. adevărat un:
b. fals a. inversor MOS
b. capacitor MOS
170. Un circuit de memorie de tip EEPROM propriu c. rezistor MOS
zis poate fi șters si programat si la nivel de octet sau
cuvânt: 181. Circuitele DRAM moderne există numai in
a. adevărat varianta SDRAM, adică de circuite DRAM:
b. fals a. statice
b. sincrone
171. Circuitele de memorie de tip NAND FLASH
diferă de cele NOR FLASH si prin: 182. O celulă de memorare SRAM diferă de una
c. modul in care sunt alimentate DRAM si prin:
d. modul in care este accesată informația a. numărul de scrieri per celula
e. nu există nici o diferență b. numărul de biți per celula
c. numărul de tranzistoare per celula
172. Un circuit de memorie de tip NOR FLASH
poate fi utilizat direct ca memorie de program pentru o 183. Un circuit DRAM tipic folosește linii de adrese
arhitectura de calcul (de o unitate centrala): multiplexate in timp pentru:
a. adevărat a. A reduce tensiunea de alimentare
b. fals b. A reduce numărul de pini
c. A reduce timpul de acces
173. Un circuit de memorie de tip NAND FLASH
poate fi utilizat direct ca memorie de program pentru o 184. Explicați, in contextul si al circuitelor de
arhitectura de calcul (unitate centrala): memorie DRAM si nu numai, care este semnificația
a. adevărat acronimului DDR.
b. fals
185. Explicați, in contextul si al circuitelor de
174. Explicați, in contextul circuitelor de memorie memorie SRAM si SDRAM, ce înseamnă o eroare soft
NAND FLASH, acronimul SSD. (soft error) si care ar fi modalitatea de le gestiona.

175. Explicați, in contextul circuitelor de memorie 186. Avem un circuit de memorie despre care știm
NAND FLASH, acronimul MMC. sigur că este de tip SRAM, de ex. unul cu organizarea
de 256k cuvinte x 8biti (un octet). Circuitul este
176. Necesitatea împrospătării periodice a funcțional intr-un sistem, dar pentru câteva zeci de
informației memorate este legată de utilizarea secunde i se întrerupe tensiunea de alimentare. După
circuitelor de memorie: revenirea tensiunii de alimentare conținutul lui va fi:
a. FLASH a. identic cu cel dinainte
b. SRAM b. neprecizat
c. DRAM c. toți biții vor fi in „0”
d. eRAM d. toți biții vor fi in „1”
Justificare.
177. Un circuit de memorie SRAM diferă de unul
DRAM in primul rând prin: 187. Explicați conceptul de uzura al circuitelor de
a. tensiunea de alimentare memorie (memory wear), in contextul circuitelor
b. materialul pentru încapsulare FLASH.

12
Model grila pentru examenul Electronica Digitala - 2022-2023 (varianta on-line)
*Cititi cu atentie observațiile/indicațiile de la finalul documentului!

188. Avem un circuit de memorie despre care știm 196. Un capacitor de decuplare a alimentării pentru
sigur că este de tip NOR FLASH. Circuitul este un circuit numeric are rolul:
funcțional intr-un sistem, dar pentru câteva zeci de a. a întrerupe tensiunea de alimentare
secunde i se întrerupe tensiunea de alimentare. După b. de a micșora tensiunea de alimentare
revenirea tensiunii de alimentare conținutul lui va fi: c. are alt rol
a. identic cu cel dinainte
b. neprecizat 197. Un capacitor de decuplare a alimentării unui
c. toți biții vor fi in „0” circuit integrat numeric se conectează față de bornele de
d. toți biții vor fi in „1” alimentare ale acestui circuit:
Justificare. a. In serie
b. In paralel
189. Acronimele SPI si I2C caracterizează, si pentru c. Nu contează
unele circuite de memorie, utilizarea unei magistrale: Justificare. (Desenați si o schema din care sa rezulte si
a. paralele cum se conectează !)
b. seriale
c. diferențiale 198. Un capacitor de decuplare trebuie conectat fată
de bornele de alimentare ale circuitului numeric
190. Magistralele SPI si I2C utilizate si pentru unele decuplat cât mai:
circuite de memorie sunt descrise si ca: a. departe
a. astabile b. aproape
b. asincrone c. nu contează
c. sincrone
Justificare. 199. Care din următoarele tipuri constructive de
capacitori ceramici ar fi adecvat pentru decuplarea
191. Care din următoarele concepte/tehnologii leste alimentării unui circuit numeric?
asociata in primul rând cu magistrala I2C întâlnită si la a. transparent
unele circuite de memorie cu acces serial: b. multistrat
a. Tri-state c. multirol
b. Open-drain
c. Little-endian 200. Diafonia descrie un efect de:
a. congruență intre două semnale
192. Doua circuite de memorie cu interfață de tip b. interferență intre două semnale
I2C, de exemplu EEPROM, având capacitatea de c. independență intre două semnale
16Kbiti si respectiv 512Kbiti, , pot avea aceiași
încapsulare si același număr de pini: 201. Pentru un sistem numeric, cuplajele capacitive
a. adevărat parazite, ca mecanism de generare a zgomotului, sunt
b. fals legate de:
Justificare. a. variația rezistențelor
b. variația curenților
193. Pentru un circuit de memorie cu interfață c. variația tensiunilor
serială (gen I2C sau SPI) unul de câștiguri este că
numărul de terminale ale capsulei circuitului este 202. Care din următoarele ar putea fi considerată ca
independent de: o sursă extrem de puternica de zgomot electromagnetic:
a. tensiunea de alimentare a. migrația electrica
b. capacitatea memoriei b. încălzirea electrica
c. timpul de acces c. explozia nucleară
d. tipul celulei de memorare
203. Un capacitor adecvat pentru decuplarea a
194. Cum ați descrie noțiunea (ideală) de pământ in alimentării unui circuit integrat numeric trebuie să aibă
sens electric: o cât mai mică impedanță:
a. ca o suprafață echipotențială a. inductivă paralelă
b. ca o suprafață echilibrată b. inductivă serie
c. ca o suprafață echivalentă c. capacitivă serie

195. Explicați de ce in practica utilizării circuitelor 204. Efectul de diafonie este legat si de existența:
numerice potențialul bornei de masă a unui circuit a. de inductanțe si capacități mutuale parazite
integrat numeric poate să varieze. b. de tensiuni de alimentare parazite

13
c. de conductanțe si transconductanțe mutuale c. Ceva mai mică decât viteza sunetului
parazite
213. Faptul că o legătură intrare – ieşire, pentru
205. Pentru un sistem numeric, cuplajele inductive circuitele numerice, trebuie uneori modelată, in regim
parazite, ca mecanism de generare a zgomotului, sunt dinamic, ca o linie de transmisie este legat in primul
legate de variația rapidă a: rând de:
a. curenților a. timpii de propagare ai porților in cauză
b. tensiunilor b. viteza de variație a semnalelor
c. rezistențelor c. tensiunile de alimentare utilizate
d. temperaturilor
214. Faptul că o legătură intrare - ieșire intre
206. Ceea ce in ingineria electrică se numește o circuitele numerice trebuie uneori modelată, in regim
cușcă Faraday ar fi destinată: dinamic, ca o linie de transmisie poate fi legat si de:
a. ecranării magnetice a. temperatura de lucru
b. ecranării electrice b. lungimea legăturii
c. ecranării termice c. zgomotul electric
d. curenții de alimentare
207. Dorim să ecranăm electric si magnetic incinta
in care se află un sistem numeric. Trebuie să folosim 215. Neadaptarea de impedanță pentru o legătură
pentru aceasta ca material: intrare - ieșire a unui sistem numeric poate avea ca efect
a. Fierul (in ce privește semnalul util) asupra formei de undă:
b. Cuprul a. articularea
c. Orice masă plastică b. deformarea
Justificare c. stabilizarea

208. Explicați de ce unele circuite numerice 216. Un circuit de tip „terminator de linie” se
complexe au mai mulți pini de alimentare (Vcc) si masa utilizează in primul rând pentru a asigura:
(Gnd). a. compatibilitatea de nivele logice
b. adaptarea de impedanță
209. Explicați de ce in comunicațiile de date si nu c. consumul redus
numai se utilizează perechile de fire torsadate (twisted
pairs). 217. O legătură intrare-ieșire, intre două circuite
numerice, descrisă ca o linie de transmisie este
caracterizată in primul rând prin:
210. Care din următoarele variante de încapsulare a. o lungime caracteristică constantă
(tip de capsulă) poate asigura potențial cel mai mare b. o impedanță caracteristică constantă
număr de conexiuni externe: c. o tensiune de alimentare constantă
a. DIL
a. BGA 218. Care din următoarele reprezintă tipic o
b. TSOP discontinuitate minora din punct de vedere al
c. QFP impedanței caracteristice a unei linii de semnal:
a. un soclu pentru un circuit
211. Firul (traseul) care leagă borna + a sursei de b. un conector intre două plăci de circuit imprimat
alimentare cu borna Vcc a unui circuit numeric are c. o trecere (via) intre straturile interne ale unui
inductanța proprie de 15nH. Curentul de alimentare al circuit imprimat
circuitului prezintă la un moment dat o variație
caracterizată de o viteză de 20mA/nsec. Cât este variația 219. Care din următoarele perechi de fire, utilizate
maximă a tensiunii de alimentare a circuitului: eventual si in comunicațiile de date, ar putea fi descrisă
a. cca. 30mV ca o linie de transmisie:
b. cca. 3V a. înnodate
c. cca. 0.3V b. torsadate
d. cca. 30V c. mascate
Justificare (relații calcul, schema)
220. Un circuit SPLD poate fi utilizat cu ușurință
212. Viteza de propagare a unui semnal numeric pe pentru implementarea a ce se numește in engleza :
un fir conductor de Cu (de ex. un traseu de cablaj a. Little logic
imprimat) este: b. Glue logic
a. Ceva mai mică decât viteza luminii in vid c. Extra logic
b. Puțin mai mare decât viteza luminii in vid

14
Model grila pentru examenul Electronica Digitala - 2022-2023 (varianta on-line)
*Cititi cu atentie observațiile/indicațiile de la finalul documentului!
221. Care din următoarele circuite electronice nu b. complexitatea acestuia
poate fi implementat utilizând un circuit CPLD clasic: c. integritatea acestuia
a. sumator binar d. consumul acestuia
b. decodificator
c. amplificator operațional 230. Care din următoarele limbaje de programare nu
d. numărător este un limbaj HDL (limbaj de descriere hardware):
a. ADA
222. Un circuit CPLD utilizează si o tehnologie b. Verilog
similară circuitelor de memorie: c. VHDL
a. cu acces secvențial
b. nevolatile 231. Care din următoarele limbaje de programare
c. volatile este un limbaj HDL (limbaj de descriere hardware):
d. cu acces aleatoriu d. Ruby
e. ABEL
223. Interfața serială numită generic JTAG, f. PHP
existentă la toate circuitele CPLD si FPGA (si nu
numai), se utilizează tipic pentru: 232. Utilizarea unui limbaj HDL presupune si
a. alimentarea circuitului necesitatea utilizării pentru implementare si a unui
b. programarea circuitului program care să realizeze:
c. minimizarea circuitului a. sinteza logică
b. descrierea logică
224. Un circuit FPGA utilizează si o tehnologie c. analiza logică
similară circuitelor de memorie:
a. EEPROM 233. Care din următoarele acronime/concepte nu
b. SRAM este asociat unui sistem numeric complex:
c. DRAM a. MoMA
d. EPROM b. SoC
Explicați. c. ASIC

225. Circuitele FPGA utilizează pentru 234. Pentru un CBB e tip D cu comutare pe front
implementarea funcțiilor logice combinațiunile o ridicător (CK- intrare de ceas, D- intrare de date si Q-
tehnică bazată pe tabele de: ieşirea directa) desenați diagrama temporală idealizată
a. complementare corespunzătoare ieşirii Q din figura următoare. Timpii
b. căutare de propagare, setup (pregătire) si hold(menținere) sunt,
c. asociere in mod ideal, nuli.

226. Pentru circuitele FPGA cea mai sigura


tehnologie din punct de vederea al protejării proprietății CK
intelectuale este numita :
a. high protect
b. antifuse D
c. logic copyright

227. Un circuit FPGA oferă utilizatorului, in mod


tipic, si posibilitatea programării: Q
a. numărului de pini ai capsulei
b. tensiunii de alimentare
c. tipului de interfață intrare/ieșire

228. Folosind doar un circuit FPGA se poate


implementa cu relativă ușurință:
a. o sursa de alimentare
b. un microprocesor

229. Utilizarea unui limbaj HDL pentru descrierea


unui circuit/sistem numeric constituie pentru
proiectantul lui si o modalitate de a stăpâni:
a. viteza acestuia

15
235. Pentru un CBB e tip D latch (transparent),
unde: G- intrare de activare, D- intrare de date si Q-
ieșirea directă, desenați diagrama temporală idealizată A
corespunzătoare ieşirii Q din figura următoare. Intrarea
de activare G este activă in „1”. Timpii de propagare,
setup (pregătire) si hold(menţinere) sunt, in mod ideal, B
nuli.

G Y

D
Justificare.

Q 239. Aveți un CBB de tip D cu comutare pe front


ridicător (CLK- intrare de ceas, D- intrare de date , Q si
/Q ieşirea directă si negată, /PRE si /CLR intrările de
236. Pentru următoarea porțiune dintr-o formă de preset si reset-clear). Aveți la dispoziție si bornele
undă numerică periodică (reprezentare trapezoidală) sursei de alimentare Vcc=5V, nefigurate. Conectați
arătați cum se măsoară perioada si cum se calculează corespunzător toate bornele de intrare, astfel încât sa
factorul de umplere (desenați ce si cum se măsoară pe obțineți un CBB de tip T la intrarea căruia se aplică (voi
forma de undă si scrieți alături relația de calcul). trebuie să spuneți unde) forma de undă de mai jos;
identificați si desenați forma de undă de la ieșirea
circuitului astfel configurat! Timpii de propagare, setup
(pregătire) si hold(menținere) sunt, in mod ideal, nuli.

237. La intrarea (In) a unui circuit inversor numeric


se aplică forma de undă numerică (periodică) de mai jos.
Desenați forma de undă de la ieşire (Out) punând in
evidenţă perioada si timpii de propagare intrare-
ieșire. Pentru referință, puteți considera că ei sunt
aproximativ egali cu: tpHL = 0.25 din perioadă, iar tpLH
= 0.5 din perioadă.

In ?

240. Aveți un CBB de tip J-K cu comutare pe front


coborâtor (CLK- intrare de ceas, J,K- intrări, Q si /Q
ieşirea directă si negată, /CLR intrarea de reset-clear).
Out Aveți la dispoziție si bornele sursei de alimentare
Vcc=5V, Gnd, nefigurate. Conectați corespunzător
toate bornele de intrare, astfel încât sa obțineți un CBB
de tip T la intrarea căruia se aplică (voi trebuie să spuneți
unde) forma de undă de mai jos; identificați si desenați
forma de undă de la ieșirea circuitului astfel configurat!
238. La intrările A si B ale unui circuit XOR2 se Timpii de propagare, setup (pregătire) si
aplică formele de undă numerice idealizate de mai jos. hold(menținere) sunt, in mod ideal, nuli.
Desenați forma de undă de la ieșirea Y, presupunând ca
circuitul este ideal din punct de vedere al timpului de
propagare, cu: tpHL = tpLH = 0 .

16
Model grila pentru examenul Electronica Digitala - 2022-2023 (varianta on-line)
*Cititi cu atentie observațiile/indicațiile de la finalul documentului!

241. Completați tabela de adevăr a următorului


circuit logic (cu valori H, L)- vezi reprezentări logice
echivalente.

A B Y

242. Aveți mai jos simbolul unui CBB.


Precizați in tabelul asociat tipul particular al bistabilului
si rolul/funcția/numele/caracteristicile fiecărei borne.

Tip
D
CLK
/PRE
/CLR

17
OBSERVATII IMPORTANTE Justificările/ilustrațiile/explicațiile trebuie să încapă
Grila este: pe fețe de foaie A4 ale căror „fotografii ” vor fi
- de tip cu un singur răspuns corect atașate grilei de examen completate.
(unul din 2,3,4 sau 5 posibilități), Pe paginile cu justificări/ ilustrații/explicații trebuie
răspuns care se va marca sa apară, pe lângă numele studentului si formația de
- cu justificări, acolo unde se cere, pe studiu, doar numărul întrebării, răspunsul
lângă marcarea corectă considerat corect si justificarea respectiva.
- cu penalizarea răspunsurilor Tot aici se va reproduce (daca ea exista) informația
incorecte (pentru a descuraja grafica din întrebare (forma de unda, porțiune de
completarea la întâmplare!) schema, etc.) daca întrebarea este de tip ilustrativ.
- de tip ilustrativ când informația Daca sunt mai multe pagini ele se vor numerota.
cerută trebuie introdusă, grafic si/sau
analitic (desenați, scrieți…)
- de tip explicativ, când informația Prin poartă s-a înțeles si un circuit electronic numeric,
ceruta este de forma unei explicitări dintr-o familie existentă de circuite integrate numerice
(de exemplu, explicați un termen, un oarecare, indiferent de funcția logică implementată, si
fenomen, un acronim, etc.) de numărul de intrări/ieșiri.

Punctaj maxim: 20 întrebări x 0.5pcte =10;


Pentru întrebările cu singur răspuns corect, un
răspuns corect fără justificarea cerută, aduce doar
0.2pcte.
Marcarea unui răspuns incorect duce la o penalizare
de - 0.2 pcte. Deci dacă nu știți ce să încercuiți este
mai bine să nu încercuiți la întâmplare!
Marcarea a mai mult de un răspuns la o întrebare
este echivalentă cu un răspuns incorect.

Pentru întrebările de tip explicativ/ilustrativ


punctajul este intre 0 si 0.5 funcție de corectitudinea
si completitudinea răspunsului

Justificare (funcție si de natura întrebării) =


explicație textuală, relații de calcul, calculul efectiv
(de exemplu, din care să rezulte modul in care aţi
manipulat exponenţii!), ecuaţii booleene, calcul
efectiv, schema minimală.
VEZI pentru ilustrare si explicații documentul cu
exemple de justificări
Valorile numerice sunt date doar pentru
exemplificare, ele se pot (si se vor) modifica. Ele sunt
si vor fi alese astfel încât calculele sa fie cât mai
simple posibil!
Pentru exemplele numerice cunoașterea si a
unităților de măsură din SI, mai ales a prefixelor
pentru multipli si submultipli este esențială!
Atenție la sensul afirmativ sau negativ al unora din
întrebări. O întrebare de natură afirmativă poate
avea enunțul modificat in negativ (..nu..) , răspunsul
corect devenind evident altul.
Tipurile de porți sau bistabile, tabelele de adevăr,
precum si formele de undă se pot modifica față de
exemple.
Justificările menționate in document sunt doar cu
titlu ilustrativ, in sensul că o cerere de justificare
poate apărea si la alte întrebări.

18

S-ar putea să vă placă și