Sunteți pe pagina 1din 4

TC6

Termen limita: 16 aprilie 2007, 10pm

Problema 1: Sa se deseneze cu tranzistoare pMOS si nMOS o poarta de tip AND-NOR cu functia


logica:

f(A, B, C, D, E, F) = (A + BC + DEF)’

- functia logica mai poate fi prlucrata in scopul de a minimiza numarul de


tranzistoare folosite pentru a construi circuitul si a realiza o implementare pe
baza exempluluisin AppendixC – AND-NOR gates:for implementing the function
(A∙B+C∙D)’ , figure C13

- se vor folosi proprietatile Algebrei Boolene ( din AppendixB ), precum si


Teoremele deMorgan, conform carora:

(xy)’ = (x’ + y’)


(x+y)’ = x’ y’

- se va obtine, prelucrand expresia:

(A+B∙C+D∙E∙F)’=A’∙(B∙C)’ ∙(D∙E∙F)’=A’∙(B’+C’) ∙(D’+(E∙F)’)=


=A’∙(B’+C’) ∙(D’+E’+F’)

- Implementarea circuitului care realizeaza aceasta functie se poate face , cu


ajutorul tranzistoarelor CMOS , astfel :

 pagina urmaroare:

1
VDD

B C

D E F

OUT

D
B

E A
C

 Problema 2 : pagina urmatoare

Problema 2: Sa se deseneze, folosind porti NOR si inversoare, structura interna a unui bistabil
master-slave de tip D care comuta pe frontul pozitiv.

2
- un bistabil master-slave de tip D care comuta pe frontul pozitiv al clokului are schema
urmatoare:

- se observa ca intrarile R si S respecta conditia R=S' pentru master-slaveul flip-flop de tip


D;
- comutarea pe frontul pozitiv al clockului de la latchul 1 la latchul 2 se observa in schema
de mai jos unde am incercat sa evidentiez zonele de transparenta a latchurilor;

continuare pag urmatoare:

3
- astfel pentru clock=0 latchul 1(master) e activ si va comuta pe clock=0 cand lacthul
2(slave-ul) devine active

S-ar putea să vă placă și