Documente Academic
Documente Profesional
Documente Cultură
Indrumator:
Conf. Dr. Ing.
Vornicu Liliana
Student:
Adumitroaei Alin-Ionut
Grupa 5305
Date de proiectare:
Prezentare generala:
Aparatul este destinat masurarii raportului de transmisie la cutii de viteze, atat pentru
cazul valorilor fixe (cu trepte) cat si pentru valori variabile (in cazul sistemelor variatoare).
Schema bloc a aparatului se prezinta in figura urmatoare:
N= (TB*10)/TA= (nA/nB)*10
unde:
TA perioada semnalului de pe canalul A
TB perioada semnalului de pe canalul B
numarul de zecimale
nA turatia arborelui de pe canalul A
nB turatia arborelui de pe canalul B
Cu aceste relatii vom calcula parametrii aparatului, conform datelor de proiectare impuse:
conecteaza la iesirea traductorului de impulsuri, iar impulsurile formate sunt aplicate portii
AND.
Circuitul poarta:
Circuitul poarta este alcatuit de o poarta AND cu doua intrari. Pe prima intrare sunt
aplicate impulsurile provenite de la formatorul A, pe a doua intrare sunt aplicate impulsurile
provenite de la divizorul de frecventa, inversate de o poarta NOT. Impulsurile provenite de
la formator sunt validate sa treaca spre blocul numarator numai atunci cand semnalul inversat
provenit de la divizorul de frecventa se afla in 1 logic.
Divizorul de frecventa:
Divizorul de frecventa este compus din doua circuite de divizare: 2x4040.
Dimensionarea acestui divizor va dicta timpul de poarta in care vor fi validate impulsurile
provenite de la circuitul formator sa treaca la numarator. Deoarece noi vrem sa obtinem o
afisare cu 4 zecimale, avem nevoie ca divizorul de frecventa sa produca o divizare prin
10000. Schema divizorului este prezentata in continuare:
Functionare:
configura
un
C LK
R ST
VC C
12
11
10
9
8
7
6
5
4
3
2
1
vom
4040
Q
Q
Q
Q
Q
Q
Q
Q
Q
Q
Q
Q
ca
C LK
ceea ce inseamna
4040
R ST
54 ,
VC C
12
11
10
9
8
7
6
5
4
3
2
1
10000=24
ca
Q
Q
Q
Q
Q
Q
Q
Q
Q
Q
Q
Q
Stim
divizor prin 24 si
celalalt
prin
divizor
54.
Prin
numarator
primeste
pe
intrarea de clock
impulsuri de tact
7411
7411
de la formatorul A, dupa care va diviza aceasta frecventa prin 24. Cand va ajunge la valoarea
binara corespunzatoare valorii de 24, adica 10000, va produce un impuls de reset pentru
divizorsi un impuls de clock pentru al doilea circuit de divizare. Al doilea circuit de divizare,
cu ajutorul portilor AND cu 3 intrari, la aparitia la iesire a codului binar 1001110001,
corespunzator valorii de 54 (depasire divizor) va trimite un impuls care va produce resetul
circuitului si impulsul de validare pentru poarta.
Numaratorul:
Numaratorul este format din sase numaratoare BCD sincrone reversibile, presetabile,
de tipul 40192. Aceste numaratoare au setate intrarile de Preset Enable si CK Down la 1
logic, pentru a nu se incarca paralel, respectiv pentru a numara inainte. Cand numaratorul a
atins numarul maxim numarabil in modul inainte (respectiv 9 pentru zecimal), dupa jumatate
din perioada semnalului de tact (respectiv dupa ce CK UP trece in 0) CY trece la nivel 0
si va da un impuls de clock pentru numaratorul urmator aflat conectat in cascada. Astfel,
numaratorul ce primeste un impuls de clock de la poarta AND va numara zecimile de
miimi, al doilea conectat in cascada cu acesta va numara miimile, al treilea va numara
sutimile, al patrulea va numara zecimile, al cincilea unitatile, iar ultimul zecile. Iesirile de
date din numaratoare sunt aplicate circuitelor de decodare si apoi afisate. Schema
4
3
2
1
J
J
J
J
4
3
2
1
Q
Q
Q
Q
C U
C D
40192
C A
BO
R ST
PE
4
3
2
1
J
J
J
J
4
3
2
1
Q
Q
Q
Q
C U
C D
40192
C A
BO
R ST
PE
4
3
2
1
J
J
J
J
4
3
2
1
Q
Q
Q
Q
C U
C D
40192
C A
BO
R ST
PE
4
3
2
1
J
J
J
J
4
3
2
1
Q
Q
Q
Q
C U
C D
40192
C A
BO
R ST
PE
4
3
2
1
J
J
J
J
4
3
2
1
Q
Q
Q
Q
C U
C D
40192
C A
BO
R ST
PE
40
Acest bloc este alcatuit din 4 decodoare de tip 4511 ce contin driver pentru comanda
celulelor de afisare cu 7 segmente. La intrarile A B C D sunt aplicate semnalele de la iesirile
numaratoarelor, dupa care aceste semnale sunt decodate si afisate pe celulele de afisare.
Aceste decodoare contin intrari de testare afisaj LT, stergere a datelor de pe afisaj BL,
precum si intrari pentru validare latch LE/STROBE. Schema blocului de afisare este
LT
LE
BI
g
f
e
VD D
4511
G
F
E
D
C
B
A
LT
LE
BI
g
f
e
d
c
b
a
VD D
4511
G
F
E
D
C
B
A
D
C
B
A
LT
LE
BI
g
f
e
d
c
b
a
VD D
4511
G
F
E
D
C
B
A
D
C
B
A
LT
LE
BI
g
f
e
d
c
b
a
VD D
4511
G
F
E
D
C
B
A
D
C
B
A
LT
LE
BI
g
f
e
d
c
b
a
VD D
4511
G
F
E
D
C
B
A
D
C
B
A
LT
LE
BI
g
f
e
d
c
b
a
4511
G
F
E
D
C
B
A
VD D
urmtoarea:
CU
CD
J4
J3
J2
J1
CA
BO
Q
Q
Q
Q
J4
J3
J2
J1
4
3
2
1
RST
PE
CU
CD
CA
BO
J4
J3
J2
J1
4
3
2
1
RST
PE
CU
CD
CA
BO
J4
J3
J2
J1
4
3
2
1
R ST
PE
CU
CD
CA
BO
J4
J3
J2
J1
4
3
2
1
R ST
PE
CU
CD
RST
PE
J4
J3
J2
J1
4
3
2
1
CA
BO
CU
CD
CA
BO
R ST
PE
7406
14025
10106
10106
40192
10106
Q
Q
Q
Q
40192
Q
Q
Q
Q
40192
Q
Q
Q
Q
40192
Q
Q
Q
Q
40192
4
3
2
1
10106
10106
4511
G
F
E
D
C
B
A
7411
14012
g
f
e
d
c
b
a
4511
4050
G
F
E
D
C
B
A
7406
7408
IN
g
f
e
d
c
b
a
4511
G
F
E
D
C
B
A
OUT
2211
g
f
e
d
c
b
a
4511
4050
OUT
2211
g
f
e
d
c
b
a
LT
LE
BI
D
C
B
A
VDD
LT
LE
BI
D
C
B
A
VDD
LT
LE
BI
D
C
B
A
VDD
LT
LE
BI
D
C
B
A
4511
C LK
R ST
12
11
10
9
8
7
6
5
4
3
2
1
Q
Q
Q
Q
Q
Q
Q
Q
Q
Q
Q
Q
VCC
C LK
12
11
10
9
8
7
6
5
4
3
2
1
G
F
E
D
C
B
A
C LK 14027
K
RST
4040
VC C
4040
Q
Q
Q
Q
Q
Q
Q
Q
Q
Q
Q
Q
IN
G
F
E
D
C
B
A
VDD
4511
Q
1N 4001
7411
7411
g
f
e
d
c
b
a
1N 4001
G
F
E
D
C
B
A
g
f
e
d
c
b
a
VDD
LT
LE
BI
D
C
B
A
VDD
LT
LE
BI
D
C
B
A
HI
40192
Q
Q
Q
Q
7408