Sunteți pe pagina 1din 3

TPVLSIA – ETAPA 3

Punerea circuitului în PSF


Urmărim să punem următorul circuit în PSF, scopul fiind ca la ieșirea sa tensiunea de
DC să fie VDD/2, adică 0.9V.

Răspundem la următoarele întrebări:


 dimensionare W și L:
o alegem pentru L o valoare de 5 ori Lminim, Lales= 5 x Lminim
o alegem pentru W o valoare de zeci de ori mai mare față de Lales , astfel raportul
W/L va fi de cateva zeci, eventual chiar și sute
o tranzistoarele p au performanțe mai slabe decât tranzistoarele n, deci pentru
tranzistoarele M2 si M3 raportul W/L trebuie să fie de 2-3 ori mai mare față de
tranzistorul M1
 pentru toate tranzistoarele vom alege multiplictate 4, pentru layout optim
 observăm că ieșirea este între două drene, deci acel nod este de impedanță mare,
rezistența de ieșire fiind dată de rezistența de ieșire a celor două
 observăm că tranzistoarele M2 si M3 formează o oglindă de curent
 fixăm sursa de curent IDC de valoare fixă, de 10uA
 observăm că sursa IDC impune curentul prin tranzistorul M3
 observăm că tranzistorul M3 impune curentul prin tranzistorul M2, întrucât M2 este
client pentru M3, având aceeași tensiune VGS
 observăm că prin tranzistorul M1 se impune un anumit curent dat de tensiunea V1,
adică de tensiunea VGS a tranzistorului M1
 deci curentul prin M1 si prin M3 ar trebui să fie identic și dat de niște tensiuni VGS
proporționale cu dimensiunile lor sau alte dispozitive si deci diferite; mai ales un VGS
este pentru un p iar alt VGS este pentru un n
 constatăm dacă realizăm o anliză de DC că unul dintre tranzistoare va fi în triodă, cel
mai probabil M1, adică va avea VDS < VDSAT; cu alte cuvinte, tranzistorul respectiv va
fi în triodă pentru că celălalt tranzistor forțează prin el un curent prea mare față de

1
curentul pe care îl poate el duce (și care este dat de raportul W/L, multiplicitate,
valoare VGS)
 urmărim să scoatem tranzistorul care se află în triodă din acest regim reglând valoarea
VGS până când tranzistorul va avea VDS>VDSAT și tensiunea de ieșire va fi VDD/2

Concluzii:
o ce tensiune trebuie să fie la V1 pentru ca ieșirea să fie VDD/2 ?
o cu ce precizie trebuie reglată acea tensiune pentru ca ieșirea să fie VDD/2 ?
o apare necesitatea unei bucle de control a modului comun din ieșire CMFB
(common mode feedback) ?

Adăugarea unei bucle de reacție

Răspundem la următoarele întrebări:


o verificăm dacă bucla de reacție prin tranzistorul M1’ si prin rezistența R este buclă de
reacție negativă: ne imaginăm că aplicăm o creștere în G1 și vedem dacă înapoi prin
buclă ajunge ca o scădere sau o creștere
o care este legătura dintre tensiunea VDS la M1, VDS la M1’ și tensiunea pe rezistența R
o ce se întâmplă cu curentul de drenă dat de M2 și impus de M3 și IDC? Cât trece prin M1
și cât prin M1’ ?
o dimensionăm R astfel încât ieșirea să fie VDD/2
o realizăm o analiză tranzistorie (aplicăm o sursă VSIN de 5mV și 1kHz) și verificăm
câștigul
o de ce cand punem o sursa VSIN la intrarea circuitului PSF-ul se strică?
o cum trebuie să conectăm sursa astfel încât adăugarea unei surse ideale de
tensiune (tran) să nu strice PSF-ul ?
o calculăm A măsurând amplitudinea la ieșire și folosind formula
o comparăm câștigul obținut din analiza tranzitorie cu cel calculat cu următoarea
formulă * , ( )-+

2
o se obţine caracteristica de transfer pentru circuit şi se compară cu o caracteristică de
transfer ideală
o vom aplica la intrare un semnal cu amplitudine de 100mV, 1kHz
o caracteristica se obţine afişând semnalul de ieşire în funcţie de , nu în
funcţie de timp aşa cum este afişat el in mod normal în urma unei analize în
domeniul timp (tranzitorii)

S-ar putea să vă placă și